нал продвижения информации по ней обеспечивает отсутствие перекрытия искажений опережения и отставаний между смежными трактами. Таким образом на вход счетчика 29 поступает последовательность импульсов ПСП сигнала с вьфубленными через такт окнами в сигнале. Такая вырубка
1
Изобретение относится к системе цифровой радиосвязи.
Цель изобретения - повьшение точности формирования путем исключения нестабильности шумового генератора. j
На чертеже изображена структурная электрическая схема предлагаемого устройства.
Устройство формирования тестовых сигналов для коротковолновых радио- 0 трактов.содержит генератор 1 тактовых импульсов, управляемый делитель 2 частоты, второй элемент И 3, пятый элемент И 4, второй счетчик 5, первый элемент И 6, первый счетчик 7, форми- рователь 8 псевдослу гайной последовательности тест-сигнала, блок 9 выделения переднего фронта, блок 10 выделения заднего фронта, многоотводная линия 11 задержки, Мультиплексо- 20 ры 12 и 13, первый триггер 14, первый элемент ИЛИ 15, второй триггер 16, анализатор 17 кодовой комбинации начальной фазы псевдослучайной последовательности теста, первый элемент 18 постоянной задержки, делитель 19 частоты на два, третий триггер 20, второй элемент ИЛИ 21, третий элемент ИЛИ 22, четвертый элемент ИЛИ 23, четвертый и пятый триггеры 24 - и 25, третий элемент И 26, второй элемент 27 постоянной задержки, дополнительная многоотводная линия 28 задержки, третий счетчик 29.
Устройство работает следующим об- 35 разом.
Генератор 1 генерирует импульсы с частотой nf. , где п - коэффициент деления управляемого делителя 2; fJ - скорость манипуляции выходного 40 псевдослучайного тест-сигнала, поступает на вход управляемого делителя
25
обеспечивается триггером 25 и эл-том И 26. Цель достигается введением эл-та постоянной задержки 27, линии задержки 28, счетчика 29 и анализатора 17, обеспечивающего установку в начальное состояние с периодом ПСП схемы, применяемой в формирователе 8. 1 ил.
0
5
0
5
2, представляющего собой делитель частоты с устройствами суммирования и вычитания. Импульсы с выхода поступают на формирователь 8 псевдослучайного (ПСП) тест-сигнала и триггер 25, обеспечивающий получение импульсного сигнала типа меандр с частотой, вдвое меньшей скорости манипуляции выходного тест-сигнала. С выхода формирователя 8 тест-сигнал поступает на блоки 9 и 10 вьщеления переднего и заднего фронтов. Данные блоки представляют собой дифференцирующие цепочки с соответствующими формирователями коротких импульсов. Импульс, соответствующий переднему фронту тест-сигнала с выхода блока 9 поступает на вход многоотводной линии 11 задержки, выходные импульсы которой в зависимости от коммутации поступают на соответствующие информационные входы мультиплексоров 12 и 13, выполненных на микросхемах типа К155КП1.
В исходном состоянии на единичном выходе триггера 14 имеется логический О, при этом открыт первый блок мультиплексора 12, соответствующий формированию имитируемых искажений фронта типа опережение, с выхода мультиплексора 12 импульсы, сдвинутые по фазе, поступают на первый вход элемента ИЛИ 15 и далее на вход триггера 16, переключая его в единичное состояние.
Импульс, соответствующий заднему фронту исходного тест-сигнала, с выхода блока 10 поступает на вход элемента 18 постоянной задержки. Сдвиг по фазе сигнала в элементе 18 постоянной задержки равен сдвигу по фазе в исходном состоянии в многоотводной линии 11 задержки. С выхода элемента
313209074
18 постоянной задержки импульс, соот-мом делителе 2, с выхода которого на
ветствующий заднему фронту, поступа-вход формирователя 8 поступают тактоет на другой вход триггера 16, пере- .вые сигналы, качающиеся по фазе. При
ключая его в нулевое состояние.поступлении на счетчики 5 и 7, тригТаким образом, на выходе формиру- ,геры 20 и 24 и делитель 19 с выхода
ется исходный тест-сигнал.анализатора 17 импульса схема формиМультиплексоры 12 и 13 включаютсярования качающегося сдвига устанавлипоочередно при переключении триггеравается в исходное состояние. 14, на счетный вход которого поступают импульсы с выхода счетчика 29. JO При этом триггер 24 открывает элеНа вход последнего поступает последо-мент И 3 и ПСП импульсов через элевательность импульсов ПСП сигнала с„ент ИЛИ 22, элемент И 4 поступает
вырубленными через такт окнами на суммирующий вход управляемого дев сигнале. Такая вьфубка обеспечи-лителя 2 и вход счетчика 5, и качаювается триггером 25 и элементом И 26, f5щийся сдвиг фазы начнется в сторону
на котором через каждый такт Т, рав- +. После заполнения счетчика 5 его
ный 1/fc, из сигнала ПСП с выходавыходной импульс через элемент ИЛИ
формирователя 8 запрещается прохожде-21 перебрасывает триггер 20 в протиние сигнала. Ввиду этого на дополни-воположное положение и подготавливает
тельной многоотводной линии 28 задер-гопереключение делителя 19. При изменежки продвижение двоичного сигналании состояния триггера 20 на протипроизводится также через такт. Длявоположное ПСП начинает поступать чесопряжения фаз ПСП тест-сигнала, под-рез элемент И 6 на вход управляемого
вергаемого искажениям, и ПСП тест-делителя 2 и заполняет счетчик 7. Косигнала, которым задаются эти искаже- 5эффициент деления счетчиков 5 и 7
ния, используется элемент постояннойодинаков и после заполнения счетчика
27задержки. Необходимость такой one-7 фаза сигнала с выхода делителя 2 рации обусловлена тем, что при введе-вернется в первоначальное положение, НИИ искажений в диапазоне tO,5T, гдеимпульс с выхода счетчика 7 через
Т - период частоты манипуляции, сое- 30элемент ИЛИ 21 вернет триггер 20 в тояние случайного кода на дополни- ,первоначальное положение, на выходе тельной многоотводной линии 28 задер-делителя 19 появится импульс, пере- жки не должно изменяться в течениебрасываюгщй в противоположное состоя- времени 2Т, чтобы не было наложенияние триггер 24, при этом тактовые искажений опережения и отставания 35импульсы с выхода управляемого дели- при одном и том же случайном кодетеля 2 через элемент И 3, элеме нт дополнительной многоотводной линииИЛИ 22 поступят на вход элемента И 4
28задержки. Прерывистый сигнал прод-и далее на вход + управляемого де- вижения информации по ней обеспечива- лителя 2. В этом случае скорость ка- ет отсутствие перекрытия искажений 40чающегося сдвига фазы будет постоян- опережения и отставания между смеж-на и опять после заполнения счетчика ными трактами. Параллельно вбодимый5 произойдет перемена знака качания, двоичный код образует равномерно рас-g после заполнения счетчика 7 фаза пределенные псевдослучайные числа.сигнала вернется в свое первоначаль- Равномерное распределение имитируемых45ное положение, задаваемое импульсом краевых искажений фронтов позволяетсброса с анализатора 17. упростить процедуру диагностики радиртрактов. К выходу формирователяФормула изобретения 8 подключен анализатор 17, представляющий собой диодный дешифратор един-50 Устройство формирования тестовых ственной кодовой комбинации. Импульссигналов для коротковолновых радио- с выхода анализатора 17 обеспечиваеттрактов, содержащее генератор такто- установку схемы в начальное состояниевых импульсов, первый триггер, выходы с периодом псевдослучайной последова-которого соединены с соответствующими тельности, применяемой в формирова- 55входами мультиплексоров, выходы кото- теле 8. -лрь1х соединены с входами первого эле-
Образование искажения типа качаю-мента И, подключенного к первому вхощегося сдвига происходит на управляе-ду второго триггера, второй вход
которого соединен с выходом блока выделения заднего фронта через первый элемент постоянной задержки, формирователь псевдослучайной последовательности тест-сигнала, выход которого соединен с входами блока выделения заднего фронта и блока выделения переднего фронта, выход которого подключен к входу многоотводной линии задержки, выходы которой подключены соответственно к входам подключения каналов мультиплексоров, выход первого элемента И соединен с входом вычитания управляемого делителя частоты
и первым входом первого счетчика, вы- 15 элемента И, выход которого через тре- ход которого через второй элемент тий элемент ИЛИ соединен с первыми
ИЛИ соединен с первыми входами третьего триггера и делителя частоты на два, выход которого соединен с первым входом четвертого триггера, подключенного к первому входу второго элемента И, вход суммирования управляемого делителя частоты объединен с первым входом второго счетчика, вы30
ход которого соединен с вторым входом 25 ледовательности тест-сигнала, выход второго элемента ИЛИ, а также третий, четвертый и пятый элементы И, пятый триггер и третий элемент ИЛИ, отличающееся тем, что, с целью повьшения точности формирования путем исключения нестабильности шумового генератора, введены анализатор кодовой комбинации начальной фазы псевдослучайной последовательности теста, последовательно соединенные второй элемент постоянной задержки, дополнительная многоотводная линия задержки и третий счетчик, причем выход анализатора кодовой комбинации
пятого триггера соединен с вторым входом третьего элемента И, выход генератора тактовых импульсов соединен с входом управляемого делителя частоты, вход суммирования которого подключен к выходу пятого элемента И, выход второго элемента И соединен с вторым входом третьего элемента ИЛИ , выход третьего счетчика 25 соединен с вторьм входом первого триггера , параллельные выходы дополнительной многоот - водной линии задержки соединены с соответствующими входами
начальной фазы псевдослучайной после- 40 мультиплексоров.
Редактор М.Петрова
Составитель Н.Лазарева
Техред М.Ходанич Корректор М.Шароши
Заказ 2669/57Тираж 638 Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие,- г. Ужгород, ул. Проектная, 4.
09076
довательнрсти теста соединен с вторыми входами четвертого триггера, первого, второго и третьего счетчиков, а также первыми входами первого и пя- с ТОГО триггеров, выход управляемого делителя частоты соединен с вторыми входами пятого триггера и второго элемента И, а также входом формирователя псевдослучайной последователь- JO ностя, тест-сигнала, выход которого через третий элемент И соединен с входом второго элемента постоянной задержки, выход четвертого триггера соединен с первым входом четвертого
входами первого и пятого элементов И, вторые входы которых соединены с выходами третьего триггера, второй вход 20 четвертого элемента И и вход анализатора кодовой комбинации начальной фазы псевдослучайной последовательности теста объединены и соединены с выхо- ром формирования псевдослучайной пос
ледовательности тест-сигнала, выход
пятого триггера соединен с вторым входом третьего элемента И, выход генератора тактовых импульсов соединен с входом управляемого делителя частоты, вход суммирования которого подключен к выходу пятого элемента И, выход второго элемента И соединен с вторым входом третьего элемента ИЛИ , выход третьего счетчика соединен с вторьм входом первого триггера , параллельные выходы дополнительной многоот - водной линии задержки соединены с соответствующими входами
название | год | авторы | номер документа |
---|---|---|---|
Двухступенчатый параллельно-последовательный регенератор | 1985 |
|
SU1246394A1 |
Устройство фазирования псевдослучайных последовательностей | 1986 |
|
SU1381726A1 |
Управляемая линия задержки | 1990 |
|
SU1725370A2 |
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА СИГНАЛОВ ТОЧНОГО ВРЕМЕНИ | 1990 |
|
RU2033640C1 |
Устройство для измерения преобладаний двоичных сигналов | 1986 |
|
SU1338102A2 |
Устройство контроля качества вокодерных каналов | 1986 |
|
SU1381724A1 |
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИ | 1990 |
|
RU2022470C1 |
СТАРТСТОПНАЯ СИСТЕМА СВЯЗИ | 2005 |
|
RU2284668C1 |
Цифровой имитатор радиотелеграфного канала связи | 1985 |
|
SU1275465A1 |
Сигнатурный анализатор для контроля устройств памяти | 1987 |
|
SU1506449A1 |
Изобретение относится к цифровой радиосвязи. Цель изобретения - повышение точности формирования путем исключения нестабильности шумового генератора. Устройство содержит генератор 1 тактовых импульсов, управляемый делитель 2 частоты, эл-ты И 3,4,6 и 26, счетчики 5,7 и 29, формирователь В псевдослучайной последовательности (ПСП) тест-сигнала, блоки выделения 9 и 10 переднего и заднего фронтов, многоотводные линии задержки 11 и 28, мультиплексоры 12 и 13, триггеры 14,16,20,24 и 25, эл-ты ИГО 15,21,22 и 23, анализатор 17 кодовой комбинадаи начальной фазы ПСП теста, эл-ты постоянной задержки 18 и 27 и делитель 19 частоты на два. Эл-т постоянной задержки 27 используется для сопряжения фаз ПСП тест-сигнала, подвергаемого искажениям, и ПСП тест- сигнала, которым задаются эти искажения. Затем по линии задержки 28 производится продвижение через такт двоичного сигнала. Прерывистый «сиг- (Л vj
Авторское свидетельство СССР № 1169186, кл | |||
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1987-06-30—Публикация
1985-02-22—Подача