делитель 2 передних фронтов сигнала, фазовые дискриминаторы 3 и 4, эл-ты И 5,8,21,22,23,24 и 28, блоки добавления-вычитания 6 и 7 импульсов, г-р 9 импульсов эталонной частоты, триггеры 10,12,19,20,25,30 и 35, эл-ты ИЛИ 11,14,27 и 32, делители 13 и 16 частоты, счетчики 15,17,18 и 26, индикатор 29, регистр 31 Сдвига, синхронные одновибраторы 33 и 34, анализатор 36 тенденции скорости качающегося сдвига, блок индикации синхро1
Изобретение относится к радиосвязи, может быть использовано для контроля и регулировки радиоканалов на магистральной сети аппаратуры с трансформацией скорости перадачи данных и является усовершенствованием изобретения по авт.св. № 1246396.
Цель изобретения - повьппение точности измерения преобладаний типа качающегося сдвига в парциальных каналах с трансформацией скорости.
На чертеже представлена структурная электрическая схема устройства для измерения преобладаний двоичных сигналов
Устройство для измерения преобладаний двоичных сигналов содержит мультиплексор 1, выделитель 2 передних фронтов сигнала, первый 3 и второй 4 фазовые дискриминаторы 4, первый элемент И 5, первый 6 и второй 7 блоки добавления-вычитания импульсов второй элемент И 8, генератор 9 импульсов эталонной частоты, первый триггер 10, первый элемент ИЛИ 11, второй триггер 12, первый делитель 13 частоты, второй элемент ИЛИ 14, первый счетчик 15, второй делитель 16 частоты, второй 17 и третий 18 счет чики, третий 19 и четвертый 20 триггеры, с третьего по шестой элементы И 21-24, пятый триггер 25, реверсивный счетчик 26, третий элемент ИЛИ 27, седьмой элемент И 28, индикатор 29, шестой триггер 30, регистр 31 сдвига, четвертый элемент ИЛИ 32, первьп 33 и второй 34 синхронные одновибраторы, седьмой триггер 35, ананизма (БИС) 37 и блок сканирования (БС) 38. Цель достигается введением мультиплексора 1, БИС 37, осуществляющего контроль точности синхронизации при измерениях в течение всего сеанса работы, и БС 38, выходной сигнал которого, соответствующий номеру сканируемого канала, управляет работой мультиплексора 1. Уст-во по ПП.2 и 3 ф-лы отличается выполнением БС 38 и БИС 37. 2 э.п. ф-лы, 1 ил.
лизатор 36 тенденции скорости качающегося сдвига, блок 37 индикации синхронизма и блок 38 сканирования.
Блок 37 индикации синхронизма образуют третий счетчик 39, первый 40 и второй 41 элементы ИЛИ, а также второй 42 и первый 43 счетчики.
Блок 38 сканирования содержит второй триггер 44, второй элемент ИЛИ 43, первый элемент И 46, делитель 47 частоты, второй элемент И 48, второй счетчик 49, первый индикатор 50, первый переключатель 51, первый триггер 52, реверсивный счетчик 53, первый счетчик 54, первый элемент ИЛИ 55, второй переключатель 56, регистр 57 и второй индикатор 58.
Устройство работает следующим образом.
Контролируемые цифровые сигналы, поступающие по N каналам на входы мультиплексора 1, сканируются на его выход и поступают на вход выделителя 2, передние фронты сигнала дифференцируются и квантуются импульсами генератора 9. Образующаяся таким образом импульсная последовательность иэ квантованных передних фронтов сигнала поступает параллельно для пропорциональной и знаковой дискретных автоподстроек фазы. Пропорциональная дискретная автоподстройка фазы вьтол- няется блоком 6 добавления-вычитания импульсов, делителем 13 частоты импульсов, элементами И 8, ИЛИ 11, ИЛИ 14, триггером 10 и счетчиком 15. Элемент И 5 и триггер 12 пропускают для
л
работы автоподстройки только o;iHir фронт сигнала за одни такт делитепя 13, что позволяет устранить воздействия дроблений сигнала. Каждый фрон сигнала, проходящий через элемент И 5, устанавливает триггер 10 в единичное положение, и через элемент И 8 на вход счетчика 15 начинают поступать импульсы от генератора 9. За- тем импульс с делителя 13 перебрлсы- вает триггер 10 в нулевое положение и элемент И 8 запирается. Емкость счетчика 15 равна половине коэффици ента деления делителя 13. При fipa- вильнем фазовом положении фронтон входного сигнала относительно тактовых импульсов с делителя 13, осуществляющих при регенерации сигнала стробирование, на каждый фронт BXOJI- него сигнала, поступающего через элемент ИЛИ 11 на вход - блок 6 добавления-вычитания импульсов, приходитс один импульс с выхода счетчика 15, поступаюпу1й на вход + блока 6 чере элемент ИЛИ 14.
При увеличении временного интервала между фронтом сигнала с выхода выделителя 2 и тактом опорной частоты с выхода делителя 13 больше поло- рины периода такта увеличивается среднее число импульсов, поступающих на вход + блока 6, при уменьшении временного интервала между фронтом и тактовыми стробом увеличивается число импульсов, поступающих на вход - блока 6. Изменение количества импульсов, поступающих на делитель 13, приводит к сдвигу фазы тактовых стробов на выходе делителя 13 за счет постоянной величины его коэффициента деления. Описанная схема автоподстройки имеет полосу захвата i 1 -10, однако не подходит для слежения за качающимися сдвигом с экви- валентным изменением частоты ±1-10 Для ускорения с лежения введен анализатор 36 тенденции скорости качающегося сдвига, управляемый с выхода знакового релейного фазового дискри- минатора 3, на вход которого поступают фронты сигнала и тактовые импульсы делителя 13. При поступлении на рходы + или - анализатора 36 импульсов с выходов и - фазового дискриминатора 3 на выходах «- или - анализатора 36 появпяется соответственное количество импульсов на частоте генератора 9, которые через
т юи, уояз Ь
зо .,i 40 g. 50 55
V)c402
элемент 11.411 11 или -i-n Mi iiT ll. Ul 1- иосгупяют на гьчоды йлокм Ь, ичме няя фазу тактового гигнлла нл lu ixoae ле- лиг рля 13, Момент nopcMf in-i чипкл нл фазовом дискриминлт1)| е 3 соотпотстну- ет моменту полного отслеживлния тактового сигнала качающегося сдпига фазы фронта контролируемог о сигнала.
Перемена знака в отслеживании тактовым сигналом качающегося фронта отображается триггером 35, Па синхронных одновибраторах 33 и 36 из переднего и заднего фронтов образуются }гмнудьсы в фазе тактового сигнала с до.чителя 13, Затем импульсы перемены знлка отслеживания качающегося сдвига через элемент ИЛИ 32 поступают на ре- г истр 31, где импульс задерживается из такт частоты, и после гюздсйствия на триггер 30 на выходе последнего об)азуется импульсная последовательность типа меандр с длительностью им- иул1,са, равный тактовому интервалу. Импульсы меандра поступают на элемент И 28, обеспечивая иняикацию величины качающегося сдпига п момент исремсны знлка при его отслеживании тактовой чл(-.т :1Той,
Измерение нсличишо клчлющегося С лвига произиодится относительно так- топого сигиллл с Быходл де.иителя 16. Лелитоль 16 упрапляетс я с шяходл бло- кл 7 доблиления-вычитсиигя импульсов, нл который импу. п.сы с фазового дискриминатора А поступают через счетчики 17 и 18, имеюи ие большой коэффициент интегрирования. Ввиду зтого полоса захвата дискретной аптоподстройки фазы имеет величину порядка 1-10 и практически не отслеживает качающийся сдвиг. Триггеры 19 и 20 обеспечивают получение импульсов, равных длительности временного интервала между тактовым сигналом на выходе делителя 13, отслеживающим качающийся сдвиг, и тактовым сигналом на выходе делителя 16, не отслеживающим качающийся сдвиг. Элементы И 21 и 22 производят квантование этих временных интервалов, элементы И 23 и 24 - выбор знака измеряемой величины. Триггер 25 управляет элементами И 23 и 24, сигналы с выходов которьгх через элемент ИЛИ 27 в виде пачки импульсов поступают на вход элемента И 28 и далее на индикатор 29. Управление триггером 25 производится с вьгхс;;а ревсрсипного счетчика 26.
Контроль точности синхронизации при измерениях в течение всего сеанса работы осуществляется блоком 37 индикации синхронизма. Если нет синхрони- зации, то импульсы с выхода + или - фазового дискриминатора 4 через соответствующий вход блока 37 поступают на счетный вход одного из счетчиков 43 и 39 и на вход другого, ем- кость счетчиков 43 и 39, равная п, определяет порог отсутствия синхронизма. Одновременно зти импульсы с выхода элемента ИЛИ 41 поступают на счетный вход счетчика 42.
Выходные импульсы счетчика 43 или 39 с выхода элемента ИЛИ 40 поступают через второй выход блока 37 на второй вхоД блока 38 синхронизации, блокируют его, останавливая измерения и одновременно сбрасывая счетчик 42.
Когда на выходах и - фазового дискриминатора 4 появление импульсов чередуется (признак наличия синхронизма), счетчики 43 и 39 поочередно сбрасываются, а импульсы чередования с выхода элемента ИЛИ 41 подсчитываются счетчиком 42 (емкость счетчика 42 равна п, и выбирается исходя из величины точности синхронизма, причем ,). Импульс переполнения счетчика 42 с первого выхода блока 37 поступает на вход установки триггера 44, запускается блок 38 сканирования, прямой выход триггера 44 отпирает элемент И 48, через который импульс от генератора 9 поступает на вход делителя 47. Коэффициент деления по второму выходу делите ля 47 определяется длительностью измерения одного канала. Импульсы с второго выхода делителя 47 через элемент И 46 поступают на вход счетчика 49, который имеет цикл счета, равный числу входньгх контролируемых каналов Выходной код счетчика 49, доответ ствующий номеру сканируемого канала, поступает на первый индикатор 50 номера канала и на входы управления мультиплексором 1.
Импульсы с выхода элемента И 46 одновременно через элемент ИЛИ 45 перебрасывают триггер 44, блокируетс
элемент И 48, приостанавливая процесс55 выделителя передних фронтон сигнала,
измерения, не появится импульсчетвертый вход соединен с выходом гесинхронизма очередного канала с пер-нератора импульсов эталонной частоты,
вого выхода блока 37. В начале сеансаа пятый вход соединен с выходом седьработы переключателем 51 производитсяMoi o элемента И.
сброс счетчика А9 и через элемент ИЛИ 55 сброс гчетчика 54, триггер 52 устанарлинлется в елиничное состояние, TiiK как переключатель действует на его входе установки, при этом элемент И 46 разблокируется.
Однояременно ь реверсиннын счетчик 53 с выхода регистра 57 записывается
15
20
ю
40 45 50
число преобладаний выше нормы в интервале одного измерения.
Импульсы, соответствующие величине преобладаний, с выхода элемента И 28 поступают на вход счетчика 54, цикл счетчика 54 равен норме преобладаний. После измерения величины каждого преобладания происходит сброс счетчика 54 фронтом снг нала, поступающего с выхода выделителя 2 через элемент ИЛИ 55. С выхода счетчика 54 импульсы пе- реполнения поступают на вычитающий вход реверсивного счетчика 53, сигнал обнуления на его выходе через
25 вход сброса триггера 52 переключает триггер 52, который запирает элеме,нт И 46, приостанавливая измерение. Одновременно происходит индикация превышения преобладания индикатором 58.
30 Число п в регистре 57 устанавливается подачей импульсов с первого выхода делителя 47 нажатием переключателя 56,
Формула изобретения
35 1 Устройс 1 во для измерения преобладаний двоичных сигналов по авт.св. № 1246396, отличающееся
измерения преобладаний типа качающегося сдвига в парциальных каналах с трансформацией скорости, в него введены последовательно соединенные блок индикации синхронизма, блок сканирования и мультиплексор, включенный между первым входом выделителя передних фронтов сигнала и входами устройства, при этом второй выход бпска индикации синхронизма подключен к второму входу блока сканирования, первый и второй входы блока индикации синхронизма соединены соответственно с первым и вторым выходами второго фазового дискриминатора, третий вход блока сканирования соединен с в1.1ходом
71338102
Устройство по П.1, о т л и : вт эл эл эл т ля
чающееся тем, что блок сканирования содержит последовательно соединенные первый переключатель, первый элемент ИЛИ, первый счетчик, реверсивный счетчик, первый триггер, первый элемент И, второй счетчик и первый индикатор, последовательно соединенные второй элемент ИЛИ, второй триггер, второй элемент И, делитель частоты, второй переключатель и регистр, выходы которого подключены к другим входам реверсивного счетчика, и второй индикатор, вход которого со- единен с выходом первого триггера, другой вход которого, дополнительный вход реверсивного счетчика, выход первого переключателя, вход которого соединен с корпусом, и первый вход второго элемента ИЛИ соединены с другим выходом второго счетчика, при этом другой выход делителя частоты подключен к второму входу первого элемента И, выход которого подключен к второму входу первого элемента ИЛИ, первым, вторым, третьим, четвертым, пятым входами блока сканирования являются соответственно другой вход
Редактор А.Огар
Составитель А.Сеселкин
Техред И.Попович Корректор Л.Бескид
Заказ 41А8/58Тираж 638Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгррод, ул. Проектная, 4
8
: второго триггера, третий вход второг элемента ИЛИ, второй вход первш о элемента ИЛИ, второй вход второго элемента И и другой вход первого сче тчика, а выход второго счетчика является выходом блока сканирования.
3, Устройство по n.t, отличающееся тем, что блок индикации синхронизма содержит последовательно соединенные первьгй счетчик, первый элемент ИЛИ и второй счетчик, третий счетчик, включенный между первым входом первого счетчика и вторым входом первого элемента ИЛИ, и второй элемент ИЛИ, включенный между вторым входом третьего счетчика н вторым входом второго счетчика, выход которого является первым выходом блока индикации синхронизма, вторым выходом которого являются выход первого элемента ИЛИ, причем первым входом блока индикации синхронизма является другой вход третьего счетчика,соединенный с вторым входом второго элемента ИЛИ, а вторым входом является другой вход первого счетчика, соединенный с первым входом второго элемента ИЛИ.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для измерения преобладаний двоичных сигналов | 1985 |
|
SU1246396A1 |
Двухступенчатый регенератор | 1983 |
|
SU1197117A1 |
Устройство фазовой автоподстройки тактовой частоты | 1989 |
|
SU1721834A1 |
Устройство тактовой синхронизации регенератора | 1985 |
|
SU1283992A1 |
Устройство приема зондирующего сигнала | 1987 |
|
SU1566495A1 |
Двухступенчатый регенератор | 1985 |
|
SU1317678A2 |
Устройство для моделирования процесса синхронизации коротковолновой радиолинии | 1982 |
|
SU1073892A1 |
Устройство синхронизации | 1979 |
|
SU924890A1 |
Устройство тактовой синхронизации | 1980 |
|
SU938419A1 |
Устройство тактовой синхронизации | 1985 |
|
SU1254589A1 |
Изобретение относится к радиосвязи. По отношению к авт.ев, № 1246396 достигается цель изобретения - попы- шоиие Точности измерения преобладаний типа качающегося сдпит а в парцияльиых каналах с тансформацией скорости. , УСТ--ВО содержит мультиилексор 1 , ямН № (Л оо со ОО N)
Устройство для измерения преобладаний двоичных сигналов | 1985 |
|
SU1246396A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1987-09-15—Публикация
1986-01-09—Подача