Изобретение относится к вычисли™ тельной технике и может использоваться в цифровых вычислительных системах
Цель изобретения - повьппение до- стоверности шифратора.
На чертеже представлена функциональная схема шифратора.
Шифратор содержит первьп4 - пятый, десятый элементы ИЛИ 1-6, первый суммйтор 7 по модулю два, шестой - девятый элементы ИЛИ 8-11 и третий, второй сумматоры 12 и 13 по модулю два.
Шифратор работает следуюЕ1им образом.
Пусть на первый вход шифратора поступает сигнал, соответствующий двоичному коду 100. Тогда через элемент ИЛИ 1 поступает сигнал логической единицы на третий информационный выход из шифратора и на первый вход сумматора 7 по модулю два, на второй вход которого поступает сигнал логического нуля с выхода элемента 2 ИЛИ так как на входах 000,°001,010 ,011 присутствуют сигналы логического нуля. С выхода К„ поступает сигнал логической единицы. Сигнал логической единицы присутствует только на выходах элементов ИЛИ 1 и 6. С выхода : элемента 6 сигнал логической единицы через элемент ИЛИ 11 поступает на вход сумматора 12 по модулю два, а через элемент ИЛИ 10 на вход сумматора 3 по модулю два. На выходы К, и Kjвыдаются сигналы логической единицы, а на выходы У, , Y - логического нуля. Таким образом, на выходах Y,, У, УЗ формируется код 100, а на выходах К,, Kj, Кз - код 111, что сви-
детельствует об отсутствии неисправности.
Если, например, одновременно возбудились первый, второй входы шифратора, то с выходов элементов ИЛИ 1 н 2 на входы сумматора 7 по модулю два поступают сигналы логической единицы и на выходе сумматора 7 появится сигнал логического нуля, свидетельствующий о неисправности.
Аналогично будет работать шифратор и при неисправности элементов ИЛИ или при возбуясдении более одного входа шифратора, что повышает достоверность шифратора.
ВНИИПИ Заказ 2878/55
Произв.-по;шгр. пр-тие, г. Ужгород, ул. Проектная 4
Формула изобретения
Самодиагностируемый шифратор, со- держаш 1й первый - десятый элементы ИЛИ, первые входы первого, второго элементов ИЛИ являются соответственно первым, вторым входами шифратора, второй, третий, четвертый входы первого элемента ИЛИ объединены с первыми входами соответственно третьего четвертого., пятого элементов ИЛИ и являются третьим, четвертым, пятым входами шифратора, второй, третий, четвертый нходы второго элемента ИЛИ объединены с вторыми входами соответственно третьего, четвертого, пятого элементов ИЛИ и являются шестым, „ седьмым, восьмым входами шифратора, выход .третьего элемента ИЛИ соединен с первыми входами шестого, седьмого элементов ИЛИ, выходы которых являются соответственно первым, вторым информационными входами шифратора, выход четвертого элемента.ИЛИ соединен с вторым входом шестого элемента ИЛИ и первым входом восьмого элемента ИЛИ, выход пятого элемента ИЛИ соединен .с первым входом девятого элемента ИЛИ, отличающий- с я тем, что, с целью повышения достоверности шифратора, в него введены сумматоры по модулю два, выход первого элемента ИЛИ соединен с первым входом первого сумматора по модулю два и является третьим информационным выходом шифратора, выход второго элемента И.ПИ соединен с вторым входом первого сумматора по модулю два, первый, второй.входы десятого элемента ИЛИ подключены соответственно к первому, второму входам шифратора, выход десятого элемента ИЛИ соединен с вторыми входами восьмого, девятого элементов ИЛИ, выходы которых соединены с первыми входами соответственно второго, третьего сумматоров по модулю два, вторые входы которых подключены к выходам соответственно седьмого, шестого элементов ИЛИ, второй вход седьмого элемента ИЛИ подключен к выходу пятого элемента ИЛИ, выходы первого - третьего сумматоров по модулю два являются соответственно первым - третьим контрольньми выходами шифратора
Тираж 901
Подписное
название | год | авторы | номер документа |
---|---|---|---|
Перестраиваемый шифратор | 1989 |
|
SU1651384A1 |
Устройство для сложения-вычитания чисел с плавающей запятой | 1986 |
|
SU1376080A1 |
Устройство для вычисления логарифмачиСлА | 1979 |
|
SU849210A1 |
Управляемый арифметический модуль | 1989 |
|
SU1695292A1 |
Сумматор в знакоразрядной позиционно-остаточной системе счисления | 1986 |
|
SU1383349A1 |
УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ ЧИСЕЛ ПО МОДУЛЮ | 1998 |
|
RU2137181C1 |
Устройство для сложения-вычитания чисел с плавающей запятой | 1989 |
|
SU1656526A2 |
Устройство для контроля и диагностики цифровых блоков | 1982 |
|
SU1067506A1 |
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КАЧЕСТВА МАГНИТНОГО НОСИТЕЛЯ | 1992 |
|
RU2040050C1 |
Конвейерный сумматор | 1983 |
|
SU1137460A1 |
Изобретение относится к вычислительной технике и может использоваться в цифровых вычислительных системах. Изобретение позволяет повысить достоверность шифратора за счет того, что на его выходах формируются помимо информационных контрольные разряды кода. Шифратор содержит элементы ИЛИ 1-6, 8-11 и сумматоры 7, 12, 13 по модулю два. 1 ил. Г///) if Уз Хъ Уг Хг У1 с сл с
Преснухин Л | |||
Н., Нестеров П | |||
В | |||
Цифровые вычислительные машины | |||
- М.: Высшая школа, 1981, с | |||
Фотореле для аппарата, служащего для передачи на расстояние изображений | 1920 |
|
SU224A1 |
Тутевич В | |||
Н | |||
Телемеханика.- М.: Высшая школа, 1985, с | |||
Гидравлическая или пневматическая передача | 0 |
|
SU208A1 |
Топка с несколькими решетками для твердого топлива | 1918 |
|
SU8A1 |
Авторы
Даты
1987-07-07—Публикация
1986-02-12—Подача