Изобретение относится к радиотехнике и может быть использовано в различных радиолокационных и связных системах с фазированными антенными решетками.
Цель изобретения - упрощение устройства.
На чертеже представлена структурная электрическая схема канального командного устройства фазированной антенной решетки.
Канальное командное устройство антенной решетки содержит первый I и второй 2 блоки памяти, сумматор 3, входной регистр 4 угла сканирования, шину 5 логического сигнала 1 и шин 6 логического сигнала О.
Канальное командное устройство работает следующим образом.
Код угла сканирования подается на вход входного регистра 4 угла сканирования. Значения старших и средних разрядов кодов угла сканирования б и номера канала N подаются с выходов входного регистра 4 и шин 5 и 6 на адресные входы первого блока 1 памяти, с выходов которого считываются узловые значения кода фазового сдвига Cf Lf(9 N), гдебр, NO - узловые значения соответственно кода угла сканирования 0 и кода номера кана- ла N. Шаг узловых значений кодов в и N соответствует старшим и средним разрядам этих кодов. Значения старших и младших разрядов кодов 0 и N поступают с выходов входного регистра 4 и шин 5 и 6 на адресные входы второго блока памяти, с выходов которого считьшаются значения кода поправок фазового сдвига iqi cfg (9 ,N)40 + + 4 MO,,N).uN, гдеб, N, - округленные значения соответственно кода угла сканирования 0 и кода номера канала N. Шаг округленных значений кодов -9 и N соответствует старшим разрядам этих кодов, у и У частные производные функции фазового сдвига Cf (9,N)N. sin 9 для линейной фазированной решетки,йб 0-9 приращение, соответствующее младшим разрядам кода угла 6 , ь N N-N - приращение, соответствующее младшим разрядам кода номера канала N.
Коды Ц)р и U q поступают на входы сумматора 3, с вькода которого считывается приближенное значение кода фазового сдвига фазовращателя N-ro излучателя.
Блоки 1 и 2 памяти могут быть использованы в любом канале фазированной антенной решетки при обеспечении соответствующего подключения их
к шинам логических сигналов 1 и О без перезаписи содержащихся в них кодов фазовых сдвигов, что приводит к упрощению канального командного устройства, а также к снижению
затрат при его изготовлении и эксплуатации.
Формула изобретения
Канальное командное устройство
фаз- рованной антенной решетки, содержащее входной регистр угла сканирования, первый и второй блоки памяти, сумматор, причем адресные входы блоков памяти соединены с выходами входного регистра угла сканирования, а выходы блоков памяти подключены к входам сумматора, выходы которого являются выходами устройства, о т личающееся тем, что, с целью упрощения устройства, в него введены шины логических сигналов 1 и О, которые соединены с соответствующими адресными входами первого и
второго блоков памяти, причем выходы старших разрядов входного регистра угла сканирования подключены к соответствующим адресным входам первого и второго блоков памяти, выходы
средных разрядов входного регистра угла сканирования подключены к соответствующим адресным входам первого блока памяти, а выходы младших разрядов входного регистра угла сканирования подключены к соответствующим
адресным входам второго блока памяти.
название | год | авторы | номер документа |
---|---|---|---|
Программно-управляемый цифровой фильтр | 1987 |
|
SU1513475A1 |
Устройство для вычисления функций | 1985 |
|
SU1280391A1 |
Микропроцессорное устройство управления лучом плоской антенной решетки | 1984 |
|
SU1206797A1 |
Программно-управляемый цифровой фильтр | 1985 |
|
SU1338006A1 |
Цифровой фильтр | 1985 |
|
SU1302296A1 |
Устройство управления лучом фазированной антенной решетки | 1988 |
|
SU1679571A1 |
УСТРОЙСТВО ФАЗОВОЙ СИНХРОНИЗАЦИИ | 1997 |
|
RU2119717C1 |
Устройство управления ферритовыми фазовращателями модульной фазированной антенной решетки | 2018 |
|
RU2698957C1 |
Вычислительное устройство для управления лучом фазированной антенной решетки | 1991 |
|
SU1829041A1 |
Интерполятор функций двух аргументов | 1984 |
|
SU1247893A1 |
Изобретение относится к радиотехнике и обеспечивает упрощение устр-ва. Канальное командное устр-во содержит блоки памяти (БП) 1,2, сумматор 3 и входной регистр 4 угла сканирования. По шине 5 подается логический сигнал I, а по шине 6 . Код угла сканирования 9 подается на входной регистр 4. Значения старших и средних разрядов кодов угла сканирования 0 и номера канала N поступают с входного регистра 4 и с шин 5,6 на адресные входы БП 1. Из БП 1 считьшаются узловые значения кода фазового сдвига ср . Значения старших и младших разрядов кодов 9 и N поступают с входного регистра 4 и шин 5,6 на адресные входы БП 2, с которого считьшаются значения кодов поправок фазового сдвига &tf. Коды и ЛЦ поступают на сумматор 3, который формирует приближенное значение кода фазового сдвига фазовращателя N-ro излучателя. 1 ил. (Л 00 ;О СП
Устройство двукратного усилителя с катодными лампами | 1920 |
|
SU55A1 |
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Авторы
Даты
1987-09-15—Публикация
1985-07-26—Подача