ел
о
О) СП
СХ)
Изобретение относится к радиотехнике и связи и может быть использовано в системах цифровой коммутации.
Целью изобретения является повышение точности коммутации за счет исключения проскальзьшания символов.
На чертеже приведена структурная электрическая схема устройства для асинхронной коммутации цифровых сиг- налов.
Устройство содержит N счетчиков 1 временных каналов, N регистров 2 входящих каналов, N блоков 3 памя- ти адресов, N регистров 4 информа- Ции, блок 5 управления, N блоков 6 первичной памяти, N блоков 7 управления перезаписью, N блоков 8 сравнения, N инверторов 9, N блоков 10 вторичной памяти и счетчик 11 аД- ресов.
Устройство работает следующим об- pasQM.
Коммутируемые цифровые сигналы ИКМ, передаваемые по входящим линиям связи, поступают на регистры 2, на которых их преобразовывают из последовательного кода в параллельный. Пр этом каждый регистр 2 состоит из дву регистров сдвига, один из которых преобразовьшает сигналы четных временных каналов (О, 2, 4, ... 30) трактов НКМ 30/32, а другой - нечетных каналой (1, 3, 5, ... 31). Далее коммутирующие сигналы ИКМ записывают на регистры 4 информации.
Счетчики 1 определяют номера каналов, в которых передаются коммутирующие сигналы. При записи сигналов на регистры 4 номера их временных кана- лов со счетчиков 1 поступают в блоки 3, которые имеют по одной ячейке памяти для каждого вр.еменного канала, номера которых соответствуют номерам ячеек памяти. В эти ячейки памяти при установлении соединений записывают адреса Л исходящих каналов, с которыми коммутируются соответствующие входящие каналы. Таким образом, при поступлении со счетчиков 1 входящих каналов блоки 3 памяти адресов трансформируют адреса входящих каналов на адреса исходящих каналов и выдают их в сопровождении сигнала с 1 на регистры 4. При этом на регистрах 4 оказьтаются записанными коммутируемые сигналы ИКМ, адреса исходящих каналов, в которые необходимо передать сигналы ИКМ, и си1
Q
5 0
5 0 5
0 5
0
5
налы о( 1 , Эти сиг напы ча11ИС1 1вают в ячейке памяти блоков 3 при установлении соединений. Они обеспечивают прохождение коммутируемых сигналов через блок 5.При разъединении каналов в соответствующие ячейки памяти блоков 3 -записываются сигналы (У 0.
Рассмотренный механизм передачи коммутируемых сигналов ИКМ из регистров 2 в блоки 6 является асинхронным, при котором коммутируемые сигналы, поступающие из различных АТС, при постепенном расхождении частот генератора зтих АТС с частотой генератора принимающей станции обслуживаются различными импульсами тактовой последовательности. Асинхронный механизм состоит в том, что по мере перемещения во времени каналов входящих линий относительно обслуживающих тактов обеспечивается обслуживание зтих каналов все новыми и новыми тактами, т.е. коммутируемая информация как бы скользит вдоль импульсов тактовой последовательности.
Для исключения на время телефонного разговора проскальзывания, неизбежного на асинхронной сети связи, обеспечивают хранение информации в блоках 6 в течение интервала времени, равного половине цикла работы трактов ИКМ, а затем производят считьша- ние этой информации и перезапись ее в блоки 10, из которых ее затем считывают в соответствии с циклом работы трактов ИКМ 30/32 и выдают в исходящие линии связи или на другие звенья коммутационных систем.
Моменты времени перезаписи информации с блоков 6 в блоки 10 хранят в ячейках памяти блоков /, в которые их записьгоают при установлении соединений с помощью сигналу 1. При этом установление соединений производят в два этапа. Вначале, на первом этапе по управляющему входу в блоки 3 поступают адреса коммутируемых между собой входящего и исходящего каналов в сопровождении сигналов о( 1 и v 1, Блоки 3 записьтают в свои соответствующие ячейки памяти адреса исходящих каналов и сигналы 0 1 и . Затем, на втором этапе аналогично через промежуток времени Т 125 МКС в ячейки блоков 3 записывают адреса этих же исходящих
.каналов, но с сигналами в 1 и
Г 0.
Сигнал 1 считывается с блоков 3 и поступает вместе с информацией (как было показано) через регистр 4 и блок 5 в блок 7, в котором обеспечивает запись в ячейку памяти этого блока по адресу А, передаваемому вместе с сигналами у и d j 1, номера (адреса) временного канала А из счетчика 11. При этом старший разряд записываемого А инвертируется с помощью инверторов 9. Блоки 6, 7 и 10 являются одинако- выми по числу ячеек памяти, закрепленных за нисходящими временными каналами. Блоки 6 и 10 обеспечивают хранение коммутируемых сигналов; а блок 7 - номеров А временных кана- лов, в моменты времени которых необходимо осуществлять перезапись этих сигналов с блоков 6 в блоки 10,
Блоки 6, 7 и 10 за промежуток времени, равный f + t ° (времени ра боты блока 5 и группового тракта), осуществляют запись информации, поступающей на их входы в такт записи и считывание информации в такт
.Л
ЗП чтения I ЦТ ) i ЭЯ-
За временной интервал, равньй длительности временного канала трактов ИКМ, обеспечивается считывание всех ячеек памяти блоков 6 и 7. Считанная информация записывается в блоки 6 и 7 и далее поступает в блоки 10. При этом информацию с блоков 6 Передают непосредственно в блоки 10, а информацию с блоков 7 передают на блоки 8, в которых ее сравнивают с адресом Ag со счетчика 11. При сравнении вырабатывается сигнал 1, поступающий в блоки 10 и обеспечивающий перезапись информации с блоко 6 в блоки 10. Все тактовые сигналы и вырабатываются
)
Г ,
ЗП
счетчиком 11 с помощью основной синхронизирующей частоты.
Запись информации в блоки 6 производится в такт f jri при условии 1, в блоки 7 - в такт
, при
условии 1, j 1, в блоки 10- в такт Dj при условии /i 1.
Считывание информации с блоков 6 и 7, осуществляемое в такт f , и перезапись информации в блок 10, осуществляемое в такт f , производятся но одному и тому же адресу перезаписи А,, из счетчика 11. Каждый
новый адрес А хранят на выходах счетчика 11 в течение промежутка.
. с
ЗП
t/r
блоков 10
Считьгоание ин- производят в
по адресу А
чт счетчика
у л а и
11.
3 о
вк
поступаюбретения
j5 20
-25
30
35
40
45
50
55
Устройство для асинхронной коммутации цифровых сигналов, содержащее N счетчиков временных каналов, N регистров входящ}гх каналов,N регист- .ров информации, блок управления и N блоков памяти адресов, к первым входам которых подключены выходы соответствующих счетчиков временных каналов, выходы N регистров входящих каналов подключены к первым входам соответствующих регистров информации, вторые входы которых подключены к адресным выходам соответствующих N блоков памяти адресов, а первые выходы N регистров информации подключены к N первьм входам блока управления, N первых выходов которого подключены к первым управляющим входам соответствующих N регистров информации, отличающееся тем, что, с целью повьшения точности коммутации за счет исключения прос- кальзьшания символов, введены N блоков первичной памяти, N блоков вторичной памяти,. N блоков управления перезаписью, N блоков сравнения, N инверторов и счетчик адресов, при этом второй выход блока управления подключен к первым входам N блоков управления перезаписью и N блоков первичной памяти, первые выхрды которых соединены с первыми входами соответствующих N блоков вторичной памяти, вторые входы которых через соответствующие N блоков сравнения подключены к выходам соответствующих N блоков управления перезаписью, вторые входы которых объединены с третьими входами соответствующих N блоков вторичной памяти и вторыми входами соответствующих N блоков сравнения и подключены к первому выходу счетчика адресов, второй выход которого подключен к объединенным адресным входам.N блоков первичной памяти, N блоков управления перезаписью и N блоков вторичной памй- ти, а N инверторов включены между первыми выходом счетчика адресов и дополнительными входами соответствующих N блоков управления перезаписью.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для приема цифровых сигналов | 1989 |
|
SU1646065A1 |
Устройство коммутации с эластичной памятью | 1988 |
|
SU1647921A1 |
Устройство для приема цифровых сигналов | 1986 |
|
SU1394444A1 |
Устройство пространсктвенно-временной коммутации | 1978 |
|
SU684772A1 |
Устройство для синхронного уплотнения асинхронных цифровых сигналов | 1977 |
|
SU678728A1 |
Устройство преобразования и коммутации сигналов | 1988 |
|
SU1566505A1 |
Устройство для контроля коммутационной системы | 1986 |
|
SU1401639A1 |
Электронный коммутатор | 1988 |
|
SU1626444A1 |
Устройство сопряжения асинхронных разноскоростных цифровых сигналов | 1990 |
|
SU1755386A1 |
Устройство коммутации асинхронных цифровых сигналов | 1985 |
|
SU1241522A1 |
Изобретение относится к радиотехнике и связи. Цель изобретения - повышение точности коммутации за счет исключения проскальзывания символов. Устройство содержит N счетчиков 1 временных каналов, N регистров 2 входящих каналов, N блоков 3 памяти адресов, N регистров 4 информации, блок 5 управления. Поставленная цель достигается введением в устройство N блоков 6 первичной памяти, N блоков 10 вторичной памяти, N блоков 7 управления перезаписью, N блоков 8 сравнения, N инверторов 9 и счетчика 11 адресов. Для исключения на время телефонного разговора проскальзывания, неизбежного на асинхронной сети связи, обеспечивают хранение информации в блоках 6 в течение интервала времени, равного половине цикла работы трактов ИКМ, а затем производят считывание этой информации и перезапись ее в блоки 10, из которых ее затем считывают в соответствии с циклом работы трактов ИКМ 30/32 и выдают в исходящие линии связи или на другие звенья коммутационных систем. 1 ил.
Чуркин В.П.Асинхронные цифровые системы коммутации | |||
- М.: Радио и связь, 1985, с | |||
Прибор, замыкающий сигнальную цепь при повышении температуры | 1918 |
|
SU99A1 |
Авторы
Даты
1989-09-07—Публикация
1987-07-23—Подача