СП
IsS
Изобретение относится к вычисли- тельной технике и может найти применение в системах передачи инфор- нации последовательным кодом с пос- ледующим преобразованием его в параллельный код.
Целью изобретения является повы- шение помехоустойчивости устройства.
На чертеже представлена структур- ная схема устройства.
Устройство для преобразования последовательного кода в параллельный содержит первый 1 и второй 2 peгиcfpы сдвига, генератор 3 такто- вых импульсов, первый, 4 и второй 5 элементы ИЛИ- НЕ и имеет первый 6 и второй 7 выходы,вход 8 запуска и информационный вход 9.
Устройство работает. следзпоЩим образом.
По входу 8 поступает сигнал, который записьшает 1 в первьюй разряд регистра 1 сдвига, а в ос таль - ные разряды - О, записьшает инфор- нацию S регистр 2 сдвига, яа выходах 6 и 7 устанавливает состояние 10 и запускает генератор 3 тактовых импульсов, выходныецмпульсы с V которого через элемент ИЛИ-НЕ 5 пос тупают на тактовый вход регистра 1 сдвига. По мере поступления; кодовых импульсов произвольной последоватеяь ности по входу 9 регистр 1 осуществляет прием поступающей информации. В случае приема ожидаемых п разрядов последовательного кода без сбоя в (п+1)-м .(предпоследнем) и в (п+2)(последнем), разрядах регистра 1 оказывается записанньм код 10, а на информационных входах регистра 2 устанавлшаются сигналы С приходом следующего сигнала по входу 8 уровни С1;1гналов, находящиеся на входах регистра 2, переписьюаются на выходы, и на выходах 6 и 7 появляется код 00, свидетельствующий о правильном приеме информации.
Если 33 процессе сдвига I предва рительно записанной в первый разряд регистра 1- сдвига, в последнем происходит сбой типа лишний сдвиг, то 1 перемещается с (rt+l)-ro разряда регистра 1 сдвига в (п+2)-й разряд. При этом сигнал 1,. появившийся в (п+2)-м разряде, через элемент Ш1И-НЕ 5 запрещает дальнейшее прохождение тактовых импульсов на регистр I одвига. Состояние 1 в
0
о „
5
5
0
(п+2)-м разряде при этом свидетельст вует о сбое лишний сдвиг, а блокировка тактовых импульсов позволяет сохранить эту информацию, при этом не имеет значения на сколько тактов, произошел лишний сдвиг. На входах регистра 2 сдвига устанавливаются сигналы 01, которые с приходом сигнала по входу 8 записьшаются в регистр 2 сдвига и поступают на выходы 6 и 7. Код 01 сигнализирует о сбое лишний сдвиг. При очередной установке регистра 1 сдвига к приему информации блокировка генератора 3 автоматически снимается при обнуле- НИИ (п+2)-го разряда регистра 1 сдвига. При сбое типа недостающий сдвиг на один или более тактов опорной частоты 1, предварительно записанная в первый разряд регистра 1 сдвига, на выходах (п+О-го и (п+2)-го разрядов не появляется, и на входах регистра 2 сдвига устанавливается код 10, который по сигналу с входа 8 записывается в регистр 2 сдвига, и на выходах 6 и 7 устанавливается код 10, сигнализирующий о сбое недостающий сдвиг.
Формула изобретения
Устройство для преобразования последовательного кода в параллельный j содержащее первый регистр сдвига, информационный вход которого является информационным входом устройства, второй регистр сдвига, первый и второй выходы которого являются одноименными выходами устройства, и гене-- ратор тактовых импульсов, вход-- которого объединен с входом установки первого.регистра сдвига, с входом записи второго регистра сдвига и является входом записи устройст1за, о т л и- ч а ю щ ее с я тем, что, с целью повышения помехоустойчивости устройства, в него введены элементы ШШ-НЕ выход первого элемента ИЛИ-НЕ соединен с первым информационным.входом второго регистра сдвига, выход генератора тактовых импульсов соединен с первым входом второго злемент.а ШШ-НЕ, выход которого соединен с тактовым входом первого регистра сдвигаj выход предпоследнего разряда которого соединен с первым входом первого элемен та ИПИ-НЕ, выход последнего разряда первого регистра сдвига соединен с
515206686
вторыми входами первого и второго ционным входом второго регистра элементов ИЛИ-НЕ и с вторым информа- сдвига.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для преобразования последовательного кода в параллельный | 1988 |
|
SU1660175A1 |
Устройство для преобразования последовательного кода в параллельный | 1985 |
|
SU1297234A1 |
Устройство для преобразования последовательного кода в параллельный | 1986 |
|
SU1417193A1 |
Устройство для преобразования последовательного кода в параллельный | 1990 |
|
SU1790032A1 |
Устройство для преобразования последовательного кода в параллельный | 1982 |
|
SU1081639A2 |
Формирователь кодов | 1983 |
|
SU1145469A1 |
Аналого-цифровой преобразователь с самокоррекцией в кодах с естественной избыточностью | 1986 |
|
SU1381703A1 |
Устройство для преобразования последовательного кода в параллельный | 1986 |
|
SU1345355A1 |
Дишифратор времяимпульсного кода | 1985 |
|
SU1367162A1 |
Устройство для формирования двоичного кода | 1981 |
|
SU964699A1 |
Изобретение относится к вычислительной технике, а именно к преобразователям информации, и может найти применение в системах передачи информации последовательным кодом с последующим преобразованием его в параллельный. Изобретение позволяет устранить несанкционированные срывы приема информации, за счет чего обеспечивается повышение помехоустойчивости устройства. Устройство для преобразования последовательного кода в параллельный содержит регистры 1 и 2 сдвига, генератор 3 тактовых импульсов и элементы ИЛИ-НЕ 4 и 5. 1 ил.
Устройство для преобразования последовательного кода в параллельный | 1985 |
|
SU1305875A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Устройство для преобразования последовательного кода в параллельный | 1985 |
|
SU1297234A1 |
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1989-11-07—Публикация
1988-04-04—Подача