Устройство временной коммутации Советский патент 1989 года по МПК H04M3/00 

Описание патента на изобретение SU1522422A1

сл ьэ

го ю

Изобретение относится к связи..и может использоваться в системах ровой коммутации.

Целью изобретения является уменьшение искажений коммутируемых служебных сигналов.

На чертеже приведена структурная схема устройства временной коммутации

Устройство содержит блок 1 накоп- ления сигналов, регистр 2 информации, счетчик 3 адреса, дешифратор 4, блок 5 служебных сигналов, регистр 6 служебных сигналов, сумматор 7, блок 8 сравнения.

Устройство работает следующим образом.

Информация циклически считывается и записывается в блок I накопления сигналов и блок 5 служебных сигналов с помощью счетчика адреса который вырабатывает адрес (номер) ячейки памяти блоков 1 и 5, а также сигналы считывания СЧ и записи ЗП. Адрес и сигналы СЧ и ЗП поступают на блоки 1 и 5 и производят вначале считывание информации с помощью сигнала СЧ из одной и той же ячейки памяти по адресу А, поступающему из счетчика 3 адреса, а затем по этому же адресу производится запись информации с помощью сигнала ЗП в эту же ячейку памяти. Причем операции считывания и записи составляют один цикл работы устройства временной коммутации. За этот ЦИРСЛ обслуживается информация, принадлежащая одной входящей линии связи. При этом число ячеек памяти в блоках 1 и 5 соответствует числу входящих линий, обслуживаемых устройством временной ком- мутации, а их номера одинаковы.

Счетчик адреса 3 имеет п+1 разрядов, из которых п разрядов составляют адрес А, а -один самый младший состоит из триггера, который выраба- тьгоает сигнал считывания со своего правого плеча и записи с левого плеча. Работа счетчика производится с помощью синхронизирующей частоты fо. Синхронно с этой частотой, поступаю- щей из генератора станции, передаются по общей цепи (шине) коды сигналов КС, которые поступают на младший разряд регистра информации 2 с частотой, равной 0,5 fр. Таким образом, н входе младшего разряда регистра 2 информации код сигнала будет сохраняться в течение всего цикла работы устройства. При этом очередной код

Q 5 Q 0

5 п

5

сигнала, поступающий по общей цепи и записываемый на младший разряд регистра 2 информации, принадлежит той входящей линии связи, адрес которой в данном цикле работы устройства вырабатывает счетчик 3 адреса. Это обеспечивается с помощью синхронной работы счетчика 3 адреса и общей цепи, по которой последовательно передаются коммутируемые сигналы входящих линий связи. Синхронность достигается с помощью частоты f. Адрес, вырабатывае ый счетчиком 3 адреса, сохраняется на его выходах такое же время, что и код сигна 1а в общей цепи, т.е. в течение цикла работы устройства.

Блок 1 накопления сигналов производит .;накопление битов сигналов, прибавляя к ранее накопленным еще один бит за цикл работы устройства. Накопление битов информации производится с помощью регистра 2 информации, который вместе с блоком 1 накопления сигналов работает по принципу регистра сдвига. Регистр 2 информации имеет 14 разрядов. Это обеспечивает хранение 13 разрядов, считанных из соответствующей ячейки памяти блока 1, и одного разряда, поступившего из общей цепи. При этом 13 разрядов, считанных из блока 1 накопления сигналов, записываются и хранятся в течение одного цикла работы устройства на 13 старших разрядах регистра 2 информации, т.е. на 2-, 3-,...,14-м разрядах. Запись же информации обратно в блок 1 накопления сигналов производится с 13 младших разрядов регистра 2 информации, т.е. с 1-,2-,...,13-го разрядов. При этом бит информации, записанньм на 14-й триггер регистра 2 информации теряется (пропадает). Таким образом, за один цикл работы устройства информация в соответствующей ячейке памяти блока 1 накопления сигналов оказывается сдвинутой на один разряд.

Сдвигаемая информация проходит постепенно через все разряды .регистра 2 информации, в том числе и через 10-14-й разряды, с которыми соединен дешифратор 4. Если из этих разрядов поступит на дешифратор 4 код марйе- ра 111.10, которьй сопровождает слу- жебньш сигнал через линию связи, то это значит, что на разрядах 2-9 регистра 2 информации находится служебньй сигнал, которьй необходимо записать в соответствующую ячейку памяти блока 5 служебных сигналов. Эта запись производится с помощью сигналя, вырабатываемого дешифратором 4 при появлении на его входах маркера. Дан- ньй сигнал поступает на блок 5 служебных сигналов и осуществляет запись поступившего слзгасебного сигнала, имеющего восемь разрядов, по адресу А, поступаннцему из счетчика 3 адреса. Блок 5 служебных сигналов имеет десят разрядов, из которых восемь обеспечивают хранение служебного сигнала, а два - кода с выхода сумматора 7. Этот код определяет, сколько раз передавался один и тот же служебный сигнал.

Дня повышения помехозащищенности каждьй служебный сигнал передается многократно, например три или более раз. Число повторений определяется с помощью блока 8 сравнения и сумматора 7. Блок .8 сравнения определяет поступление в очередной раз одного и того же служебного сигнала путем сравнения сигнала, поступившего из регистра 2 информации, с сигналом, считанным из блока 5 и записанным на регистр 6 служебных сигналов. Если служебные сигналы совпадают, то в сумматор 7 выдается на его младший разряд сигнал лог.1 из схемы сравнения 8, а если не совпадают, то сигнал лог.О. На старший разряд сумматора 7 поступает лог.О, т.е. нулевой потенциал источника питания. Таким образом, одним из слагаемых сумматора является число 01 либо 00. Другое слагаемое поступает на сумматор 7 из регистра 6 служебных сигналов, на который считывается из блока 5 служебных сигналов ранее записанньй в него код с выхода сумматора 7. Эти числа суммируются. При этом к содержимому, хранившемуся в блоке 5 служебных сигналов, добавляют либо 1 либо О, т.е. при выходном сигнале блока 8, равном единице, содержимое сумматора увеличивается на 1. Полученное новое число записывается вместе со служебным .сигналом в соответствующую ячейку памяти блока 5 служебных сигналов. Два младших разряда ячеек памяти блока 5 обеспечивают запись и хранение кода числа из сумматора 7, а восемь старших разрядов - кода слзгасебс

0

0

5

0

5

0

5

0

5

кого сигнала из регистра 2 информации.

При устойчивом приеме служебного сигнала m раз (например, 4 раза) производится вьщача этого служебного сигнала на выход устройства с вторых выходов регистра 6 служебных сигналов вместе с сигналом с второго выхода сумматора. Данный сигнал означает, что выдaвae ьй служебный сигнал поступил в устройство временной коммутации четыре раза, и вырабатывается с помощью сумматора 7 след пощим образом.

При поступлении нового служебного сигнала из регистра 2 информации на блок 8 сравнения и старого служебного сигнала, считанного из блока 5 служебных сигналов, через регистр 6 служебных сигналов на другой вход блока 8 сравнения происходит выработка нулевого сигнала сравнения, кото- рьш поступает на сумматор 7, .Нулевой сигнал блокирует выходы сумматора, поэтому на вход блока 5 служебных сигналов поступает код сигнала 00,это означает, что новьш служебный сигнал поступил в устройство временной коммутации первьш раз о Если этот служебный сигнал поступил во второй раз, то блок 8 сравнения вырабатывает единичный сигнал, которьй в сумматоре 7 образует код сигнала О (00-f-01 0i). Этот код записывается в блок 5 с выхода сумматора 7. Если один и тот же сигнал поступит 4 раза, т.е. будет равен о(П, то это свидетельствует, о том, что выходной служебный сигнал может быть считан с выходов регистра 6 служебных сигналов.

Формула изобретения

Устройство временной коммутации, содержащее последовательно соединенные счетчик адреса и блок накопления сигналов, отличающееся тем, что, с целью уменьшени я искажений коммутируемых служебных сигналов, введены последовательно соединенные регистр информации, дешифратор, блок служебных сигналов, регистр служебных сигналов, блок сравнения и сумматор, выходы которого соединены с первыми информационными входами блока служебных сигналов, адресные и вторые информационные входы которого соединены соответственно с выходами счет

с

чика адреса и вторыми выходами реги-соединены с первыми и вторыми инфорстра информации, входы которого, кро-мационными выходами регистра информе первого, подключены к соответству-нации, кроме последнего, вторые инющим выходам блока накопления сиг- ; 5Формационные выходы которого подклюналов, информационные входы которого вторым входам блока сравнения.

Похожие патенты SU1522422A1

название год авторы номер документа
Устройство преобразования и коммутации сигналов 1988
  • Чуркин Владимир Павлович
SU1566505A1
Устройство пространсктвенно-временной коммутации 1978
  • Чуркин Владимир Павлович
SU684772A1
Устройство временной коммутации биимпульсных сигналов 1989
  • Чуркин Владимир Павлович
SU1711344A1
Устройство для контроля коммутационной системы 1986
  • Чуркин Владимир Павлович
SU1401639A1
Устройство для приема цифровых сигналов 1989
  • Чуркин Владимир Павлович
SU1646065A1
Многомодульная коммутационная система для асинхронных цифровых сигналов 1982
  • Чуркин Владимир Павлович
SU1125766A1
Устройство передачи биимпульсных сигналов 1989
  • Чуркин Владимир Павлович
  • Безяев Вячеслав Иванович
  • Меланьин Юрий Иванович
  • Гординов Владимир Петрович
SU1653169A1
Многомодульная коммутационная система для асинхронных цифровых сигналов 1986
  • Чуркин Владимир Павлович
SU1394459A1
Устройство для приема цифровых сигналов 1986
  • Чуркин Владимир Павлович
SU1394444A1
Устройство временной коммутации асинхронных цифровых сигналов 1989
  • Чуркин Владимир Павлович
SU1700762A1

Реферат патента 1989 года Устройство временной коммутации

Изобретение относится к связи и может использоваться в системах цифровой коммутации. Цель изобретения - уменьшение искажений коммутируемых служебных сигналов. В устройство, содержащее блок 1 накопления сигналов и счетчик 3 адреса, введены регистр 2 информации, дешифратор 4, блок 5 служебных сигналов, регистр 6 служебных сигналов, сумматор 7 и блок 8 сравнения. В устройстве производятся поразрядное накопление служебных сигналов, их анализ и хранение. Каждый сигнал принимается многократно с тем, чтобы повысить помехозащищенность сигналов и полностью исключить прием искаженных сигналов. 1 ил.

Формула изобретения SU 1 522 422 A1

Документы, цитированные в отчете о поиске Патент 1989 года SU1522422A1

Устройство временной коммутации асинхронных цифровых сигналов 1979
  • Чуркин Владимир Павлович
  • Меланьин Юрий Иванович
  • Гординов Владимир Петрович
  • Беличенко Анатолий Александрович
SU773955A1
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1

SU 1 522 422 A1

Авторы

Чуркин Владимир Павлович

Даты

1989-11-15Публикация

1988-01-13Подача