Изобретение относится к вычислительной технике, системам передачи и обработки дискретной информации и может быть использовано для построения устройств контроля информации.
Цель изобретения - повышение достоверности контроля.
На чертеже изображена схема предлагаемого устройства.
Устройство содержит две группы информационных входов 1 и 2 устройства, две группы пороговых элементов 3 и 4, две группы элементов И 5 и 6, два элемента ИЛИ 7 и 8, три узла 9-11 суммирования по модулю два, триггер 12, выход 13 результата контроля устройства, вход 14 начальной установки устройства и вход 15 устройства.
Устройство работает следующим образом.
На входы пороговых элементов 3 и 4 первой и второй групп поступает контролируемая информация, кодированная кодом k из п, причем пороговые элементы каждой группы имеют пороги ad,, (Јг +1, ... , rf, где «6, max(k - i, -1), о64 min(nf , k+l)., где n(, пг - число разрядов первой и второй непересекающихся групп входов 1, 2 устройства,а п{ + nt п. Единичный сигнал на входе 14 устройства устанавливает триггер 12 в единичное состояние. При поступлении на группы входов 1 и 2 информационного вектора, принадлежащего данному коду в исправном состоянии устройства
на выходах элементов ИЛИ 7 и 8 формируется кодовый набор 10 (или 01). Йроме того, четному кодовому вектору На входах устройства соответствует набор 01 на выходах элементов ИЛИ 7 и 8, а нечетному кодовому вектору, соответствует кодовый- набор 10 на выходах элементов ИЛИ 7 и 8. Узел 9 суммирования по модулю два осущест- вляет контроль по четности информативного вектора на входах 1 устройства. Функционирование узла 9 суммирования по модулю два осуществляется под действием сигналов, поступающих с выхода триггера 12, на тактовый вход которого в режиме контроля поступают импульсы с тактового входа 15 8 случае правильной входной информации и правильном функционировании устройства на выходе узла 11 суммиро вания по модулю два формируется альтернативная последовательность вида 101010...10. При этом пара сигналов 10 является реакцией на один входной вектор.
Любая последовательность сигналов на выходе узла 11 суммирования по модулю два, отличная от альтернативной последовательности, свидетельствует о наличии ошибки во входной информации или неисправности устройства.
Появление некодового вектора на входах 1 и 2 устройства, вызывает появление некодовой комбинации на выходах элементов ИЛИ 7 и 8 что, в свою очередь, вызывает наречение альтернативности последовательности на выходе 13 устройства. Ошибки двойной краности на выходах элементов ИЛИ 7 и 8 или на выходах узла 9 свертки по модулю два так же вызывают нарушение альтернативности последовательности на выходе 13 устройства.
Формула изобретения
Устройство для контроля информации, кодированной кодом k из п9 содержащее первую и вторую группу пороговых , элементов каждая с порогами ni{
45
«t,+b
ft.,
. Ч. ei гл.е
(k
50
- nt - 1), 4г minCn,, k-И), n, n - число разрядов первой и второй непересекающихся групп входов устрой0
д 5
0
5
0
5
0
ства причем п, + пг п, первую и вторую группы элементов И, первый и и второй элементы ИЛИ, причем группы входов первых пороговых элементов пар пороговых элементов, сумма порогов которых равна k первой группы, имеющих нечетный порог, и группы входов первых пороговых элементов пар пороговых элементов, сумма порогов которых равна k второй группы, имеющих четный порог, объединены и подключены к первой группе входов устройства, вторая группа входов которого соединена с группами входов вторых пороговых элементов пар пороговых элементов первой и второй групп, выходы пар пороговых элементов первой группы, сумма порогов которых равна k, соединены соответственно с первым и вторым входами элементов И первой группы, выходы пар пороговых элементов второй группы, сумма порогов которых равна k, соединены соответственно с первым и вторым входами элементов И второй группы, выходы элементов И первой и второй групп соединены соответственно с входами первого и второго элементов ИЛИ, отличающееся тем, что, с целью повышения достоверности контроля, s устройство введены триггер и три узла суммирования по модулю два, причем выход первого элемента ИЛИ и прямой выход первого узла суммирования по модулю два соединены соответственно с первым и вторым входа°° ми второго узла суммирования по модулю два, выход которого соединен с информационным входом триггера, инверсный выход которого соединен с входом первого узла суммирования по модулю два, группа входов которого соединена с первой группой входов устройства, тактовый вход и вход начальной установки которого соединены соответственно с тактовым входом и входом установки в единицу триггера, выход второго элемента ИЛИ и инверсный выход первого узла суммирования по модулю два соединены соответственно с первым и вторым входами третьего узла суммирования по модулю два, выход которого является выходом результата контроля устройства.
W
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля информации | 1987 |
|
SU1478218A1 |
Устройство для контроля кодов | 1980 |
|
SU875384A1 |
Устройство для контроля дешифратора | 1989 |
|
SU1656537A1 |
Устройство для контроля передачи информации | 1987 |
|
SU1525702A1 |
Устройство для контроля линейного объекта управления | 1989 |
|
SU1753454A1 |
Система для передачи и приема дискретной информации | 1979 |
|
SU903850A1 |
Устройство для контроля дешифраторов | 1985 |
|
SU1298924A1 |
УСТРОЙСТВО КОДОВОЙ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ С МЯГКИМИ РЕШЕНИЯМИ | 2010 |
|
RU2428801C1 |
Устройство для контроля сумматора | 1983 |
|
SU1111167A1 |
Устройство для декодирования циклических кодов | 1987 |
|
SU1429325A1 |
Изобретение относится к вычислительной технике, системам передачи и обработки дискретной информации и может быть использовано для построения устройств контроля информации. Цель изобретения - повышение достоверности контроля. Устройство содержит две группы информационных входов 1,2, две группы пороговых элементов 3,4, две группы элементов И 5,6, два элемента ИЛИ 7,8 три узла суммирования 9-11 по модулю два, триггер 12, выход 13 результата контроля, вход 14 начальной установки, тактовый вход 15. Устройство характеризуется более высокой способностью к обнаружению неисправностей и в самом устройстве контроля и позволяет обнаруживать двух-, трех-, а также четырехкратные неисправности. Цель изобретения достигается за счет введения трех узлов суммирования по модулю два и триггера. 1 ил.
СПОСОБ ПРИГОТОВЛЕНИЯ ХЛЕБНОГО ПРОДУКТА | 2006 |
|
RU2327352C2 |
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Сплав для отливки колец для сальниковых набивок | 1922 |
|
SU1975A1 |
Патент США Р 3559168, кл | |||
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Устройство станционной централизации и блокировочной сигнализации | 1915 |
|
SU1971A1 |
Авторы
Даты
1989-12-30—Публикация
1987-07-27—Подача