(Л
Изобретение относится к вычислительной технике и может быть использовано для диагностики неисправностей больших интегральных схем и микропроцессорных систем.
Цель изобретения - сокращение количества оборудования и повышение информативности регистрируемой информации.
На чертеже представлена функциональная схема устройства.
Устройство содержит формирователь импульса 1 запуска, элемент ИЛИ 2, тактовый генератор 3, генератор . - Одиночных импульсов, элемент И 5, информационные входы 6, блок 7 потенциального согласования, элемент ИЛИ 8 счетчик 9 адреса, регистр 10 сдвига, распределитель 11 импульсов, блок 12 памяти, блок 13 индикации, вход 14 синхронизации и триггер 15 управления.
Блоки 7 предназначены для преобразования определенного уровня аналоговых сигналов в уровни логических CHI- налов применяемых цифровых микросхем.
Тактовый генератор 3 состоит из двух генераторов частоты: высокой и низкой. Максимальная частота высокочастотного генератора определяется в зависимости от быстродействия микросхем блока памяти, т.е. минимальная длительность импульса строба записи определяет частоту генератора. В ка- честве высокочастотного генератора, например, можно использовать генератор кварцевый серийного производства типа ГК25-П.
Частота низкочастотного генератора 3 определяется стабильностью воспроизводимого изображения информации, т.е., чтобы не ощущалось мерцания, каждый индикаторный элемент должен включаться частотой не менее 25 Гц. Устройство работает в двух режимах : режиме записи временной и амплитудной диаграммы с контролируемого объекта, режиме чтения записанной информации из памяти и воспроизведения ее на графическом индикаторе. Запись информации в память. В исходном состоянии счетчик 9 адреса и регистр 10 сдвига обнулены принудительно (цепи приведения в исходное состояние условно не показаны) На входы 6 блока 7 поступает информация от контролируемого объекта. Блок 7 определяет амплитуду поступив
5
0
5
0
5
0
5
0
5
шего сигнала и передает данные на информационные входы блока 12 памяти и на вход элемента ИЛИ 2. С входа 1k внешней синхронизации поступает сигнал на формирователь 1, при помощи которого устанавливается уровень запуска; с выхода сигнал передается на вход элемента ИЛИ 2. По желанию оператора определяется сигнал вида запуска (от информационного сигнала или от внешней синхронизации) при помощи элемента ИЛИ 2, выход которого соединен с входом установки триггера 15, на выходе которого появляется уровень 1, который поступает на первый вход элемента И 5. Тактовый генератор 3 вырабатывает импульсы высокой частоты, которые поступают на вход элемента И 5. С выхода элемента И 5 импульсы высокой частоты поступают на регистр 10 сдвига и через элемент ИЛИ 8 на счетчик 9 адреса. Выход счетчика 9 адреса подключен к адресным шинам блока 12 памяти. С выхода регистра 10 сдвига поступают синхроимпульсы записи на элементы блока 12 памяти. Количество разрядов блока 12 памяти зависит от количества информационных входов и от количества частей разделения входного сигнала по амплитуде. Количество элементов памяти блока 12 и разрядов сдвигающего регистра 10 зависит от количества индикаторных элементов по горизонтали блока 13 индикации. После заполнения счетика 10 адресов кончается режим записи и триггер 15 переводится в противоположное положение.
Режим чтения записанной информации и воспроизведения ее на блоке индикации.
В этом режиме на выходе триггера 15 присутствует 0й, тактовый генератор 3 выдает на распределитель 11 серию низкочастотных импульсов, С выхода распределителя 11 поступают импульсы выборки элементов блока 12 памяти и на вертикальные шины блока 13 индикации, горизонтальные шины которого подключены к выходам блока 12 памяти. При воздействии импульсов по горизонтальным и вертикальным шинам на определенный индикатор модуля блока 13 создается его свечение.- Лд- рес блока 12 памяти как и в режиме записи зависит от состояния счетчика 9 адреса, который управляется через элемент ИЛИ В от генератора одиночных импульсов И по желанию оператора.
Генератор одиночных импульсов и распределитель не синхронизированы между собой. Это связано с тем, что информация из блока памяти выводится на индикацию не вся сразу, а порциями по определенному адресу. Таким образом, нажимая на кнопки управления генератора k одиночных импульсов и, изменяя содержимое реверсивного счетчика адреса памяти 9, можно прочитать всю память в прямом и в обратном направлении. В это время вид на модуле - экране меняется, как страницы в книге. Это позволяет сократить количество индикаторных элементов на модуле - экране.
Низкочастотный генератор 3 и распределитель 11 в режиме записи не работают, так как в это время триггер 15 блокирует работу низкочастотного генератора и пропускает, только импульсы высокой частоты.
Формула изобретения i
Устройство для регистрации неисправностей, содержащее тактовый генератор, счетчик адреса, регистр сдвига, блок памяти, элемент И и два элемента ИЛИ, отличающееся тем, что, с целью сокращения количества оборудования, повышения информативности о регистрируемой информации, оно содержит триггер управления, блок потенциального согласования, генератор одиночных импульсов, рас0
5
0
5
0
5
пределитель импульсов и блок индикации, причем группа входов блока потенциального согласования является группой информации входов устройства, а выходы блока потенциального согласования соединены с информационными входами блока памяти, выходы которого соединены с информационными входами блока индикации, вход синхронизации устройства соединен с первым входом первого элемента ИЛИ, выход первого элемента ИЛИ соединен с входом установки триггера, выход которого соединен с входом элемента И, второй вход которого соединен с первым выходом тактового генератора, выход элемента И соединен с синхровходом регистра сдвига и первым входом второго элемента ИЛИ, выход которого соединен со счетным входом счетчика Чадреса, а разрядные выходы счетчика адреса подсоединены к адресным входам блока памяти, адресные входы которого соединены с выходами регистра сдвига, второй вход второго элемента ИЛИ соединен с выходом генератора одиночных импульсов, второй выход тактового генератора соединен с синхровходом распределителя импульсов, выходы которого соединены с входами записи всех информационных разрядов блока памяти и с адресными входами блока индикации, вход признака поступления информации устройства через блок потенциального согласования соединен с вторым входом первого элемента ИЛИ.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для диагностирования логических блоков | 1986 |
|
SU1520518A1 |
Устройство для фиксации неустойчивых сбоев | 1985 |
|
SU1265777A1 |
Устройство для контроля цифровых блоков | 1986 |
|
SU1314344A1 |
Устройство для контроля цифровых блоков | 1987 |
|
SU1520521A1 |
Устройство для проверки электрического монтажа | 1986 |
|
SU1336035A1 |
Логический анализатор | 1987 |
|
SU1476474A1 |
Устройство для тестового диагностирования | 1982 |
|
SU1045230A1 |
Система коммутации | 1985 |
|
SU1317448A1 |
Устройство для контроля логических блоков | 1985 |
|
SU1352624A1 |
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЭВМ С КАНАЛОМ СВЯЗИ | 1992 |
|
RU2043652C1 |
Изобретение относится к вычислительной технике и может быть использовано при контроле микросхем. Цель изобретения - сокращение количества оборудования и повышение информативности о регистрируемой информации. Устройство содержит блоки потенциального согласования 7.1-7.N, триггер 15, элементы ИЛИ 2,8, И 5, регистр сдвига 10, счетчик 9, распределитель импульсов 11, блоки памяти 12.1-12.N, блок индикации 13. Устройство записывает контролируемую информацию и выводит на экран. 1 ил.
Авторское свидетельство СССР № 1206787, кл | |||
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Авторское свидетельство СССР № 1300474, кл | |||
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
( УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ НЕИСПРАВНОСТЕЙ |
Авторы
Даты
1989-12-30—Публикация
1988-01-21—Подача