название | год | авторы | номер документа |
---|---|---|---|
Измеритель временных интервалов | 1988 |
|
SU1672411A1 |
УСТРОЙСТВО УПРАВЛЕНИЯ ПЕРЕДАЧЕЙ ДАННЫХ ПО РАДИОКАНАЛУ | 2004 |
|
RU2259017C1 |
Устройство для формирования тестовой последовательности | 1984 |
|
SU1218389A1 |
Устройство для формирования кодовых последовательностей | 1988 |
|
SU1554115A1 |
Устройство для формирования кодовых последовательностей | 1986 |
|
SU1345322A1 |
Устройство для измерения частоты электрического сигнала | 1989 |
|
SU1691769A1 |
Устройство для контроля радиоэлектронных блоков | 1988 |
|
SU1640694A1 |
Масштабный преобразователь кодов | 1988 |
|
SU1569994A1 |
Устройство для решения инверсных задач нестационарной теплопроводности | 1983 |
|
SU1179388A1 |
ПРЕОБРАЗОВАТЕЛЬ ФАЗОМАНИПУЛИРОВАННОГО КОДА В БИНАРНЫЙ КОД | 2005 |
|
RU2285334C1 |
1. Измеритель скорости вращения, содержащий частотный датчик оборотов, генератор тактовых импульсов, формирователь эталонного интервала времени, первую, вторую и третью ключевые схемы И, шину пуска, функциональный преобразователь и счетчик, причем выход функционального преобразователя соединен со входом счетчика, выход генератора тактовых импульсов соединен с первым входом первой ключевой схемы И, а выход формирователя эталонного интервала времени соединен с первым входом второй ключевой схемы И, отличающийся тем, что, с целью повышения точности измерения без увеличения тактовой частоты, в него дополнительно введены элемент задержки, RS-триггер, два D-триггера, второй, третий, четвертый и пятый счетчики, задатчик кода, регистр, три блока сравнения кодов и два элемента ИЛИ, причем формирователь эталонного интервала времени снабжен дополнительным инверсным выходом, первый счетчик выполнен реверсивным с дополнительным входом суммирования, генератор тактовых импульсов снабжен дополнительным инверсным выходом, а функциональный преобразователь представляет собой умножитель частоты и состоит из элемента задержки, второго и третьего счетчиков, регистра, первого блока сравнения кодов и первого элемента ИЛИ, причем вход элемента задержки, являющийся входом функционального преобразователя, соединен с выходом частотного датчика оборотов и с управляющим входом регистра, выход которого соединен с первым входом первого блока сравнения кодов, а информационный вход - с выходом второго счетчика, вход сброса которого соединен с выходом элемента задержки, а счетный вход является вторым входом функционального преобразователя, третьим входом которого является первый вход первого элемента ИЛИ, второй вход которого соединен с выходом функционального преобразователя и с выходом первого блока сравнения кодов, а выход - со входом сброса третьего счетчика, выход которого соединен со вторым входом первого блока сравнения кодов, а счетный вход является четвертым (тактовым) входом функционального преобразователя, при этом второй выход генератора тактовых импульсов соединен с четвертым входом функционального преобразователя, третий вход которого соединен с инверсным выходом первого D-триггера, а второй вход функционального преобразователя соединен со входом сброса четвертого счетчика и с выходом третьего блока сравнения кодов, первый вход которого соединен с выходом четвертого счетчика, счетный вход которого соединен с первым выходом генератора тактовых импульсов, первым входом первой ключевой схемы И и счетным входом формирователя эталонного интервала времени, разрешающий вход которого соединен со входом сброса второго D-триггера и с шиной пуска, синхровход соединен со входом сброса первого D-триггера, с выходом частотного датчика оборотов и со вторым входом второй ключевой схемы И, выход которой соединен со входом установки RS-триггера, вход сброса которого соединен со входом сброса пятого счетчика и с выходом второго блока сравнения кодов, первый вход которого соединен с выходом пятого счетчика, счетный вход которого соединен с дополнительным суммирующим входом первого счетчика и с выходом первой ключевой схемы И, второй вход которой соединен с выходом RS-триггера и с первым входом второго элемента ИЛИ, второй вход которого соединен с прямым выходом первого D-триггера, а выход - с первым входом третьей ключевой схемы И, выход которой является выходом готовности устройства, а второй вход соединен с выходом второго D-триггера, синхровход которого соединен с синхровходом первого D-триггера и с инверсным выходом формирователя эталонного интервала времени, информационные входы первого и второго D-триггеров соединены с шиной логической единицы, а вторые входы второго и третьего блоков сравнения кодов соединены с выходом задатчика кода.
2. Измеритель по п.1, отличающийся тем, что формирователь эталонного интервала времени состоит из делителя частоты, двух RS-триггеров и элемента И, причем вход установки первого RS-триггера соединен с разрешающим входом формирователя эталонного интервала времени, синхровход которого соединен с первым входом элемента И, счетный вход соединен со счетным входом делителя частоты, прямой выход соединен с прямым выходом второго RS-триггера, инверсный выход соединен с инверсным выходом второго RS-триггера и входом сброса делителя частоты, при этом входы сброса первого и второго RS-триггеров соединены с выходом делителя частоты, выход первого RS-триггера соединен со вторым входом элемента И, выход которого соединен со входом установки второго RS-триггера.
Авторы
Даты
2005-09-10—Публикация
1988-04-07—Подача