Устройство для проверки логических микросхем Советский патент 1990 года по МПК G01R31/3177 

Описание патента на изобретение SU1596291A1

3 Изобретение .относится к контрольно-иэмерительной технике и может быть использовано при проверке логических микросхем. Цель изобретения - упрощение устройства и повышение стабильности ег работы за счет исключения необходимости различения трех уровней потенциала. На чертеже представлена структурная схема устройства дпя. проверки логических микросхем. Устройство содержит эталонную мик росхему 1, элементы 2-1-2-п сравнения, первые зажимы 3-1-3-п для подключения контролируемой микросхемы А, элемент ИЛИ 5-, первый Н&-триггер 6, переключатель 7, второй зажим 8 для подключения контролируемой микросхем: 4, индикатор 9, третий зажим 10 дпя подключения контролируемой микросхемы 4, элементы И 11-1-11-п, даоды 12-1-12-п, входной зажим 13, генератор 14 импульсов, счетчик 15, аналоговый коммутатор 16, ключ 17, резистор 18, второй RS-гтриггер 19, регистр 20, элемент 21 задержки, Логические выводы эталонной микросхемы 1 соединены с первыми входа1 и соответствующих элементов 2-1-2сравнения, соединенных вторыми вхо дам через первые зажимы 3-1-3-п для подключения контролируемой микросхемы 4 с соответствующими логи ческими выводами контролируемой микросхеъы 4, Выходы элементов 2-1-2-п сравнения соединены с соответствующи ми входами элемента ИЛИ 5, выход кот . рого соединен с первым входом RS-три гера 6, соединенного вторым входом через переключатель 7 с вторым зажимом 8 для подключения контролируемой микросхем 4, а также с первым выводом питания эталонной микросхемы 1, Выход RS-триггера 6 соединен через индикатор 9 с третьик зажимом 10 для подключения контролируемой кикро схемы 4 и с вторым выводом питания эталонной микросхемы 1. Первые входы всех элементов И 11-1-11-п соединены с вторыми входами соответствующих эл ментов 2-1-2-п сравнения, а выходы через соответствующие дирды 12-1-12-п (Соединены с первыми входами элементов . 2-1-2-п сравнения. Входной зажим 13 со динен с управляющим входом генератора 14 и с входом обнуления счетчика 15 выходы которого соединены с адресны1ми входами аналогового коммутатора 16, информационные входы которого подключены к логическим выводам эталонной микросхе№1 1, Выход аналогового коммутатора 16 подключен через аналоговый ключ 17 и резистор 18 к щине нулевого потенциала, а также соединен с первым входом второго RS-триггера 19, выход которого соединен с информационным входом регистра 20, выходы которого соединены . с вторыми входами элементов И 11-1-1 -п. Выход генератора 14 импульсов соединен с управляющим входом ключа 17, со счетным входом счетчика 15, с управляющим входом регистра 20, а также через элемент 21 задержки - с вторым входом второго RS-триггера 19. Известно, что при подаче на микросхему питания без подачи входных воздействий на ее выводах, являющихся входами, появляется потенциал U, промежуточный по величине между потенциаламн логического нуля U, и логической единицы и,. На выводах,- являкщихся ее выходами, устанавливаются- потенциалы , соответствующие логическому нулю или логической единице, т.е. и,, или и,, Устройствс работает следующим образом. Устанавливается эталонная микросхема 1, идентичная контролируемой микросхеме 4. К выводам питания микросхемы 4 подключаются зажимы 8 и 10, На входной зажим 13 подается сигнал Пуск, запускающий генератор 14 импульсов, и с выхода последнего начинает поступать пакет импульсов, длиной, равной п (п число функциональных выводов контролируемой ьдакросхемы), Кроме того, по сигналу Пуск счетчик устанавливается в нулевое состояние. Данная комбинация на выходах счетчика 15, является адресной дл.я ансшоговсго коммутатора 16, обеспечивает подключение через него первого функционального вывода ликросхе№1 I и подключение последнего через 17 (потенциал логической единицы на управляющем входе ключа 17, с ы 1хода генератора 14, обеспечивает исходное замкнутое состояние ключа 17) и резистор 18 к шине нулевого потенциала. Сопротивление резистора 18 опреде-. ляется следующим образом. При подсоединении функциональнсго вывода микро515схекы через данный резистор к шине нулевого потенциала в случае, когда вывод является выходами, должен обеспечиваться допустым,1й ток нагрузки микросхемы, а когда вывод является входом, то потенциал на нем должен соответствовать уровню логического нуля. В момент раз 1кания ключа 17, т.е. отключения первого функционального вывода микросхемы 1 от шины нулевого потенциала (по перепаду с уровня логической единицы в логический нуль первого из импульсов с генератора 14) при условии, что вывод микросхемы 1 является входом, появляется положительный перепад от потенциала логического нуля к промежуточному потенциалу Ufl, при этом тригтер 19 из исходного нулевого состояния перебрасывается в единичное. Если данный вывод функционально является выходом микросхемы 1, то на нем присутствует либо потенциал логического нуля U,,, либо - логической единицы и, который не изме -яется в момент отключения вывода микросхемы 1 от шины нулевого потенциала. Триггер 19 прь этом сохраняет исходное нулевое состояние. Задним фронтом первого тактового импульса (перепад с уровня логического НУЛЯ в логическую единицу) проист ходит замыксние аналогового ключа 17, состояние счетчика 15 увеличивается на единицу, что обуславливает подключение через аналоговый коммутатор 15. следующего функционального вывода микросхемы 1 через резистор 18 к шине нулевого потенциала. Кроме того, задним фронтом первого тактового импульса генератора 14 осу ществляется сдвиг информации (состоя ние триггера 19 после раз№ кания ключа 17: логическая единица - в случае если первый функциональный-вывод мик росхемз 1 является входом, и логический нуль - в случае выхода) на один разряд в регистр 20. Триггер 19 перекидывается в нулевое состояние задним фронтом задержанного элементом 21 з держки первого импульса генератора 14 (время задержки определяется быстродействием регистра 20).. Вторым из пакета импульсов генератора 14 осуществляется отключение вто рого функционального вывода микросхема 1. от шины нулевого потенциала, 1«i классификация вывода на вход или выход и последующий сдвиг на разряд результата анализа в регистре 20 аналогично описанному. Таким образом, за время генерации пакета импульсов происходит автоматическая классификация выводов эталонной микросхемы 1 (а значит и контролируемой ьикросхемы 4) на входы и выходы, результаты которой хранятся в регистре 20 (постоянно поступая с выходов регистра 20 на вторые входы элементов И 11-1-11-п соответственно). Пусть, например, первый функциональный вывод микросхеьы 1 является входом, тогда логическая единица с соответствующего выхода регистра 20 поступает на второй вход элемента И 11-1. Тем самым открывается доступ логическому сигналу, действующему на первом выводе микросхема 4, через зажим 3-1, элемент И-1 1-1 и диод 12-1 на соответствующий вход микросхе( Г, Таким образом, входной сигнал воздействий, поступающий на вход микросхемы 4 во время тестирования, поступает также на вход микpocxe ы I. Установившаяся по окончанию выдачи пакета импульсов связь входов микро-;; схем 4 и 1 не нарушается в течение всего времени контроля (тестирования). На выходах элемента 2-1 сравнения сохраняется уровень логического нуля. Пусть для определенности зажим 3-п микросхемы 4 и аналогичный вывод микросхемы Г является выходом. Тогда на второй вход элемента И 11-п с соответствующего выхода регистра 20 поступает уровень логического нуля и элемент И 11-п и окажется закрытым. Поэтому сигналы, поступающие с выходов .микросхем 1 -и 4 во время тестирования, поступят на соответствующие входы элемента 2-п сравнения, производящего операцию их сравнения. Диоды 12-1-12-пв этом случае предохраняют от воздействия сигналов с выхода эталонной микросхем 1 выходы элементов И П-1-1 1-п, После установления связи между соответствующими фyнкциoнaльны м.выводами микросхем 1 и 4, однократным зам 1канием нормально разомкнутого переключателя 7 триггер 6 переключается з единичное состояние. Включение индикатора 9 свидетельствует о наличии питания и земли., При несовпадении во время контроля сигнала на выходе микросхеьы 4 с сигналом на аналогичном выходе эталонной микросхем 1, на выходе соответствующего элемента 2-1-2-п сравнения появляется сигнал логической единицы, через элемент ИЛИ 5 перебрасывающий триггер 6 в нулевое состояние, результатом чего является переход в невозбужденное .состояние индикатора 9, свидетельствующий о неисправности кон тролируемой микросхем) 4. Возбужденное состояние индикатора 9 при отсутствии сигналов с выходов элементов 2-1-2-п сравнения свидетельствует об исправности контролируемой микросхемы 4, Формула изо.бретения Устройство для проверки логических микросхем, содержащее эталонную .микросхему, элементы сравнения, первые которых соединены с логическими выводами эталонной микросхемы, элементы И, первые входы которых соединены с вторыми входами элементов сравнения и первыми зажимами для подключения контролируемой микросхемы, элемент ИЛИ, входы которого соединены с выходами элементов сравнения, первый RS-триггер, первый вход которого соединен с выходом элемента ИЛИ, а второй вход соединен через переключатель с вторым зажимом дпя подключения контролируемой микросхемы и с первым выводом питания эталонной микросхеьы, второй RS-триггер, индикатор, включенный между выходом первого RS-триггера и третьим зажимом для подключения контролируемой микроcxeNbi, соединенным с вторым выводом питания эталонной микросхем, диоды, включенные мезвду выходами элементов И и первыми входами элементов сравнения, отличающееся тем, что, с целью упрощения устройства.и повышения стабильности его работы, в него введены генератор импульсов, счетчик, аналоговый комму.татор, регистр, ключ, элемент задержки и резистор, причем вход генератора импульсов соединен с входом обнуления счетчика и входным зажимом устройства, выходы счетчика соединены с адресными входами аналогового коммутатора, информационные входы которого соединены с логическими выводами эталонной микросхекы, выход генератора импульсов соединен с управляющими. входами ключа и регистра, счетным входом счетчика и через элемент задержки - с вторым входом второго RSтриггера, первый вход которого подключен к выходу аналогового коммутатора непосредственно и через последовательно соединенные ключ и резистор к общей шине, а выход соединен с информационным входом регистра, выходь которого соединены с вторыми входами элементов И,

Похожие патенты SU1596291A1

название год авторы номер документа
Логический пробник 1983
  • Джагаров Юлиус Александрович
  • Манукян Юрий Суренович
  • Масловский Николай Владимирович
  • Хананашвили Теймураз Абрамович
SU1112327A1
Устройство для измерения параметров линейных микросхем 1978
  • Дроздов Вячеслав Дмитриевич
  • Троицкий Юрий Валентинович
  • Никоненко Анатолий Васильевич
  • Матавкин Владимир Владимирович
  • Очков Александр Сергеевич
  • Ширяев Александр Олегович
  • Вейналд Ян Теодорович
SU752207A1
Устройство для контроля цифровых узлов 1981
  • Верченко Владимир Михайлович
  • Дроздов Владимир Иванович
  • Калашников Валентин Георгиевич
SU1005061A1
Устройство для контроля микросхем 1985
  • Гайдуков Владимир Петрович
  • Романов Вячеслав Михайлович
SU1322289A1
УСТРОЙСТВО ДЛЯ МНОГОКАНАЛЬНОГО ИЗМЕРЕНИЯ ВРЕМЕННЫХ ПАРАМЕТРОВ 1999
  • Аметов А.Д.
  • Гутников А.И.
RU2180450C2
УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ЭЛЕКТРИЧЕСКОГО СОПРОТИВЛЕНИЯ ТОЧЕК АКУПУНКТУРЫ 1992
  • Багаутдинов Р.Р.
  • Левин С.А.
  • Петров П.Ю.
  • Рыжий И.Д.
  • Симонин Ю.В.
  • Тамбаев А.В.
RU2027403C1
Устройство для контроля цифровых объектов 1986
  • Крыжановский Борис Иванович
  • Мазуряк Валерий Данилович
  • Полякова Елена Алексеевна
SU1319037A2
Устройство для контроля логических микросхем 1982
  • Терпигорьев Виктор Васильевич
SU1026096A1
Устройство для контроля микросхем 1986
  • Ожгихин Анатолий Васильевич
SU1504631A1
Устройство для автоматизированного контроля параметров реле 1985
  • Аболтиньш Эгон Эрнестович
  • Муша Гунар Карлович
SU1265704A1

Реферат патента 1990 года Устройство для проверки логических микросхем

Изобретение относится к контрольно-измерительной технике и может быть использовано при проверке логических микросхем. Целью изобретения является упрощение устройства и повышение стабильности его работы, что достигается за счет исключения необходимости использования стабилизаторов уровня, различающих три уровня потенциала. Устройство содержит эталонную микросхему 1, элементы 2-1...2-N сравнения, первые зажимы 3-1...3-N для подключения контролируемой микросхемы 4, элемент 5 ИЛИ, первый 6 и второй 19 RS-триггеры, элементы И 11-1...11-N, диоды 12-1...12-N, переключатель 7, индикатор 9. Для достижения цели в устройство введены генератор 14 импульсов, счетчик 15, аналоговый коммутатор 16, ключ 17, резистор 18, регистр 20 и элемент 21 задержки. 1 ил.

Формула изобретения SU 1 596 291 A1

Документы, цитированные в отчете о поиске Патент 1990 года SU1596291A1

Логический пробник 1973
  • Кизуб Виктор Алексеевич
  • Скворцов Игорь Владимирович
SU483633A1
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
I

SU 1 596 291 A1

Авторы

Норакидзе Константин Георгиевич

Зедгинидзе Онисим Васильевич

Манукян Георгий Юрьевич

Даты

1990-09-30Публикация

1988-06-27Подача