Недвоичный синхронный счетчик Советский патент 1990 года по МПК H03K23/48 

Описание патента на изобретение SU1598168A1

ч

Похожие патенты SU1598168A1

название год авторы номер документа
Недвоичный синхронный счетчик 1990
  • Крехов Игорь Викторович
  • Крехов Виктор Евгеньевич
  • Крехов Дмитрий Геннадьевич
SU1742994A1
Недвоичный синхронный счетчик 1989
  • Крехов Игорь Викторович
  • Крехов Виктор Евгеньевич
SU1714807A1
Недвоичный синхронный счетчик 1981
  • Крехов Виктор Евгеньевич
SU961151A1
УСТРОЙСТВО ДЛЯ ДЕТЕКТИРОВАНИЯ ПЕРЕКРЫВАЮЩИХСЯ ШАБЛОНОВ БИТ В ДВОИЧНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ 2022
  • Новиков Григорий Григорьевич
  • Ядыкин Игорь Михайлович
RU2787294C1
УСТРОЙСТВО ПОСЛЕДОВАТЕЛЬНОГО ТИПА ДЛЯ ДЕТЕКТИРОВАНИЯ ГРАНИЦ ДИАПАЗОНА ЕДИНИЧНЫХ БИТ В БИНАРНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ 2020
  • Новиков Григорий Григорьевич
  • Ядыкин Игорь Михайлович
RU2749150C1
УСТРОЙСТВО ГРУППОВОЙ СТРУКТУРЫ ДЛЯ ДЕТЕКТИРОВАНИЯ ГРАНИЦ ДИАПАЗОНА ЕДИНИЧНЫХ БИТ 2021
  • Ядыкин Игорь Михайлович
RU2763903C1
АНАЛИЗАТОР ОТКЛОНЕНИЙ НАПРЯЖЕНИЯ 1995
  • Ермаков В.Ф.
  • Джелаухова Г.А.
  • Хамелис Э.И.
RU2106009C1
УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ 2001
  • Киселев Е.Ф.
  • Крюков Ю.В.
  • Тимофеев С.С.
  • Ремешков Ю.И.
RU2207614C1
УСТРОЙСТВО ДЛЯ ДЕТЕКТИРОВАНИЯ ПЕРЕКРЫВАЮЩИХСЯ И НЕПЕРЕКРЫВАЮЩИХСЯ ШАБЛОНОВ БИТ В ДВОИЧНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ 2023
  • Новиков Григорий Григорьевич
  • Ядыкин Игорь Михайлович
RU2807299C1
ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО КОДА В ПОСЛЕДОВАТЕЛЬНЫЙ 2000
  • Киселев Е.Ф.
  • Кузнецов С.А.
  • Зуев А.И.
RU2187887C2

Реферат патента 1990 года Недвоичный синхронный счетчик

Изобретение относится к цифровой технике и может найти применение в устройствах обработки дискретной информации с повышенной помехоустойчивостью. Цель изобретения - расширение функциональных возможностей, которое обеспечивается за счет введения элемента ИЛИ 7 и второго дешифратора 9. Устройство также содержит входную шину 1, двоичный синхронный счетчик 2 с разрядами 3, 4, 5, дешифратор 6 и D-триггер 8. В предлагаемом устройстве увеличен модуль счета до 2M+2N, где M-число разрядов двоичного счетчика

N-число младших разрядов двоичного счетчика. 1 ил.

Формула изобретения SU 1 598 168 A1

ел ю сх

Ок 00

Изобретение относится к цифровой технике и может найти применение в устройствах обработки дискретной информации с повышенной помехоустойчивостью.

Целью изобретения является расшире- иие функциональных возможностей за счет введения новых конструктивных признаков, обеспечивающих увеличение модуля счета до , где m - число разрядов синхронного двоичного счетчика, an- чис- ло младших разрядов синхронного двоичного счетчика.

На чертеже приведен недвоичный синхронный счетчик с , и модулем счета равным числу .

Синхронный счетчик содержит входную шину 1, двоичный синхронный счетчик 2, первый-третий разряды 3-5 двоичного синхронного счетчика 2, первый дешифра- ратор 6, элемент ИЛИ 7, D-триггер 8 и вто- рой дешифратор 9.

Входы дешифратора 6 соединены с прямыми выходами разрядов 3-5 двоичного синхронного счетчика 2, тактовый вход которого соединен с входной шиной 1 и с тактовым входом D-триггера 8, инверсный выход которого соединен с входами установки нуля разрядов 4 и 5 двоичного синхронного счетчика 2, первый вход дешифратора 9 соединен с прямым выхо- дом D-триггера 8 информационный вход которого соединен с выходом элемента ИЛИ 7, первый и второй входы которого соединены соответственно с выходом дешифратора 6 и выходом дешифратора 9, второй вход которого соединен с инверсным выходом разряда 3 двоичного синхронного счетчика 2.

В качестве разрядов 3-5 счетчика 2 используются двоичные разряды на основе TV-триггеров, На вход разрешения счета разряда 3 подан сигнал логической 1.

Дешифратор б служит для выявления сигнала переноса, т.е. кода 111 на выходах Qi,Q2,Q3 соответственно разрядов 3-5. В качестве дешифратора 6 может быть использован, например, элемент И.

Дешифратор 9 служит для выявления кода ОХХ1 соответственно на выходах Q1, О2,Оз разрядов 3-5 и прямом выходе QA D-триггера 8. Для случая , в качестве дешифратора 9 может быть использован элемент И.

В исходном состоянии, поскольку цепи установки не показаны, счетчик может на- ходиться в любом из возможных десяти со- стояний. Пусть счетчик находится в состоянии, когда на прямых выходах Qi, Q2i Оз. Q4 соответственно разрядов 3-5 и триггера 8 образован код 0000. В этом

случае на выходах элементов И 6 и 9 будет ноль, поэтому на выходе элемента ИЛИ 7 тоже будет ноль.

С подачей тактовых импульсов работает двоичный счетчик до тех пор, пока на его выходах не образуются все единицы, т.е. на выходах разрядов 3-5 будет код 111, а на выходе D-триггера 8 будет ноль, так что образован код 1110. Таким образом, счетчик к этому моменту имеет восемь состояний.

С подачей восьмого входного импульса двоичный счетчик 2 обнуляется, а поскольку через элемент И 6 и элемент ИЛИ 7 был образован потенциал единицы, D-триггер 8 переходит в единичное состояние и образуется код 0001. При этом на инверсном выходе D-триггера 8 образован нулевой потенциал, который блокирует в нулевом состоянии разряды 4 и 5 двоичного счетчика 2.

С подачей девятого входного импульса по шине 1 первый разряд 3 двоичного счетчика 2 вновь переходит в единичное состояние, так что образуется код 1001, а на выходе элементов И б и 9 образуется ноль, который через элемент ИЛИ 7 подготавливает к срабатыванию D-триггера 8.

С подачей десятого входного импульса по шине 1 счетчик возвращается в начальное состояние, т.е. образуется код 0000.

Таким образом, счетчик считает до десяти и может использоваться как декадный, работающий в коде 1-2-4-8.

В этом случае недвоичный синхронный счетчик построен с коэффициентом пересчета , где m - разрядность двоичного счетчика. В наиболее общем случае может быть построен счетчик с коэффициентом пересчета , где п - разрядность ие- блокированных младших разрядов двоичного счетчика. Причем в этом случае введенный дешифратор (элемент И) является двухвходовым, на первый вход которого подают сигнал с прямого выхода D-триггера 8, а на второй вход этого дешифратора - сигнал, соответствующий отсутствию состояния всех единиц неблокированных разрядов двоичного счетчика, являющихся его младшими разрядами. При этом должно выполняться очевидное условие; m п.

Технико-экономическая эффективность предлагаемого счетчика по сравнению с известным состоит в расширении коэффициента пересчета при сохранении возможности не попасть в избыточные состояния, что очень важно при работе в условиях помех.

5 15981686

Формула изобретенияотличающийся тем, что. с целью

расширения функциональных возможно- Недвоичный синхронный счетчик, .содер-стей, в него введены элемент ИЛИ и вто- жащий входную шину, т-разрядный дво-рой дешифратор, первый вход которого ичный синхронных счетчик. D-тригггер и5 соединен с прямым выходом D-триггера, первый дешифратор, входы которого сое-информационный вход которого соедин1вн дйнены с прямыми выходами разрядовс выходом элемента ИЛИ, первый и второй двоичного синхронного счетчика, тактовыйвходы которого соединены соответствен- вход которого соединен с входной шиной ино с выходом первого дешифратора и с вы- с тактовым входом D-триггера. инверсный10 ходом второго дешифратора, остальные выход которого соединен с входами уста-входы которого соединены с соответствую- новки нуля т-п (где m п 1) старшихщими выходами п младших разрядов дво- разрядов двоичного синхронного счетчика,ичного синхронного счетчика.

Документы, цитированные в отчете о поиске Патент 1990 года SU1598168A1

Трачик В
Дискретные устройства автоматики
- М.: Энергия, 1978, с
Способ получения коричневых сернистых красителей 1922
  • Чиликин М.М.
SU335A1
Кипятильник для воды 1921
  • Богач Б.И.
SU5A1
Недвоичный синхронный счетчик 1981
  • Крехов Виктор Евгеньевич
SU961151A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 598 168 A1

Авторы

Крехов Виктор Евгеньевич

Крехов Игорь Викторович

Даты

1990-10-07Публикация

1988-12-05Подача