Делитель частоты Советский патент 1991 года по МПК H03K23/40 

Описание патента на изобретение SU1676096A1

Ј

Похожие патенты SU1676096A1

название год авторы номер документа
Синхронный делитель частоты 1989
  • Базалев Юрий Алексеевич
SU1676097A1
Синхронный делитель частоты на 47 1990
  • Базалев Юрий Алексеевич
SU1714806A1
Синхронный делитель частоты на 12 1987
  • Базалев Юрий Алексеевич
SU1431068A1
Вычитающий декадный счетчик для семисегментных индикаторов 1986
  • Базалев Юрий Алексеевич
  • Мяснов Владимир Иванович
SU1383492A1
Синхронный делитель частоты на 55 1990
  • Базалев Юрий Алексеевич
SU1721825A1
Делитель частоты 1985
  • Мяснов Владимир Иванович
SU1338062A1
Синхронный делитель частоты 1987
  • Мяснов Владимир Иванович
SU1431066A1
Декадный счетчик для семисегментных индикаторов 1985
  • Мяснов Владимир Иванович
SU1319276A1
Декадный счетчик для семисегментных индикаторов 1985
  • Базалев Юрий Алексеевич
  • Мяснов Владимир Иванович
SU1330757A1
Синхронный делитель частоты на 9 1986
  • Базалев Юрий Алексеевич
SU1378055A1

Иллюстрации к изобретению SU 1 676 096 A1

Реферат патента 1991 года Делитель частоты

Изобретение относится к импульсной технике и может использоваться в устройствах вычислительной техники, в синтезаторах частот. Цель изобретения - повышение надежности за счет упрощения - достигается введением элемента ИЛИ 8 с организацией новых структурных связей. Устройство содержит IK-триггеры 1...5, элементы И 6 и 7, входную шину 9, шину 10 сброса и выходные шины 11 и 12. Коэффициент деления устройства равен 23. 2 ил.

Формула изобретения SU 1 676 096 A1

9 ЧЕГШиз

Ј К

X

J

Ov VI ON О

ю

Os

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники, в синтезаторах частот для деления частоты следования импульсов на 23.

Цель изобретения - повышение надежности за счет упрощения.

На фиг.1 приведена электрическая функциональная схема делителя частоты; на фиг.2 - временные диаграммы, поясняющие его работу.

Делитель частоты содержит первый-пя- тый IK-триггеры 1-5, первый и второй элементы И 6 и 7, элемент ИЛИ 8, шину 9 тактовых импульсов, которая соединена с С-входами всех IK-триггеров, шину 10 сброса, которая соединена с R-входами всех IK- триггеров, первую и вторую выходные шины 11 и 12, которые соединены соответственно с прямым и с инверсным выходами пятого IK-триггера 5, I- и К-входы которого соединены с выходом первого элемента И 6. первый вход которого соединен с прямым выходом четвертого IK-триггера 4 и с К-вхо- -дом первого IK-триггера 1, 1-вход которого соединен с 1-входом третьего IK-триггера З и с инверсным выходом второго IK-триггера 2, К-вход которого соединен с выходом элемента ИЛИ 8, первый вход которого соединен с прямым выходом пятого IK-триггера 5, второй вход - с прямым выходом первого IK-триггера 1 и с 1-входом четвертого IK- триггера 4, К-вход которого соединен с выходом второго элемента И 7, первый вход которого соединен с вторым входом первого элемента Ибис прямым выходом второго IK-триггера 2, 1-вход которого соединен с вторым входом второго элемента И 7 и с прямым выходом третьего IK-триггера 3, К- вход которого соединен с третьим входом первого элемента Ибис инверсным выходом первого 1К-триггера 1.

При таком соединении элементов устройства логические уравнения для 1-й К - входов всех IK-триггеров делителя частоты удут:

li Q2,2 Оз, 1з 02, y Qi,l5 QiQ2CU;

Ki -О «2 QKIs. . Kfl 020з, Ks Is.

Работа делителя частоты определяется логическими уравнениями для I- и К-входов IK-триггеров и проходит в следующем порядке.

По сигналу Сброс, поступающему в виде импульса по шине 10, все К-тригге- ры устанавливаются в исходное нулевое состояние, и сигналы на выходах IK-триггеров 1-5 станут равны: Qi 0; 02 - 0; Оз 0; CU - 0; Qs 0.

По логическим уравнениям для I- и К- входов IK-триггеров 1-5 определим состояния этих входов, которые будут равны:

И 1, 12 0, , U 0, ls 0; Ki 0. К2 0, , К4 0, Ks Q.

Поскольку IK-триггер по поступающему входному тактовому импульсу по шине 9 при I 0 и К 0 не изменяет своего состояния, при I 1 и К 1 переключается в противопо- 0 ложное состояние, при 1 1 и К 0 - состояние логической единицы, а при I 0 и К 1 - в состояние логического нуля, то по первому импульсу, поступившему по шине-9, IK- триггеры 1 и 3 переключатся в состояние 5 логической единицы, а остальные не изменят своего состояния (фиг,2 при 1 1, где i - номер импульса на шине 9), состояния выходов при этом станут равны: Qi 1. Q2 О, Оз 1, Q4 О, Об 0, а состояния I- и 0 К-входов:

11 1. «2 1. з 1, Ц- 1, 15 0;

Ki - 0. К2 1, Кз - О, К4 О, К5 0.

В соответствии с состояниями I- и К-входов IK-триггеров 1-5 по второму импульсу, 5 поступившему по шине 9, изменят свое состояние IK-триггеры 2 и 4, то есть перейдут в единичное положение, остальные сохранят прежнее состояние (фиг.2 при 2), а I- и К-входы и выходы IK-триггеров 1-5 0 примут следующие состояния: СИ 1, Оа 1, Оз 1, 04 1, Qs 0;

Н 0,12 1, з 0, Ц 1, I5-0,

Ki 1, К2 1, Кз О, К4 1, КБ 0.

Рассматривая и далее таким же образом 5 работу делителя частоты, получим все состояния выходов и входов каждого IK-триггера при всех i.

По двадцать третьему входному импульсу устройство вернется в свое исходное со- 0 стояние и при непрерывном поступлении импульсов по шине 9 будет повторяться через каждые двадцать три импульса.

Формула изобретения

Делитель частоты, содержащий первый. 5 второй, третий, четвертый и пятый IK-триггеры, С- и R-входы которых соединены соответственно с шиной тактовых импульсов и с шиной сброса, первую и вторую выходные шины, которые соединены соответственное 0 прямым и с инверсным выходами пятого IK- триггера, 1-й К-входы которого соединены с выходом первого элемента И, первый вход которого соединен с прямым выходом четвертого IK-триггера, К-вход которого соеди- 5 нен с выходом второго элемента И, первый вход которого соединен с вторым входом первого элемента И. отличающийся тем, что, с целью повышения надежности за счет упрощения, в него введен элемент ИЛИ. первый вход которого соединен -с прямым выходом пятого К-триггера, выход - с К-входом второго IK-триггера, 1-вход которого соединен с вторым входом второго элемента И и с прямым выходом третьего IK-триггера, прямой выход второго IK-триггера соединен с вторым входом первого элемента И, первый вход которого соединен с К-входом первого IK-триггера, инверсный

01234561В9 10111213 W1516 П1В19 20 2122

выход которого соединен с третьим входом первого элемента И и с К-входом третьего IK-триггера. 1-вход которого соединен с инверсным выходом второго IK-триггера и с 1-входом первого IK-триггера, прямой выход которого соединен с 1-входом четвертого IK-триггера и с вторым входом элемента ИЛИ.

Фиг. 2

Документы, цитированные в отчете о поиске Патент 1991 года SU1676096A1

Делитель частоты на 19 1984
  • Мяснов Владимир Иванович
SU1226660A1
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1
Делитель частоты 1985
  • Мяснов Владимир Иванович
SU1338062A1
кл
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. 1921
  • Богач Б.И.
SU3A1

SU 1 676 096 A1

Авторы

Базалев Юрий Алексеевич

Даты

1991-09-07Публикация

1989-09-12Подача