ч|
1Ч
сл
со
ю
название | год | авторы | номер документа |
---|---|---|---|
ИМИТАТОР СИГНАЛОВ УПРАВЛЕНИЯ ПОЗИЦИОНИРОВАНИЕМ МАГНИТНЫХ ГОЛОВОК ОТНОСИТЕЛЬНО МАГНИТНЫХ ДИСКОВ | 1991 |
|
RU2017239C1 |
УСТРОЙСТВО ОГРАНИЧЕНИЯ ДОСТУПА К СЕКТОРАМ ЖЕСТКОГО ДИСКА | 2007 |
|
RU2359317C2 |
СПОСОБ И УСТРОЙСТВО ОГРАНИЧЕНИЯ ДОСТУПА К ЗАПИСАННЫМ НА НОСИТЕЛЕ ЦИФРОВЫМ ДАННЫМ | 2004 |
|
RU2277720C2 |
Устройство для обмена информацией | 1982 |
|
SU1118992A1 |
СИСТЕМА ИЗМЕРЕНИЯ И КОНТРОЛЯ ПАРАМЕТРОВ ЛИНЕЙНОГО УСКОРЕНИЯ | 2010 |
|
RU2429492C1 |
УСТРОЙСТВО ВВОДА-ВЫВОДА | 2012 |
|
RU2524852C2 |
Устройство для обмена информацией между абонентами | 1986 |
|
SU1383376A1 |
АДАПТЕР РАДИАЛЬНЫХ КАНАЛОВ ИНФОРМАЦИОННОГО ОБМЕНА | 2000 |
|
RU2159954C1 |
Запоминающее устройство с исправлением ошибок | 1980 |
|
SU955207A1 |
Программируемый контроллер | 1981 |
|
SU1001012A1 |
Изобретение относится к автоматике и вычислительной технике. Оно может быть использовано в энергетической, газовой/ IU нефтяной и других отраслях промышленности. Цель изобретения - повышение надежности системы управления технологическим оборудованием. Программируемый контроллер содержит управляющий вычислительный блок 1, два интерфейсных блока ввода 2 и вывода 5, входной 3 и выходной 4 запоминающие блоки, сканирующий блок 6. В него дополнительно введены селектор 7 адресов, регистр 8, блок 9 контроля и элемент 10 сброса. Введенные блоки обеспечивают контроль параметров управляемого объекта независимо от вычислительного устройства. Если параметр принимает аварийное значение, в регистре фиксируется код аварии и включается улравление объектом от задающих входов через интерфейсный блок вывода. Этим обеспечивается защита управляемого объекта в аварийной ситуации независимо от неисправности управляющего вычислительного блока. 2 ил. И
ТЦ #/г./
Изобретение относится к автоматике и вычислительной технике и может быть использовано в энергетической, газовой, нефтяной и других отраслях промышленности при автоматизации технологических про- цессов.
Целью изобретения является повышение надежности системы управления технологическим оборудованием.
На фиг.1 приведена блок-схема про- граммируемого контроллера; на фиг.2 - пример ее реализации.
Контроллер содержит управляющий вычислительный блок 1, интерфейсный блок 2 ввода, входной запоминающий блок 3, вы- ходкой запоминающий блок 4, интерфейсный блок 5 вывода, сканирующий блок 6. селектор 7 адресов, регистр 8, блок 9 контроля и элемент 10 сброса, входы параметров, управляющие выходы, выходы адресные, выходы кодов параметров, выходы кодов контроля, вход сброса сигнала аварии, выход сигнала аварии и задающие входы.
Управляющий вычислительный блок 1 осуществляет прием цифровых кодов от входного запоминающего блока 3, имеющих смысл значений входных параметров, их обработку в соответствии с хранящейся программой и выдачу результатов обработ- ки в форме цифровых кодов в выходное запоминающее устройство. Выдаваемые цифровые коды имеют смысл значений выходных сигналов управления объектом и кодов контроля, включающих или отклю- чающих контроль определенных значений параметров.
Управляющий вычислительный блок может быть выполнен любым известным образом, например в виде цифровой ЭВМ, содержащей соединенные между собой интерфейсными связями процессор, постоянное запоминающее устройство с хранящейся в нем программой, оперативное запоминающее устройство для промежуточного хране- ния результатов, и может содержать устройство ввода-вывода, в том числе устройства связи с объектом. В приведенном на фиг.2 примере вычислительное устройство реализовано на логическом микропроцессорном контроллере Ломиконт, Интер- фейсные выводы чтения блока 1 соединены с соответствующими одноименными выводами входного запоминающего блока 3, интерфейсные выводы Запись - с одноименными выводами выходного запомина- щего блока 4..
К интерфейсным выводам относятся выходы адреса А, на которые выставляется код адреса абонента, с которым производится
обмен, двунаправленные выводы данных D, на которые выдаются записываемые или принимаются читаемые данные, выходы чтения RD и записи WR, на которых выставляются признаки выполнения операции чтения и записи соответственно, вход ответа AN, на который принимается сигнал об установлении связи с абонентом.
Выводы A, D, RD и AN относятся к интерфейсным выводам чтения, выводы A, D, WR и AN - к интерфейсным выводам записи. Чтение входного запоминающего блока 3 (абонента) осуществляется следующим образом: управляющий вычислительный блок 1 выставляет на выходах А код адреса, на выходе RD - признак чтения. Абонент передает на входы D код данных и выставляет признак достоверности кода данных на входе AN. Вычислительное устройство принимает данные и снимает код адреса и признак чтения.
Запись в выходное запоминающее устройство 4 (абонент) осуществляется следующим образом; вычислительное устройство выставляет на выходах A, D и WR код адреса,, код данных и признак записи соответст- венно. Абонент принимает данные и выставляет сигнал получения данных на входе AN. Вычислительное устройство снимает коды с выходов A, D и сигнал с выхода AN.
Интерфейсный блок 2 ввода осуществляет преобразование электрических сигналов в цифровые коды, например дискретно-цифровое, и поочередно выдает цифровые коды на выходы данных в соответствии с кодами на адресных входах. Электрические сигналы представляют собой значения параметров управляемого объекта и подаются через входы параметров контроллера на входы параметров X/D блока 2. Адресные входы SED блока 2 соединены с адресными выходами сканирующего блока 6. Коды .входных электрических сигналов (параметров) с выходов данных D блока 2 поочередно поступают на входы данных О входного запоминающего блока 3 и входы кодов параметров D. 1 регистра 8 под управлением сканирующего блока 6. В качестве устройства ввода могут быть применены входные модули устройства связи с объектом серийных управляющих цифровых вычислительных машин.
Входной запоминающий блок 3 предназначен для хранения кодов входных параметров (электрических сигналов) и содержит дешифратор 11, накопитель 12 и элемент 13 задержки. Основу входного запоминающего блока 3 составляет накопитель 12, выполненный в виде регистратора файла с
раздельным декодированием и адресацией, слоя как для записи, так и для считывания информации, что позволяет осуществлять одновременно запись по одному адресу, а считывание - по другому, выполненный, например, на основе микросхемы К555ИР26,
Накопитель 12 является местом хранения кодов входных сигналов (параметров) контроллера. Входы данных D накопителя 12 через входы данных входного запоминающего блока 3 подключены к выходам данных устройства 2 ввода, входы выбора адреса записи - через входы адреса записи входного запоминающего блока 3 к адресным выходам сканирующего блока 6, вход разрешения записи SEW через вход синхронизации записи входного запоминающего блока 3 подключен к выходу синхросигнала сканирующего блока 6. Для записи входных данных они подаются на входы D, на входы выбора адреса записи SEWR подается код адреса и после завершения переходных процессов в цепях накопителя 12 подается сигнал на вход разрешения записи EWR.
Таким образом, в накопитель 12 поочередно переписываются коды входных электрических сигналов (параметров) контроллера под управлением выходных сигналов сканирующего блока 6. Выходы данных накопителя 12 через выходы данных входного запоминающего блока 3 подключены к выводам данных D вычислительного устройства 1, входы выбора адреса чтения SER - через входы выбора адреса чтения входного запоминающего блока 3 к выходам адреса А блока 1, вход разрешения чтения ERD - к выходу дешифратора 11.
Дешифратор 11 распознает по коду на входах D обращения к накопителю 12 по чтению. Входы данных D дешифратора 11 подключены к входам выбора адреса чтения входного запоминающего блока 3, вход синхронизации С через вход синхронизации чтения входного запоминающего блока 3 соединен с выходом чтения RD блока 1. Выход дешифратора 11 соединен с входом элемента задержки 13, выход последнего соединен через выход ответа входного запоминающего блока 3 с входом ответа AN блока 1.
Совокупность выходов данных, входов выбора адреса чтения, входа синхронизации чтения и выхода ответа входного запоминающего блока 3 образует его интерфейсные выводы чтения. Для чтения выходных данных на входы адреса чтения входного запоминающего блока 3 и входы выбора адреса чтения накопителя 12 подается код адреса. Одновременно этот же код подается на входы D дешифратора 11, на
вход синхронизации С (последнего) через вход синхронизации чтения входного запоминающего блока 3 подается сигнал чтения. Дешифратор 11 распознает код, подаваемый на его входы D, формирует выходной сигнал, подаваемый на вход элемента 13 задержки и вход разрешения чтения накопителя 12.
На выходы данных накопителя 12 вклю0 чается код данных, соответствующий его адресу на входах SER. Через время, необходимое для окончания переходных процессов в накопителе 12, элемент 13 задержки формирует на выходе ответа сигнал
5 достоверности данных на выходе данных, подаваемый на вход AN блока 1. Таким образом входной запоминающий блок 3 выдает для чтения в блоке 1 под управлением последнего код входных электрических сиг0 налов(параметров) контроллера.
Выходной запоминающий блок 4 предназначен для хранения кодов выходных (управляющих) сигналов контроллера и кодов контроля и содержит дешифратор 14, де5 шифратор 15 с задержкой, накопитель 16 и элемент 17 развязки. Основу выходного запоминающего блока 4 составляет накопитель 16, также выполненный в виде регистрового файла с раздельным декоди0 рованием и адресацией слов как для записи, так и для считывания информации, что позволяет осуществлять одновременно запись по одному адресу, а считывание - по другому. Накопитель является местом хра5 нения кодов выходных сигналов и кодов контроля.
Входы данных накопителя 16 подключены через входы данных выходного запоминающего блока 4 к выводам данных D блока
0 1, входы выбора адреса записи SEN через входы адреса записи выходного запоминающего блока 4 - к выходам адреса А блока 1, вход разрешения записи EWR - к выходу дешифратора 15 с задержкой.
5 Дешифратор 15 с задержкой распознает по коду на входах D обращения к накопителю по записи и осуществляет задержку выходного сигнала в выходных цепях. Входы данных D дешифратора 15 с задержкой
0 подключены к входам адреса записи выходного запоминающего блока 4, вход синхронизации С через вход синхронизации записи выходного запоминающего блока 4 соединен с выходом записи WR блока 1.
5 Выход дешифратора 15с задержкой соединен с входом элемента 17 развязки, выход последнего соединения через выход ответа выходного запоминающего блока 4 с входом ответа AN вычислительного устройства 1. Совокупность входов данных, входов выбора адреса записи, входа синхронизации записи и выхода ответа выходного запоминающего блока 4 образует его интерфейсные выводы записи.
Для записи входных данных на входы адреса записи выходного запоминающего блока 4 и входы выбора адреса записи SEW накопителя 16 подается код адреса. Одновременно этот же код подается на входы D дешифратора 15 с задержкой, на вход синхронизации последнего через вход синхронизации записи выходного запоминающего блока 4 подается сигнал записи. Дешифратор 15 с задержкой распознает код, подаваемый на его входы О, и через время, необходимое для завершения переходных процессов в накопителе 16, формирует выходной сигнал, подаваемый на вход элемента 17 развязки и вход разрешения записи накопителя 16.
В накопителе 16 записывается .информация с входов D по адресу, заданному кодом на входах SEW, на выходе элемента 17 развязки формируется сигнал, подаваемый на вход AN блока 1, о том, что информация принята. Таким образом выходной запоминающий блок 4 принимает коды выходных сигналов контроллера и коды контроля. Выходы данных D накопителя 16 через выходы данных выходного запоминающего блока 4 соединены с входами данных интерфейсного блока 5 вывода и входами кодов контроля DO регистра 8. Входы выбора адреса чтения SER подключены через входы адреса Чтение выходного запоминающего блока 4 к адресным выходам сканирующего блока 6, вход разрешения чтения ERD подключен к выходу дешифратора 14, входы данных D которого подключены к входам адреса Чтение выходного запоминающего блока 4.
Коды адреса поступают на входы выбора адреса чтения SER накопителя 16 и входы D дешифратора 14. Дешифратор распознает обращение и подает сигнал на вход разрешения чтения накопителя 16. Накопитель 16 выставляет на выходах данных информацию, хранящуюся по адресу, определяемому кодом на входах SER. Эта информация поступает на входы данных интерфейсного блока вывода 5 или на входы кодов контроля DO регистра 8. Таким образом из накопителя 16 в блок 5 вывода передаются коды выходных (управляющих) сигналов или в регистр 8 коды контроля под управлением сканирующего блока 6.
Блок 5 предназначен для преобразования поочередно поступающих на его входы данных кодов в параллельно подаваемые на управляемый объект сигналы управления и для переключения управления от задающих
входов контроллера в аварийной ситуации. Блок 5 содержит дешифратор 18, группу гистров и группу переключателей (на фиг.2 по одному регистру 19 и переключателю 20).
Дешифратор 18 предназначен для опознания адреса каждого регистра из группы, на пример, регистра 19 с целью выВора регистра, в который записывается соответствующий текущему адресу код с входа дан0 ных.
Каждый из регистров группы регистров предназначен для хранения кода выходных сигналов. Каждый переключатель группы обеспечивает преобразование цифрового
5 кода, хранящегося в соответствующем регистре, в электрические сигналы (сигнал) управления объектом. В аварийной ситуации каждый переключатель группы обеспечивает такое преобразование для цифрового ко0 да, подаваемого на соответствующие задающие входы блока 5. Входы данных D дешифратора 18 соединены через входы адреса Запись блока 5 с адресными выходами сканирующего блока 6, вход
5 синхронизации С - через вход синхронизации блока 5 с выходом синхросигнала сканирующего блока 6.
Каждый выход данных дешифратора 18 соединен с входом синхронизации (С) соот0 ветствующего регистра (19). Входы данных (D) каждого регистра (19) соединены через входы данных блока 5 с выходами данных выходного запоминающего блока4. Выходы данных (D) каждого регистра (19) соединены
5 с первыми входами данных (DO) соответствующего переключателя (20). Вторые входы данных (D1) каждого переключателя (20) соединены через соответствующие задающие входы блока 5 с соответствующими задаю0 щими входами контроллера. Вход переключения на вторые входы (CS1) каждого переключателя (20) соединен через вход переключения блока 5 с прямым выходом триггера 10, каждый выход (D/V) переключателя
5 (20) соединен через соответствующий управляющий выход блока 5 с соответствующим управляющим выходом контроллера.
Запись кодов выходных сигналов в регистр 19 из выходного запоминающего уст0 ройства осуществляется под управлением сканирующего блока 6 следующим образом. На входы данных D дешифратора 18 подается текущий код адреса, на входы блока 5 - код соответствующего управляющего
5 сигнала (сигналов). После этого на вход синхронизации С дешифратора 18 подается синхросигнал. Дешифратор 18 распознает обращение к регистру, например регистру 19, и на соответствующем выходе вырабатывает сигнал. Этот сигнал поступает на вход
синхронизации С регистра и вызывает запись в регистр кода с входа данных D. Код с выхода данных D регистра подается на первые входы DO соответствующего переключателя, например переключателя 20, где преобразуется в электрические выходные сигналы (сигнал, если имеется ввиду цифро- аналоговое преобразование).
После этого на адресные входы и входы блока 5 поступает очередной код, который принимается и преобразуется аналогично другими регистром и переключателем соответственно. В случае аварии на вход выбора второй группы входов переключателя 20 поступает сигнал и переключатель 20 устанавливает входными сигналами его выходных преобразователей код с задающих входов.
Сканирующий блок 6 предназначен для поочередного перебора адресов, относящихся к блоку 2, входному 3 и выходным 4 запоминающим блокам, блоку 5, регистру 8, и синхронизации процедуры записи при выдаче каждого адреса. Сканирующий блок содержит генератор 21, элемент 22 задержки и двоичный счетчик 23. Генератор 21 генерирует периодические импульсы. Выход генератора подключен к входу элемента задержки 22 и входу увеличения содержимого на Г двоичного счетчика 23. Элемент 22 задержки задерживает формирование синхросигнала, у которого передний фронт задержан относительно переднего фронта сигнала генератора 21. Выход элемента 22 задержки подключен к выходу синхросигнала сканирующего блока 6. Двоичный счетчик ведет непрерывный счет импульсов генератора 21, при переполнении счет возобновляется с исходного состояния. Выходы разрядов счетчика соединены с соответствующими разрядами адресных выходов сканирующего блока.
Селектор 7 адресов предназначен для выбора среди всей непрерывной последовательности адресов, выдаваемой сканирующим блоком 6, адресов кодов входных сигналов контроллера, которые могут принимать аварийные значения. Входы данных D и вход синхронизации С селектора адресов подключены соответственно к адресным выходам и выходу синхросигнала сканирующего устройства, выход - к входу разрешения приема Е регистра 8,
Регистр 8 предназначен для хранения кода аварии, который несет информацию об аварийном сигнале: код адреса сигнала, (сигналов), код значения сигнала (значений сигналов), код контроля. При неаварийном состоянии управляемого объекта, когда есть сигнал разрешения приема на входе Е и нет сигнала запрета на входе DE, регистр транслирует на соответствующие выходы входную информацию. В случае аварии на входе Е появляется сигнал запрета и в регистре хранится информация, поступившая в момент появления сигнала на входе DE. Адрес- ные входы D2 регистра соединены с адресными выходами сканирующего блока 6, вход разрешения приема Е - с выходом селектора 7 адресов, вход запрета DE - с
0 прямым выходом триггера 10. Выходы кодов контроля DO, кодов параметров D1 и адресные D2 регистра 8 соединены соответственно с одноименными выходами контроллера. Кроме того, выходы кодов контроля DO и
5 кодов параметров D1 соединены соответственно с одноименными входами блока 9 контроля.
Блок 9 контроля выполняет поразрядный анализ кодов входных сигналов и в слу0 чае их аварийных значений формирует сигнал фиксации аварийного состояния. На фиг.2 схема контроля выполнена на двух- входовых элементах И, выходы которых объединены по схеме ИЛИ. На каждую схему И
5 поданы разряд кода параметров и соответ- стувующий разряд кода контроля. Блок контроля содержит столько указанных схем И, сколько разрядов у кода параметров или у кода контроля, Контроль соответствующего
0 разряда кода параметров включается уровнем Лог.1 в соответствующем разряде кода контроля, а аварийному состоянию соответствует уровень Лог.1 в разряде, контроль которого включается, что обеспечено
5 преобразованием во входных цепях устройства 2 ввода. Для аналого-цифрового преобразования аварийному значению соответствует уровень Лог.1 во всех разрядах цифрового кода (зашкаленное значение
0 параметра). Блок контроля сработает, если на обоих входах хотя бы одного элемента И установится уровень Лог.1, Выход блока 9 контроля подключен к информационному входу элемента сброса.
5
Элемент 10 сброса выполнен на триггере и предназначен для обеспечения возможности сброса зафиксированного аварийного состояния. Вход установки
0 Лог.0 R является входом запрета элемента сброса и подключен к входу сброса сигнала аварии контроллера. Если сигналы поданы одновременно на входы S и R триггера, последний устанавливается в состоя5 ние Лог.О, т.е. на его прямом выходе устанавливается уровень Лог. О. Для выдачи внешнего сообщения прямой выход триггера, являющийся выходом схемы сброса, соединен с выходом сигнала аварии контроллера. Все связи в цепях адреса и
данных контроллера (по которым передаются коды) выполнены поразрядно, т.е. выход младшего разряда соединен с входом младшего разряда и т.д. Интерфейсные связи между блоками 1,3 и 4 (фиг.2) представлены шинами адреса 24, данные 25, чтения 26, записи 27, ответа 28. Выходные шины сканирующего блока 6 представлены шинами адреса 29 и синхросигнала 30.
Контроллер в неаварийной ситуации работает следующим образом.
Значения параметров объекта поступают в виде электрических сигналов на входы блока 2, в его входных цепях преобразуются в цифровые коды. Для аналого-цифрового преобразователя цифровой код несет информацию об одном сигнале, для дискретно-цифрового - о нескольких по числу разрядов в цифровом коде. Под воздействием сканирующего блока 6 эти коды постоянно переписываются в входной запоминающий блок 3, причем адрес каждого кода блока 2 совпадает с адресом этого кода во входном запоминающем блоке 3, так как считывание кода с блока 2 и его запись во входной запоминающий блокЗ осуществляют по одному и тому же адресу, определенному сканирующим блоком 6.
Блок 1 считывает информацию о состоянии управляемого объекта, отрабатывает ее в соответствии с хранящейся в нем программой и формирует цифровые коды сигналов управления объектом в коды контроля, которые записывает в выходной запоминающий блок 4. Под воздействием сканирующего устройства 6 коды сигналов управления объектом переписываются из выходного запоминающего блока 4 в блок 5, где преобразуются в сигналы управления объектом. Пересылки кодов входных сигналов их блока 2 в выходной запоминающий блок 3 и кодов выходных сигналов в блок 5 повторяются в каждом цикле сканирующего блока 6.
Для достижения необходимого быстродействия управления длительность цикла выбирается достаточно малой относительности переходных процессов в управляемом объекте. Одновременно с указанным процессом управления объектом осуществляется контроль значений выходных параметров следующим образом.
Наряду с кодами выходных управляю- щихсигналов контроллера блок 1 записывает в выходной запоминающий блок 4 текущие коды контроля, включающие или отключающие контроль разрядов кода входных сигналов (параметров) в соответствии с программой управления объектом. Адрес каждого кода входных сигналов в входном
запоминающем блоке 3 совпадает с адресом соответствующего этому коду кода контроля в выходном запоминающем блоке 4. Селектор 7 адресов выявляет все эти адреса
и включает разрешение записи в регистр 8. Таким образом, в регистр 8 поочередно записываются коды входных сигналов из блока 2, соответствующие им коды контроля из выходного запоминающего блока 4 и адрес
0 этих кодов из сканирующего блока 6.
С выходов регистра 8 код входных сигналов (входного сигнала) и соответствующий ему код контроля поступает в блок 9 контроля. Если код входного сигнала не со5 ответствует значению, определяемому кодом контроля, блок 9 контроля сформирует сигнал установки элемента 10 сброса в состояние Лог.1. Элемент 10 сброса выдает сигнал блокировки приема информации в
0 регистр 8, в котором запоминаются код входного сигнала (сигналов) с аварийным значением, код контроля и их адрес. Эта информация выдается на соответствующие выходы контроллера и является достаточ5 ной для однозначного определения первопричины аварии.
Одновременно с этим во внешние цепи с элемента 10 сброса выдается сигнал аварии, а управляющие выходы контроллера
0 переключаются на управление от задающих входов блока 5, которые определяют выходные сигналы контроллера в аварийном состоянии. Задающие входы могут быть подключены к переключателям дистанцион5 ного управления, тогда управление объектом принимает на себя оператор, к другому контроллеру, который задает дальнейшую процедуру управления объектом, На задающие входы могут также быть поданы фикси0 рованные сигналы, обеспечивающие безопасное поведение объекта.
В каждом текущем рабочем состоянии контроллера вся информация о параметрах объекта хранится во входном запоминаю5 идем блоке 3, о выходных управляющих сигналах и кодах контроля - в выходном запоминающем блоке 4. При отказе управляющего вычислительного блока процесс управления продолжается с установленны0 ми выходными управляющими сигналами до тех пор, пока какой-либо параметр объекта не примет аварийного значения. Если какой-либо параметр примет аварийное значение, схема контроля сработает, на
5 прямом выходе элемента 10 сброса устанавливается уровень Лог.,1, переключатель 20 формирует сигналы в соответствии с кодом на задающих входах контроллера, контроллер выдает управляющие сигналы, предотвращающие катастрофические последствия на управляемом объекте, и информацию об аварийном параметре. Примером такого оборудования может быть котлоагрегат. После выведения котлоагре- гата на номинальную нагрузку необходимо следить за рядом его параметров, которые могут принять аварийные значения, например наличие факела, протока воды через котел и т.п.
Если один из этих параметров примет аварийное значение, необходимо предотвратить катастрофические последствия, например взрыв смеси остатков топлива и воздуха в топке котла при отсутствии факела в топке, перегрев и разрушение котла при отсутствии протока воды и т.п. Обычные действия в этих случаях: закрывается клапан подачи топлива и включаются вентиляторы, обеспечивающие вентиляцию топки от остатков взрывоопасной смеси топлива с воздухом. Все эти задачи решает предлагаемый контроллер и в случае отказа вычислительного устройства. Если поступает сигнал отсутствия факела, срабатывает схема 9 контроля и переключением на задающие входы устройство 5 вывода включает сигнал закрытия топлива и сигналы включения вентиляторов, обеспечивающих вентиляцию топки.
Преимущество предлагаемого контроллера состоит в том, что в случае отказа вычислительного устройства его ремонт или замена осуществимы без останова управляемого котлоагрегата, так как управляющие сигналы выдаются, а в случае аварийного значения параметра осуществляются необходимые меры безопасности. В связи с тем, что останов и розжиг котлоагрегата связаны с энергетическими затратами, а контроллер предотвращает останов и последующий розжиг котлоагрегата, предлагаемое устройство обеспечивает экономию энергии.
Ф о р м у л а и з о б р ете н и я Программируемый контроллер, содержащий управляющий вычислительный блок, интерфейсный блок ввода, входной запоминающий блок, выходной запоминающий блок, интерфейсный блок вывода, сканирующий блок, интерфейсные выводы режимов Чтение, Запись управляющего вычислительного блока соединены с соответствующими одноименными выводами входного запоминающего блока и выводами выходного запоминающего блока, адресные выходы сканирующего блока соединены
соответственно с адресными входами интерфейсного блока ввода, входами адреса Запись входного запоминающего блока, входами адреса Чтение выходного запоминающего блока, входами адреса Запись интерфейсного блока вывода, выход синхросигнала сканирующего блока соединен с входами синхронизации Запись входного запоминающего блока и интерфейсным
блоком вывода, входы параметров интерфейсного блока ввода соединены соответственно с входами параметров контроллера, выходы данных интерфейсного блока ввода соединены соответственно с входами данных входного запоминающего блока,, выходы данных выходного запоминающего блока соединены соответственно с входами данных интерфейсного блока вывода, управляющие выходы которого соединены соответственно, с управляющими выходами контроллера, а задающие входы соответственно соединены с задающими входами контроллера, отличающийся тем, что,с целью повышения надежности системы управления технологическим оборудованием, в него введены селектор адресов, регистр, блок контроля и элемент сброса, адресные выходы сканирующего блока соединены соответственно с адресными входами селектора адресов и регистра, выход синхросигнала сканирующего блока соединен с одноименным входом селектора адресов, выход которого соединен с входом разрешения приема регистра, входы кодов
параметров регистра соединены соответственно с выходами данных блока ввода, входы кодов контроля регистра соединены соответственно с выходами данных выходного запоминающего блока, адресные выходы регистра соединены соответственно с адресными выходами контроллера, выходы кодов параметров регистра соединены соответственно с выходами кодов параметров контроллера и с входами кодов параметров
блока контроля, выходы кодов контроля регистра соединены соответственно с выходами кодов контроля контроллера и с входами кодов блока контроля, выход которого соединен с информационным входом элемента
сброса, вход запрета элемента сброса соединен с входом сброса сигнала аварии контроллера, выход элемента сброса соединен с выходом сигнала аварии контроллера, входом блокировки приема регистра и входом
переключения интерфейсного блока вывода.
./.,.-, ;
&
- ; :2 г™;
i Г/7 /л
- i
- i j
|Г- |f/
Заявка Великобритании № 2004088 | |||
кл | |||
Кипятильник для воды | 1921 |
|
SU5A1 |
Устройство для охлаждения водою паров жидкостей, кипящих выше воды, в применении к разделению смесей жидкостей при перегонке с дефлегматором | 1915 |
|
SU59A1 |
Кипятильник для воды | 1921 |
|
SU5A1 |
Заявка Великобритании № 1491159,кл | |||
Кипятильник для воды | 1921 |
|
SU5A1 |
Авторы
Даты
1992-04-07—Публикация
1989-12-12—Подача