%
&fl //4
Јs
ft °7 П
if
CO О
о
ON СЛ 00
Изобретение относится к технике электросвязи и предназначено, в частности, для приема сигналов управления и взаимодействия, передаваемых в составе группового 8-канального цифрового потока 256 кБит/с с адаптивной дельта-модуляцией. Указанные сигналы используются для управления коммутационным оборудованием цифровых электронных ЭАТС с адаптивной дельта-модуляцией.
Целью изобретения является повышение помехоустойчивости адаптивного цифрового группового приемника сигналов управления и взаимодействия с дельта-модуляцией, расширение динамического диа пазона уровней приема и упрощение схемы.
На чертеже приведена функциональная схема предлагаемого приемника,
. Адаптивный цифровой групповой приемник содержит согласующий блок 1, первый блок 2 - оперативной памяти, второй блок 3 оперативной памяти, коммутатор А адресов, блок 5 генераторов, первый 6, второй 7 и третий 8 регистры сдвига, блок 9 постоянной памяти дельта-потока, блок 10 постоянной памяти, умножитель 11 на синус, умножитель 12 на косинус, регистр 13 синусной составляющей, регистр 14 косинусной составляющей, счетчик 15 синусной составляющей, счетчик 16 косинусной составляющей, блок 17 вычисления, решающий блок 18, регистр 19 адаптивного кода, регистр 20 обратной связи, компаратор 21. кода порога, выходной регистр 22 .логический блок 23 м элемент ИЛИ 24.
Адаптивный цифровой групповой приемник сигналов управления и взаимодействия с дельта-модуляцией работает следующим образом.
Групповой цифровой поток 256 кБит/с поступает на входы данных согласующего блока 1 четырехразрядными кодовыми комбинациями в параллельном двоичном
4 . коде в течение времени т 15,6 мкс,
г
Каждая кодовая комбинация отображает четверку последовательных дельта-отсчетов по очередному каналу, с 1-го по 8-й.
Кроме информации Di-D4, на остальные девять входом согласующего блока 1 поступает сетка частот (меандры) 2048; 1024; 512; 256; 128; 64; 32; 16 и 8 кГц для тактовой и цикловой синхронизации приемника по задним фронтам импульсов.
В состав согласующего блока 1 входят, в частности, четыре буферных элементам третьим состоянием выхода, для обслуживания шины данных Di-D/j, обеспечивающие
параллельную работу первого 2 и второго 3 блоков оперативной памяти при записи и считывании информации по одним и тем же входным и выходным шинам данных. 5 С первых четырех выходов согласующего блока 1 информация Di-D поочередно записывается (считывается) в первый 2 и второй 3 блоки оперативной памяти. С остальных выходов согласующего блока 1 сет- 10 ка частот 2048-8 кГц поступает на блок 5 генераторов, в котором путем последовательного деления частоты Рц 8 кГц формируются меандры с частотами 4; 2; 1; 0,5; 0,25; 0,125; 0,0625 и 0,013125 кГц. Нижняя часто- 15 та Рц 31,25 Гц определяет, полный цикл обработки (запись/считывание) отрезка сиг1
нала Т о --ТЛЕ- 16 мс в первом 2 и вто- Ј г н
ром 3 блоках оперативной памяти (ОЗУ).
20 Сетки входных и сформированных частот через коммутатор 4 адресов поступают на адресные входы первого 2 и второго 3 блоков оперативной памяти. Коммутатор 4 адресов обеспечивает нужную последова25 тельность смены адресов обоих ОЗУ в режимах записи и считывания.
В режиме записи и считывания в реальном масштабе времени в соответствующие адреса, например, первого блока 2 опера30 тивной памяти заносится информация об очередной четверке дельта-отсчетов (D1-D4 по очередному каналу. Спустя время
j ,- - 125 мкс, цикл записи по дан Г ц
35 ному каналу повторяется в последующие адреса первого 2 блока оперативной памяти Всего за время обработки отрезка сигнала мс по каждому из каналов записывается 128 четверок информации, или 512
40 дельта-отсчетов. В целом по 8-ми каналам в блок 2 оперативной памяти заносится двоичных единиц информации.
В это же время из второго блока 3 оперативной памяти происходит считывание ранее
45 записанного туда отрезка сигнала Т0 16 мс. Считывание совершается ускоренно, с тактовой частотой fT 64 Рц 512 кГц с тем, чтобы осуществить последовательную обработку сигнала по 8-ми частотам, каждого из 8-ми
50 каналов.
Последовательность смены адресов при считывании информации из второго блока 3 оперативной памяти отличается от описан- ной выше при записи в первый блок 2 оперативной памяти. При считывании сначала сменяются адреса всех ранее записанных 128-ми четверок информации по первому каналу, на что затрачивается отрезок времени ДТ
мкс, за это время
1й
исходит обработка первой из 8-ми возможных частотных компонент сигнала 1-го канала. Затем в течение времени Л Т вновь считываются 128 четверок дельта-отсчетов по 1-му каналу и принимается решение о наличии (отсутствии) второй частотной компоненты сигнала. В целом по 1-му каналу 8 раз подряд из второго 3 блока оперативной Памяти считывается одна и та же информация, на что уходит отрезок времени AT о 8 А Т 2мс, к концу которого принимается решение о существовании той ил иной частотной компоненты сигнала (либо двух) из восьми возможных.
Затем аналогично обрабатываются 2-й, 3-й и т.д. каналы вплоть до 8-го, на что уходит полное время анализа Т0 16 мс, За это же время заканчивается запись в первый блок 2 оперативной памяти нового отрезка информации Т0 16 мс и цикл записи/считывания оказывается завершенным. После этого блоки 2 и 3 оперативной памяти меняются местами, т.е. из блока 2 начинается считывание прерыдущей информации, з в блок 3 запись очередного отрезка Т0 1 б мс текущей информации.
Коммутатор 4 адресов по своему управляющему входу обеспечивает поочередную неперекрывающуюся во времени выборку из блоков 2 и 3 оперативной памяти, с объединенных выходов которых информация при считывании заносится последовательно в первый 6, второй 7 и третий 8 регистры сдвига, продвигаемые с частотой fT 512 кГц. С их помощью формируется отрезок сигнала длительностью в 12 дельта-отсче- 7ов, содержащий три последовательных во времени четверки информации. В середине этого отрезка размещается очередная четверка дельта-отсчетов, подлежащая в дан- ный момент обработке, по краям - соответственно предшествующая и последующая (текущая) четверки. С выходов реги- стров 6, 7 и 8 сдвига информация поступает на адресные входы блока 9 постоянной памяти дельта-потока, с помощью которого со- вершается коррекция исходного дельта-потока на входе приемника.
Из-за резкой асимметрии (на порядок и более) малого времени адаптации шага квантования реального дельта-кодера со слоговым компандированием при нарастании сигнала(гн 1-2 мс)и медленного сни- жения шага при спаде уровня (гс 16 мс) происходит рост установившегося значения шага квантования пропорционально пиковому (а не эффективному) значению крутиз
10
15
20
25
304550
5535
40
ны сигнала. Это приводит к худшему отслеживанию огибающей двухчастотых сигналов набора номера, и как следствие, к подавлению на выходе дельта-кодера компоненты сигнала с меньшей крутизной в присутствии составляющей сигнала с большей крутизной. Более крупный шаг квантования в установившемся режиме способствует лучшему качеству передачи речевых сигналов благодаря устранению перегрузок дельта-кодера и связанных с ними нелинейных искажений речи. В то же время завышенный шаг квантования заметно ухудшает условия приема двухчастотных сигналов набора номера. В дельта-потоке происходит прерывание пачек дельта-отсчетов одного знака одиночными дельта- символами противоположного знака даже в области наибольшей крутизны сигнала при его переходах через нуль. В областях меньшей крутизны преобладает режим молчания (типа 101010), соответствующий нулевой корреляции сигнала с опорнымиси- ну сными и косинусными дельта-последовательностями обрабатываемых частот, записанными в блоке 10 постоянной памяти. В результате в цифровом фильтре (коррелометре), построенном на блоках 10-17, за время анализа данной частоты накапливается (как показывает моделирование на ЭВМ) примерно вдвое меньший код по сравнению с возможным при оптимальном, в 2 раз меньшем шаге квантования. Соответственно .вдвое снижается отношение сигнал/помеха и резко падает помехоустойчивость приема двухчастотных знаков набора номера.
Необходима коррекция дельта-потока, поступающего на вход приемника многочастотного кода. Преобразование потока должно быть направлено на восстановление областей большой крутизны- при переходе сигнала через нулевой уровень, т.е. удлинение пачек дельта-отсчетоз одного знака и устранение прерывающих пачки одиночных символов- противоположного знака. Такое преобразование, основанное на знании формы двухчастотного сигнала, эквивалентно относительному уменьшению шага квантования в информативных областях большой.крутизны сигнала и сохранению неизменного крупного шага в малоинформативных областях пониженной крутизны (плоские вершины заполнения, минимумы огибающей) двухчастотного сигнала . Конечной целью коррекции дельта-потока является повышение его взаимной корреляции с опорными синусными и косинусными функ- . циями, записанными в ПЗУ 10.
Коррекция формы дельта-потока осуществляется в блоке 9 постоянной памяти
дельта-потока, на адресные входы которого поступает отрезок сигнала длительностью в 12 дельта-символов. Если в составе четверки дельта-отсчетов, подлежащей в данный момент обработке и расположенной в середине группы из 12-ти символов, имеются по два символа разных знаков в любом сочетании, либо все четыре символа имеют одинаковые знаки, они транслируются на выход блока 9 постоянной памяти дельта-потока без изменения. Если же в составе обрабатываемой четверки дельта-отсчетов имеются три символа одного знака и один противоположного, то он может быть устранен на выходе блока 9 постоянной памяти дельта-потока путем замены на обратный. Такая замена производится при условии, если вокруг этого символа-в исходном дельта-потоке имеется не менее, чем по два (или три) символа обратного знака. Если это условие не выполняется, обрабатываемая четверка дельта-отсчетов транслируется без изменения на выход блока 9, с которого снимается откорректированный дельта-поток на входы умножителя 11 на синус и умножителя 12 на косинус. После продвижения с тактовой частотой fT 512 кГц первого 6, второго 7 и третьего 8 регистров сдвига, на адресах блока 9 постоянной памяти устанавливается со сдвигом на четыре отсчета ноаый отрезок дельта-потока.
Помимо увеличения коррел яции с опорными синусными и косинусными функциями, дополнительным эффектом коррекции исходного дельта-потока является уменьшение частотной зависимости порогов приема, Указанное преобразование способствует подъему сигналов нижних частот на выходе. цифрового коррелометра ипочти не затрагивает сигналы высоких частот (Fc 1,7; 1,5; 1,3 кГц), для которых отношение fics/Fc сравнительно невелико и пачки одноименных символов в областях перехода сигнала через нуль получаются короткими, Для сигналов низких частот набора номера кодом 2 из 6 (Fc 0,7; 0,9; 1,1 кГц), а также одноча- стотных сигналов типа АОН (Fc 0,5 кГц), Ответ станции (Fc 0,425 кГц) Контроль сети (Fc 0,7 кГц) пачки дельта-символов одного знака после коррекции на выходе блока 9 получаются длинными и эффект на выходе цифрового коррелометра заметно растет (вдвое и более), Ослабление частотной зависимости порогов приема благодаря подъему уровня нижних частот способствует увеличению отношения сигнал/помеха и росту помехоустойчивости приема сигнала нижних частот на фоне сигнала высших частот.
С выхода блока 9 постоянной памяти дельта-потока четверка информации в течение времени т 2 мкс умножается
одновременно на записанную в блоке 10 постоянной памяти по данному адресу четверку синусов и четверку косинусов данной частоты, поскольку начальная фаза сигнала неизвестна.
В умножителе 11 на синус и умножителе. 12 на косинус на элементах ИСКЛЮЧАЮЩЕЕ ИЛИ происходит одновременное перемножение знаков дельта-отсчетов со знаками четверок прямоугольных синусов и
четверок прямоугольных косинусов, квантованных с частотой fkB 32 кГц.
Результаты перемножения заносятся в параллельно-последовательный регистр 13 синусной составляющей и регистр 14 косинусной составляющей. Регистры преобразуют параллельные потоки четверок информации с fT 512 кГц в последовательные одноразрядные дельта-потоки единиц и нулей fr 2048 кГц. Число единиц в синусной и косинусной последовательностях подсчитываются соответственно счетчиком 15 синусной составляющей и счетчиком 16 косинусной составляющей. По шесть старших разрядов с выходов счетчиков 15 и 16 подаются на одноименные адресные входы блока 17 вычисления на основе ПЗУ, запрограммированного для выполнения
операции вида Z X2 +Х 2 , где X и Y соответственно двоичные коды синусной и косинусной компонент сигнала на выходах счетчиков 15 и 16, являющихся цифровыми интеграторами в составе синусного и косинусного знаковых коррелометров.
На управляющий (13-й адресный) вход ПЗУ блока 17 вычисления поступает с выхода блока 5 генераторов последовательность типа меандр f 4 кГц, задающая интервалы AT обработки данной частоты - первая
половина времени АТ/2 125 мкс и вторая половина времени АТ/2 125 мкс. При этом вес каждого разряда кода на адресных входах блока 17 вычисления во вторую половину времени увеличивается вдвое по
сравнению с весом разряда в первую половину времени обработки. Это необходимо с целью сокращения разрядности кодов счетчиков 15 и 16 во вторую половину времени обработки, поскольку их сброса в момент окончания первой половины времени обработки не происходит.
На выходах блока 17 вычисления возни г
кает пятиразрядный код 2
X2 +Y2 с
весами 8(16), 16(32), 32(64), 64(128) и 128(256) соответственно в первую и вторую половину времени обработки. Выходы блока 17 вычисления, являющиеся кодовыми выходами цифрового коррелометра, подаются на первые пять адресных входов ре- шающего блока 18 на основе ПЗУ, предназначенного для формирования начальных и адаптивных порогов приема сиг- нрла. На три последующих входа 1-2-4 решающего блока (18) подаются с целью выработкичастотнозависимых порогов приема импульсные последовательно смены частот - меандры с периодами 0,5; 1 и 2 мс с выходов блока 5 генераторов. Эти последовательности задают нужный порядок обработки частот очередного канала: 1700, 1500,,1100,900,700,500 и 425 Гц. На остав- шиеся пять адресных входов решающего блока 18 поступает по цепям обратной связи с выходов регистра 20 обратной связи информация о результатах обработки предшествующих частот сигнала в данном канале.
Благодаря последовательной поочередной обработке всех восьми частот в данном канале, в приемнике имеются дополнительный резерв повышения помехоустойчивости: есть возможность путем ротационного выбора последовательности обработки частот использовать информацию о ранее принятых частотах для оптимального подбора порогов приема последующих частотных составляющих сигнала. Поскольку дельта-кодер способствует подьему высоких частот из-за дифференцирования сигнала, пороги приема и отношение сигнал/помеха на высших частотах набора номера получаются максимальными, В присутствии низкочастотной составляющей высокочастотная компонента сигнала легко различается, а обратное утверждение неверно. Поэтому целесообразно проводить последовательную обработку сигнала в канале, начиная с высшей частоты FI 1700 Гц и постепенно понижая до низшей возможной частоты Fe 425 Гц, Результаты обработки Fi 1700Гц (прием - 1, неприем - 0) запоминаются в регистре 20 обратной связи и используются для выбора порога приема F2 1500 Гц. Если составляющая FI принята, то для F2 устанавливается на фоне FI несколько заниженный порог приема, в противном случае порог приема компоненты Fa повышается, т.к. ожидается ее прием совместно с компонентой из ряда Рз-Рб 1300-700 Гц. Прием частоты Рз происходит с использованием результатов обработки компонент сигнала FI, Fa. Это позволяет выбрать один из четырех вариантов порогов приема в зависимости от наличия (отсутствия) составляющих FI, F2 порознь, при обеих вместе. Прием частоты F4 может быть даже запрещен, при наличии всех трех предшествующих состав- 5 ляющих (прием 3-й компоненты двухчастот- ного сигнала не запрещается с целью обнаружения неисправности генерального оборудования кода 2 из 6 на передающей стороне аппаратуры набора номера). Обра0 ботка сигнала Fe 700 Гц происходит при полностью известной ситуации о приеме одной из пяти (либо ни одной) предшествующей составляющих. Одночастотному приему Fe соответствует самый высокий по5 рог из-за хорошей адаптации дельта-кодера к синусоидальному сигналу. В оставшихся вариантах двухчастотного приема Fe совместно с компонентой из ряда Fi-Fs порог снижается, причем на фоне Fi-Рз - в большей
0 степени, а на фоне - в меньшей (но не менее чем в два разч по сравнению с одно- частотным приемом Fe).
Наконец, прием F 500 Гц и FS 425 Гц происходит при полностью известной пред5 шествующей ситуации и разрешается только при отсутствии составляющих кода 2 из 6 Fi-Fe. Наличие хотя бы одной и з них вызывает запрет приема Fy и FS, чем достигается защита от приема в фильтре F7 500
0 Гц по 3-й гармонике, если фактически передавался сигнал F2 1500 Гц, То же самое можно сказать о защите от приема Fa 425 ± 25 Гц по 3-й гармонике при наличии сигнала Рз 1300 Гц.
5 Изложенный адаптивный по частоте выбор начальных порогов приема осуществляется в решающем блоке 18 с помощью информации, зафиксированной в регистре 20 обратной связи. В зависимости от вели0Учины кода Z адресных входах решающего блока 18, номера обрабатываемой частоты на его следующих трех входах и информации в регистре
5 20 обратной связи на последних пяти входах, на первых пяти выходах решающего блока 18 в середине интервала Л Т/2 125 мкс формируется адаптивный пороговый код, который запоминается в регистре 19
0 адаптивного кода до конца интервала AT обработки данной частоты. Если код на первых пяти входах решающего блока 18 ниже некоторого минимального для данной частоты начального порога п0, на первых
5 пяти выходах решающего блока 18 и в регистре 19 адаптивного кода запоминается максимальный пятизначный двоичный код 11111, запрещающий прием этой частоты в конце интервала обработки Д Т. Если же код Z ги на входах решающего блока 18
пп
X +Y на первых пяти
выше поI на выходах решающего блока 18 вырабатывается и в регистре 19 адаптивного кода запоминается в середине интервала анализа А Т/2 пропорциональный адаптивный код па К. П1 (К 1,2-1,6), предсказы вающий уровень текущего кода сигнала П2 в конце второй половины интервала анализа А Т. Оба кода (па и П2) в этот момент сравниваются между собой в компараторе 21 кода порога, на выходе которого (больше или рав- но) возникает высокий уровень логической единицы, если П2 S ha. В противном случае, при П2 па, на выходе компаратора 21 кода порога появляется логический ноль, свидетельствующий о неприеме составляющей сигнала данной частоты либо из-за недостижения частотнозависимого минимального начального порога п0 в первой половине интервала обработки, либо из-за недостижения адаптивного порога к концу интерва- ла обработки сигнала данной частоты в очередном канале,
Подобное построение решающего блока 18 в сочетании с регистром 19 адаптивного кода позволяет прослеживать динамику нарастания кода в цифровом коррелометре по двум моментам времени - в середине и конце интервала обработки, и благодаря этому обеспечивать защиту от приема ложных двухчастотных пар сигнала на случайных интервалах смены знаков в режиме безынтервального пакета, когда посылки набора номера следуют друг за другом без перерыва.
Выход компаратора 21 кода порога по- ступает одновременно на информационные . входы регистра 20 обратной связи и выходного регистра 22, продвигаемых тактовой частоты f 1 /AT 4 кГц с тактового выхода блока 5 генераторов. К концу времени ана- лиза данного канала AT 2 &мс, в выходном регистре 22 завершается накопление информации по всем восьми возмож- . ным частотным составляющим сигнала. Эта информация выводится на выход приемни- ка по первым семи шинам данных, причем информация о частотах 500 и 425 Гц объединяется в элементе 24 ИЛИ и выводится на первую шину данных. По восьмой шине данных на выход приемника поступает инфор- мация о наличии двух или более принятых частотных составляющих сигнала данного канала в коде набора номера 2 из 6, при этом по 8-й шине передается высокий уровень логический единицы, В противном слу- чае прием одночастотного сигнала или неприем ни одной из частот, на 8-й шине появляется низкий уровень логического нуля.
Для формирования этой информации используются два из трех свободных разрядов выходного слова РПЗУ в составе решающего блока 18, поступающие на логический блок 23 в сочетании с информацией об одночастотном сигнале FG 700 Гц с второй выходной шины приемника. Первый из свободных разрядов выходного слова решающего блока 18, поступающий на первый вход логического блока 23, содержит информацию о приеме одной или более частотных составляющих сигнала. На второй вход логического блока 23 поступает информация о приеме двух или более частотных составляющих из первых пяти возможных (кроме Fe 700 Гц, F 500 Гц и Fa 425 Гц), Логический блок 23 содержит последовательно соединенные элемент И-НЕ по единицам по первому и третьему входам, выход которого подан на один из входов элемента ИЛИ-НЕ по нулям, на его второй, вход поступает второй свободный разряд выходного слова решающего блока 18.
Восьмой выход решающего блока 18 содержит информацию о том, что закончился анализ первых пяти частотных составляющих сигнала из 8-ми возможных - 1700-900 Гц. В момент начала обработки Fs .700 Гц на вход останова регистра 20 обратной связи поступает с восьмого выхода решаю- щего блока 18 низкий уровень логического нуля, препятствующий дальнейшему продвижению информации в регистре 20 обратной связи. Это позволяет зафиксировать в нем результаты обработки пяти предшествующих частотных составляющих и осуществлять прием трех оставшихся с учетом ранее накопленной информации.
По девятой выходной шине приемника поступает меандр частотой FT 500 Гц смены номеров обрабатываемых каналов, а по десятой выходной шине - меандр цикловой частоты Гц § 62 ,5 Гц с соответствующих выходов блока 5 генераторов для тактовой и цикловой синхронизации устройства сопряжения приемника со специализированной микро-ЭВМ (на фиг, не показана),
Информация на первых восьми выходных шинах приемника по очередному каналу появляется в момент прохождения заднего фронта импульса FT и удерживается в течение времени обработки первой частотной компоненты последующего канала AT 250 мкс. Затем в течение оставшегося времени Т 1 FT - AT 1,75 мс, пока не закончится обработка последующего канала, информация по первым восьми шинам не выдается.
Предлагаемый адаптивный цифровой групповой приемник сигналов управления и взаимодействий с дельта-модуляцией выполнен на цифровых интегральных микросхемах ТТЛШ и КМОП-структуры. Он содержит 41 корпус микросхем серий К1533 (К555), К561, К537 и К573. Потребление тока от источника питания Еп +5В+5% не превышает мА.
Формула изобретения Адаптивный цифровой групповой приемник сигналов управления и взаимодействия с дельта-модуляцией, содержащий первый блок оперативной памяти, последовательно соединенные коммутатор адресов и блок генераторов, блок постоянной памяти, выходы которого подключены к адресным выходам блока генераторов, выходы блока постоянной памяти подключены к первым входам умножителя на синус и умножителя на косинус, а также содержащее счетчик синусной составляющей, счетчик косинусной составляющей и компаратор кода порога, отличающийся тем, что, с целью повышения помехоустойчивости, расширения динамического диапазона и упрощения устройства, введены согласующий блок, второй блок оперативной памяти, первый, второй и третий регистры сдвига, блок постоянной памяти дельта-потока, регистр синусной составляющей, регистр косинусной составляющей, блок вычисления, решающий блок, регистр адаптивного кода, регистр обратной связи, выходной регистр, логический блок и элемент ИЛИ, при этом первые четыре выхода данных согласующего блока подключены к соответствующим попарно объединенным входам данных первого регистра сдвига и первого и второго блоков оперативной памяти, пятый выход согласующего блока соединен с объединенными тактовыми входами первого, второго и третьего регистров сдвига, регистра синусной составляющей, регистра косинусной составляющей и первым входом блока генераторов, входы с второго по девятый которого подключены к соответствующим выходам согласующего блока, при этом восьмой вход блока генераторов объединен с входом записи-считывания первого блока оперативной памяти, девятый вход блока генераторов соединен с объединенными входами записи-считывания второго блока оперативной памяти и управляющим входом коммутатора адресов, выходы которого подключены к объединенным адресным входам первого и второго блоков оперативной памяти, выходы первого регистра сдви- 5 га подключены к информационным входам второго регистра сдвига и к первым входам блока постоянной памяти дельта-потока, вторые входы которого объединены с информационными входами третьего регистра
0 сдвига и подключены к выходам второго регистра сдвига, выходы третьего регистра сдвига подключены к третьим входам блока постоянной памяти дельта-потока, выходы которого подключены к объединенным пер5 вым входам умножителя на синус и умножителя на косинус, выходы каждого из которых соединены с соответствующими входами регистра синусной составляющей и регистра косинусной составляющей, выходы кото0 рых подключены к счетным входам соответствующих счетчика синусной составляющей и счетчика косинусной составляющей, входы сброса которых объединены с тактовыми входами регистра адаптивного
5 кода, регистра обратной связи, выходного регистра и подключены к выходу блока генераторов, выходы счетчика синусной состав- ляющей и счетчика косинусной составляющей подключены к соответствую0 щим адресным входам блока вычисления, управляющий вход которого подключен к управляющему выходу блока генераторов, кодовые выходы которого подключены к одноименным входам решающего блока, пер5 вые адресные входы которого объединены с вторыми входами компаратора кода порога и соеденены с одноименными выходами блока вычисления, вторые адресные входы решающего блока подключены к
0 информационным выходам регистра обрат- ной связи, вход останова которого соединен с управляющим выходом решающего блока, первые выходы которого подключены к информационным входам регистра адаптив5 ного кода, выходы которого подключены к первым входам компаратора кода порога, выход которого соединен с объединенными входами данных регистра обратной связи и выходного регистра, первые два выхода ко0 торого подключены к входам элемента ИЛИ, третий выход выходного регистра подключен к третьему входу логического блока, первый и второй входы которого соединены с шестым и седьмым выходами решающего
5 блока.
Использование: в адаптивных групповых приемниках сигналов управления и взаимодействия с дельта-модуляцией. Сущность изобретения: устройство содержит согласующий блок 1, первый и второй блоки 2,3 оперативной памяти, коммутатор адресов 4, блок 5 генераторов, первый, второй, третий регистры 6,7,8 сдвигов, блок 9 постоянной памяти дельта-потока, блок 10 постоянной памяти, умножитель 11 на синус, умножитель 12 на косинус, регистр 13 синусной составляющей, регистр 14 конусной состав - ляющей, счетчик 15 синусной составляющей, счетчик 16 косинусной составляющей, блок 17 вычисления, решающий блок 18, регистр 19 адаптивного кода, регистр 20 обратной связи, компаратор 21 кода порога, выходной регистр 22, логический блок 23, элемент ИЛИ 24. 1-2-3-6-9-11-13-15-17-18-19- 21-22-24, 1-4-3, 1-5-18, 7-8-9-12-14-16-17-18- 20-23, 1 ил.-
Брученко А.В | |||
и др | |||
Цифровые обнаружители гармонических составляющих для сигналов с адаптивной дельта-модуляцией | |||
- Электросвязь, 1987, № 10 |
Авторы
Даты
1993-03-07—Публикация
1990-02-19—Подача