Устройство цикловой синхронизации Советский патент 1993 года по МПК G08C19/28 

Описание патента на изобретение SU1805485A1

Изобретение относится к многоканальной передаче информации с использованием временного разделения каналов и может найти применение в системах связи и телеметрических системах,

Цель изобретения - расширение области применения путем обеспечения возможности адаптации к изменению кода синхрогруппы и длительности синхроцикла.

На чертеже приведена структурная схема устройства.

,Устройство цикловой .синхронизации содержит регистры 1 и 2, коммутатор 3, блок 4 управления, блок 5 сравнения, блок б защиты от ложной синхронизации, блок 7 выбора максимума, блок 8 определения длины цикла, мультиплексор 9, преобразователь 10 код-код, блок 11 фазирования.

Устройство цикловой синхронизации работает следующим образом. Перед началом сеанса связи в устройстве отсутствует априорная информация о длине цикла и о синхрогруппе (о структуре синхрокода). При появлении на входе устройства цифровой информации (ЦИ) в сопровождении тактовых сигналов (ТС) блок 4 управления переключает коммутатор 3 в положение, когда ТС проходит на тактовый вход регистра 2. В регистр 2 записывается и запоминается в нем последовательность бит входной ЦИ, длина которой равна (L + 2К).

После отсчета ТС, равного L + 2К, блок управления 4 переключает коммутатор 3 в положение, когда ТС проходят на т ктовый вход регистра 1. Через регистр 1 продвигается ЦИ, число тактов продвижения которой может составлять n(L + 2К), где п 1.2, 3 ....

Блок 5 сравнения осуществляет поразрядное сравнение символов ЦИ, содержащихся в регистрах 1 и 2, в каждом такте поступления ЦИ. Сравнение происходит по группам, число разрядов в которых соответствует числу символов синхрогруппы. При совпадении каких-либо групп на выходе блока сравнения появляются сигналы совпадения. Эти сигналы поступают на входы блока 6 защиты от ложной синхронизации, на вторую группу входов которого поступают те же кодовые группы ЦИ, что и на вход блока 5 сравнения. Если какая-то кодовая группа, хранящаяся в регистре 2, совпала с идентичной кодовой группой регистра 1, то в блоке 6 происходит дополнительная проверка совпавшей кодовой группы на совпадение с кодовой группой явно несинхронизирующей информации, состоящей, например, из одних нулей или одних единиц. Если совпадение произошло и в этом случае, то на выходе блока б защиты от ложной синхронизации сигнал о данной группе не появляется. Если

же кодовая группа, совпавшая в блоке 5 сравнения, не совпала с контрольной группой в блоке 6, то информация об этой группе передается на выход блока 6 защиты от ложной синхронизации.

Информация обо всех совпавших кодовых группах в каждом такте поступления ЦИ передается на входы блока 7 выбора максимума, который анализирует число совпадений каждой из кодовых групп и определяет ту кодовую группу, число совпадений которой на некотором интервале анализа превысило пороговое значение. Информация об этой группе в виде номера группы, представленного однопозиционным кодом, поступает на вход преобразователя 10 код-код, где преобразуется в двоичный код номера группы.1

Двоичный код номера группы поступает

на управляющие входы мультиплексора 9, к информационным входам которого подключены все кодовые группы последовательности бит ЦИ, хранящейся в регистре 2. Таким образом, на выходе мультиплексора 9 оказывается кодовая группа, номер которой присутствует на управляющих входах мультиплексора 9. Эта кодовая группа является синхронизирующей и по сигналу записи она с выхода блока 7 выбора максимума занрсится в ОЗУ блока 11 фазирования.

В блоке 8 определения длины цикла подсчитываются число ТС между появлениями сигналов превышения порогового значения на выходе блока 7 выбора максимума.

Полученное число ТС, соответствующее длине цикла, заносится в ОЗУ блока 11 фазирования по сигналу записи, сформированному в блоке 8.

Таким образом, в начале сеанса связи в устройство в течение нескольких циклов принимаемой ЦИ определяется длина цикла и код синхрогруппы.

По найденным значениям в дальнейшем блоком 11 фазирования осуществляется выделение синхронизирующей информации и формируются сигналы начала и окончания сообщения в цикле. Если в следующем сеансе связи длина цикла и синхрокомбинация будут

изменены, то работа устройства повторится, причем для настройки устройства на работу с другими характеристиками цикловой синхронизации не потребуется какая-либо управляющая информация, предшествующая сеансу связи и передаваемая по отдельному каналу управления.

Изобретение обладает следующими преимуществами:

- обеспечивает цикловое фазирование при априори неизвестной длине цикла;

- обеспечивает цикловое фазирование при априори неизвестной синхрокомбина- ции;

- обладает возможностью автоматической адаптации к изменениям кода;

- повышает эффективность использования канала связи за счет исключения необходимости передачи номера абонента наряду с синхрогруппой, поскольку за счет отыскания и определения синхрокода одно- временно можно осуществлять и дешифрацию номера абонента, находящегося на связи, в том случае, если синхрогруппа одновременно является и номером абонента (необходимость в передаче и различии но- меров абонентов возникает в случае множественного доступа с временным разделением (МД В Р).

Формула изо бретения Устройство цикловой синхронизации, содержащее первый регистр, коммутатор, блок сравнения, блок управления, выход которого соединен с управляющим входом коммутатора/вход коммутатора является тактовым входом устройства, отличаю- щ е е с я тем, что, с целью расширения области применения путем обеспечения адаптации к изменениям кода, в него введены блок фазирования, блок определения длины цикла, блок выбора максимума, пре- образователь кода, блок защиты от ложной синхронизации, мультиплексор и второй регистр, вход блока управления объединен с входом коммутатора, первый и второй выхо

ды которого соединены соответственно с тактовыми входами первого и второго регистров, информационные входы которых объ- единены и являются информационным входом устройства, выходы первого регистра подключены к первым входам блока сравнения и мультиплексора, выходы второго регистра - к вторым входам блока сравнения и первым входам блока защиты отложной синхронизации, выходы которого соединены с входами группы блока выбора максимума, выходы блока сравнения подключены к вторым входам блока защиты от ложной синхронизации, выходы группы блока выбора максимума через преобразователь кода соединены с вторыми входами мультиплексора, выходы которого подключены к входам первой группы блока фазирования, выход которого является выходом устройства, первый и второй выходы блока выбора максимума подключены соответственно к первым входам блока фазирования и блока определения длины цикла, выход которого соединен с вторым входом блока фазирования и первым входом блока выбора максимума, второй вход которого объединен с вторым входом блока определения длины цикла и является тактовым входом устройства, выходы группы блока определения длины цикла подключены к входам второй группы блока фазирования, третий w четвертый входы которого являются соответственно тактовым и информационным входами устройства.

Похожие патенты SU1805485A1

название год авторы номер документа
СПОСОБ ВЫДЕЛЕНИЯ ЦИКЛОВОГО СИНХРОНИЗИРУЮЩЕГО СИГНАЛА В СИСТЕМАХ ПЕРЕДАЧИ ЦИФРОВОЙ ИНФОРМАЦИИ С ВРЕМЕННЫМ РАЗДЕЛЕНИЕМ КАНАЛОВ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ 1991
  • Ярыч Виктор Иванович
RU2010438C1
Устройство цикловой синхронизации для внешней памяти 1983
  • Типикин Александр Петрович
  • Добрянский Петр Емельянович
  • Егоров Сергей Иванович
SU1092510A1
СПОСОБ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ В МНОГОКАНАЛЬНЫХ СИСТЕМАХ ПЕРЕДАЧИ ЦИФРОВОЙ ИНФОРМАЦИИ С ВРЕМЕННЫМ РАЗДЕЛЕНИЕМ КАНАЛОВ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ 1991
  • Ярыч Виктор Иванович
RU2010437C1
СПОСОБ СИНХРОНИЗАЦИИ КОДОВЫХ КОМБИНАЦИЙ 2023
  • Шадрин Борис Григорьевич
  • Дворянчиков Виталий Алексеевич
RU2812335C1
УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ 2021
  • Шадрин Борис Григорьевич
  • Дворянчиков Виталий Алексеевич
RU2782473C1
УСТРОЙСТВО СИНХРОНИЗАЦИИ КОДОВЫХ КОМБИНАЦИЙ 2023
  • Шадрин Борис Григорьевич
  • Дворянчиков Виталий Алексеевич
RU2810267C1
СПОСОБ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ ДЛЯ СИГНАЛОВ С СОСРЕДОТОЧЕННОЙ ИЛИ РАСПРЕДЕЛЕННОЙ ПО ЦИКЛУ СИНХРОГРУППОЙ 2021
  • Шадрин Борис Григорьевич
  • Дворянчиков Виталий Алексеевич
RU2780048C1
УСТРОЙСТВО ДЛЯ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ 2005
  • Кальников Владимир Викторович
  • Бережной Сергей Леонидович
  • Романенко Игорь Петрович
  • Агеев Сергей Александрович
  • Бодров Сергей Алексеевич
  • Егоров Юрий Петрович
RU2284665C1
СПОСОБ ПРИЕМА СИГНАЛОВ ОТНОСИТЕЛЬНОЙ ФАЗОВОЙ ТЕЛЕГРАФИИ В УСТРОЙСТВАХ ПРИЕМА СИГНАЛОВ С ФАЗОВОЙ МАНИПУЛЯЦИЕЙ 2020
  • Шадрин Борис Григорьевич
  • Дворянчиков Виталий Алексеевич
RU2747777C1
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ 2003
  • Кальников В.В.
  • Ташлинский А.Г.
RU2231228C1

Реферат патента 1993 года Устройство цикловой синхронизации

Изобретение относится к технике передачи цифровой информации и может быть использовано в системах связи с множественным доступом и системах телеметрии. Цель изобретения расширение области применения путем обеспечения возможности адаптации к изменениям кода. Устройство содержит регистры 1 и 2, коммутатор 3, блок 4 управления, блок 5 сравнения, блок 6 защиты от ложной синхронизации, блок 7 выбора максимума, блок 8 определения дли ны цикла, мультиплексор 9, преобразователь 10 кода, блок 11 фазирования. 1 ил.

Формула изобретения SU 1 805 485 A1

Документы, цитированные в отчете о поиске Патент 1993 года SU1805485A1

Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Мартынов Е.М
Синхронизация в системах передачи дискретных сообщений
М.: Связь, 1972
Аппарат для очищения воды при помощи химических реактивов 1917
  • Гордон И.Д.
SU2A1
Колтунов М.Н
и др
Синхронизация по циклам в цифровых системах связи
М.: Связь, 1980.

SU 1 805 485 A1

Авторы

Ярыч Виктор Иванович

Даты

1993-03-30Публикация

1990-05-10Подача