Триггеры со счетным входом, содерл ащие двустабильпую схему на туннельном диоде, транзисторы считывания и сброса, имиульсно-потенциальный вентиль с накоплением заряда и дискриминатор, известны.
Предложенный триггер отличается тем, что в нем выход импульсно-потеициального вентиля подключен ко входу дискриминатора, выход которого соединен с базой транзистора сброса.
Это позволяет повысить быстродействие триггера.
Принципиальная схема предложенного триггера приведена на чертеже.
В статическом рел-симе хранения «О (за нулевое состояние принимается низковольгное состояние туннельного диода У) напряжение па диоде / мало для открывания транзистора 2, и он закрыт. Во всех элементах схемы, кроме диода / и резистора 3, протекаюпщй ток пренебрежимо мал, и напряжения потенциального 4 и импульсного 5 входов близки к нулю.
Входной отрицательный импульс через диод развязки 6 воздействует на бпстабильную схему и переводит ее в состояние «1 (высоковольтное состояние туппельпого диода /).
тенциальном выходе 4, однако задержка установления и величина потенциального сигнала таковы, что величина помехи не превышает велпчины порога срабатывания усилителядискриминатора на транзисторе 7 и туннельном диоде 8.
В хранения «1 диод / находится в высоковольтном состоянии, транзистор 2 открыт, в цепи резистор 9 - диод 10 протекает
ток. Напряжением на диоде 10 транзистор 7 смещен в сторону открывания. Если диод полупроводниковый с достаточно крутым изломом прямой ветви вольтамперной характерпстики, то величина смещения транзистора 7
незначительно зависпт от величины прямого тока.
При повторном воздействии входного импульса величина сигнала на входе усилителядискриминатора превышает его порог и на
импульсном выходе 5 появляется сигнал переноса. Под его воздействием транзистор 11, выполняющий функцию сброса в «О, открывается и перебрасывает диод 1 в нулевое состояние. За счет задержки импульса вентилем и транзистором 11 шунтирующее действие транзистора 11 несколько задерживается по сравнению с действием входного сигнала но входу установки «1, что достаточно для надежной установки состояния «О.
НОИ некритичности и длительности импульса запуска во многом обусловлен конструкцией схемы импульсно-потепциального вентиля. Помимо обычного переключения тока на вход усилителя-дискриминатора значительную роль в работе вентиля играет эффект накопления заряда неравновесных носителей в базе диода вентиля.
Так как переключению триггера из состояния «1 в состояние «О предшествует период протекания через диод прямого тока и, соответственно период накопления заряда, то при воздействии на диод запирающего импульса происходит рассасывание накопленного заряда, во время которого сопротивление диода пренебрежимо мало, т. е. сигнал на входе усилителя-дискриминатора равен по величине входному сигналу.
В период, предшествующий переключению триггера из состояния «О в состояние «1, заряд накапливается, и величина образующейся помехи определяется известным способом из анализа обычной схемы переключения
тока. Выбором величины порога усилителядискриминатора можно обеспечить полную некритичность работы триггера к длительности входного сигнала.
Усилитель по схеме с общим коллектором на транзисторе 7 помимо усиления но току при достаточно высоком быстродействии, за счет введения в эмиттерную цепь туннельного диода, осуществляет усиление по напряжению импульсного сигнала, дискриминацию входных импульсов по амплитуде и их формирование по длительности.
Предмет изобретения
Триггер со счетным входом, содержащий двустабильную схему на туннельном диоде, транзисторы считывания и сброса, импульсно-нотенциальный вентиль с накоплением заряда и дискриминатор, отличающийся тем,
что, с целью повышения быстродействия, выход импульсно-потенциального вентиля подключен ко входу дискриминатора, выход которого соединен с базой транзистора сброса.
название | год | авторы | номер документа |
---|---|---|---|
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ «ЗАПРЕТ» | 1972 |
|
SU423251A1 |
ОДНОТАКТИЫЙ РЕГИСТР СДВИГА | 1971 |
|
SU291246A1 |
РЕВЕРСИВНЫЙ РЕГИСТР СДВИГА | 1973 |
|
SU389548A1 |
Логический элемент | 1974 |
|
SU572930A2 |
Широкополосный амплитудный дискриминатор | 1975 |
|
SU708502A1 |
Быстродействующий логический элемент или-и-не | 1973 |
|
SU478441A1 |
ОЗНАЯ ПАТЕНТШ-г^АН^Г'Е^ИАЯ | 1971 |
|
SU304700A1 |
Логическая схема "или-и-не" | 1974 |
|
SU510784A1 |
ПАТ?Ш'Ш-[1ХСГ'Е^:чДП | 1973 |
|
SU362487A1 |
Логическая схема или-и-не | 1973 |
|
SU474109A1 |
Даты
1968-01-01—Публикация