Изобретение относится к области кодирования и преобразования информации и может быть использовано в электронно-счетных частотомерах для сокращения времени измерения частоты повторения импульсов низкочастотных сигналов, в умножителях частоты повторения импульсов и преобразователях временных интервалов в частоту новторения импульсов.
Известны устройства для деления временного интервала па заданное число интервалов, например устройство, содержащее основные низкочастотный и высокочастотные счетчики со схемой сравнения кодов, дополнительные низкочастотный и высокочастотные счетчики со схемой сравнения кодов и ключевую схему. Такое устройство имеет два входа эталонных частот - вход низкой эталонной частоты и вход высокой эталонной частоты.
В течение первого нз последовательности делимых временных интервалов на в.ход низкой эталонной частоты и далее - на низкочастотные счетчики - подают низкую эталонную частоту, а в течение второго делимого временного интервала на вход высокой эталонной частоты и далее - на вход основного высокочастотного счетчика - высокую эталонную частоту. Однако в известном устройстве масштабный коэффициент деления временного интервала задается отношением эталонных
частот, что усложняет установку любых целочисленных коэффициентов деления в широком диапазоне изменений последних, так как в этом случае высокая частота не всегда будет кратной низкой частоте; получение же не кратных частот в широком дианазоне значительно усложнит устройство.
Цель изобретения - разработка устройства для деления временного интервала на заданное число интервалов, которое позволило бы упростить установку любых целочисленных коэффициентов деления в заданном диапазоне излгенений последних и представленных двоичным кодом на входе устройства.
Это достигается тем, что в устройство ввсдеи управляемый делитель частоты с дробными коэффициентами деления, входы которого подключены к выходам ключевых схем, а первый выход соединен с третьим входом
второй ключевой схемы, и двоичный умножитель частоты, один из входов которого соединен со вторым выходом управляемого делителя частоты с дробныл и коэффициентами деления, а другие входы - со входами коэффициентов деления временного интервала устройства; при этом управляемый делитель частоты с дробными коэффициеитамн делепия содержит счетчик-регистр и схему запрета, входы которых соединены со входами управфициентами делений, выходы счетчика-резистора соединены со входами делителя частоты с целочисленными коэффициентами деления и со входами двоичного умножителя, вход которого соединен с выходом делителя часто- 5 ты с целочисленными коэффициентами деления, а второй выход двоичного умножителя соединен со вторым входом схемы запрета. На чертеже представлена функциональная схема предлагаемого устройства. Устройство состоит из управляемого делителя / частоты с коэффициентами деления, заданными неправильной двоичной дробью, счетчика-регистра 2, делителя 3 частоты с целочисленными коэффициентами деления и 15 двоичного умножителя 4 частоты, двоичного умножителя 5 частоты, ключевых схем 6 -я 7, источника 8 эталонной частоты, схемы 9 запрета. Устройство работает следующим образом. 20 Импульс начала временного интервала поступает на вход «Старт, вследствие чего ключевая схема 6 открывается, и с выхода источника 8 эталонной частоты через вход ввода унитарных кодов управляемого дели- 25 теля / частоты частота поступает на вход счетчика-регистра 2. Импульс об окончании временного интервала поступает на вход «Стоп, в результате чего ключевая схема 6 закрывается, а ключевая схема 7 открывается 30 и начинает работать управляемый делитель / частоты. За временной интервал i на вход счетчика-регистра 2 поступает N tF р2 + импульсов, где FO - эталонная частота; р - число, находящееся в (т-{-1)-п старших разрядах п-разрядного счетчика-регистра 2; I - число, находящееся в т младших 40 разрядах счетчика-регистра 2. Коэффициент деления управляемого делителя / частоты равен q p+l-2- Импульсы на выходе управляемого делителя частоты будут следовать со средней частотой р - 0 и периодами повторения Т - Т - 1 - ,-, I 2 Средний период повторения импульсов равен г; Если не учитывать погрешность дискретности при преобразовании временного интер1035 45 50 55 С выхода управляемого делителя частоты за время / пройдет „tj5 2 + /„ „ А :;г- --r-; -fir импульсов, т. е. управляемый делитель частоты делит заданный временной интервал на 2™ интерва лов. На вход двоичного умножителя 5 частоты поступает 2 импульса, а с выхода на выход устройства за время i пройдет Zg - Zj - : АГ импульсов. где /С - заданный коэффициент деления временного интервала, представленный на входах ввода кодов (1-г-т) двоичного умножителя 2 частоты в двоичном коде, Но истечении времени t после начала работы управляемого делителя частоты схема устройства устанавливается в исходное состояние. Коэффициент деления временного интервала может принимать любые целочисленные значения от 1 до 2™, причем выходом устроиства при делении на 2 будет выход управляемого делителя / частоты, В случае, когда цепь связи ключевой схемы 7с двоичным умножителем 4 разорвана, устройство будет работать как преобразователь временного интервала в частоту повторения импульсов, прямо пропорциональную заданному масштабному коэффициенту устройства и обратно пропорциональную преобразуемому временному интервалу: Нредмет изобретения . Устройство для деления временного интервала на заданное число интервалов, содержащее источник эталонной частоты, выходы которого соединены с первыми входами двух ключевых схем, вторые входы которых соединены со входом «Стоп устройства, а третий вход первой ключевой схемы соединен со входом «Старт устройства, отличающееся тем, что, с целью упрощения устройства, в него введен управляемый делитель частоты с дробными коэффициентами деления, входы которого подключены к выходам ключевых схем, а первый выход соединен с третьим входом второй ключевой схемы, и двоичный умножитель частоты, один из входов которого соединен со вторым выходом управляемого делителя частоты с дробными коэффициентаМИ деления, а другие входы - со входами коэффициентов деления временного интервала устройства
соединены со входами управляемого делителя частоты с дробными коэффициентами делений, выходы счетчика-регистра соединены со входами делителя частоты с целочисленными коэффициентами деления и со входами двоичиого умножителя, вход которого соединен с выходом делителя частоты с целочисленными коэффициентами деления, а второй выход двоичного умножителя соединен со вторым входом схемы запрета.
название | год | авторы | номер документа |
---|---|---|---|
Цифровой частотомер | 1973 |
|
SU481851A1 |
Устройство для деления временного интервала на заданное число интервалов | 1983 |
|
SU1124297A1 |
Умножитель частоты следования импульсов | 1977 |
|
SU705657A1 |
Способ измерения частоты импульсных сигналов и устройство для его осуществления | 1980 |
|
SU1043570A1 |
ОЮЗНАЯ | 1973 |
|
SU375796A1 |
Цифровой частотомер | 1973 |
|
SU447637A1 |
УМНОЖИТЕЛЬ ЧАСТОТЫ ПОВТОРЕНИЯ ИМПУЛЬСОВ | 1972 |
|
SU436444A1 |
Устройство для измерения частоты вращения роторов машин | 1981 |
|
SU994989A1 |
Способ аналого-цифрового преобразования и устройство для его осуществления | 1980 |
|
SU938399A1 |
ДЕЛИТЕЛЬ ЧАСТОТЫ | 1973 |
|
SU396834A1 |
Старт
2 т
Даты
1972-01-01—Публикация