рийиым устройством, другой выход которого соедппег; с входом блок; 3 выбора пр1Ю|МГгета. Penicq) обмена 1 связан с периферийным pcrucTjioi лшнамн д.тя 11е1)едач1 ннформацип из регистра в 1)егисгр иослсдоваЛ-льиыы ходом.
Об.мси информацией может производиться как ПС) инициативе цеитра.пиюго процессора, который форм 1рует в этом случае сигнал, иоступающий в блок 4 управления, так и Ич) иинпиативе периферийного устройства, которое формирует сигиал, поступающий нз его блока 5 управления через блок 3 выбора приоритета на вход блока 4 /правления.
Блок управлеция, получив сигнал, вырабатывает комаиду переключения, поступающую на коммутатор 6, который производит отключение от периферийного регистра сигпалов блока 5 и подключает к регистру 7 управляющую синхроипзирующую последовательность, вырабатываемую блоком 4 управления. Синхронизирующая последовательность поступает при этом па оба регистра 1 и 7.
Ипформация с выхода регистра 1 под действием синхроиизируюцдей последователъцости поступает в последовательиом коде на вход регистра 7, информация с выхода которого в это же время поступает па вход регистра 1. После окончания перезаписи блок 4 управления прекращает выработку синхронизирующей последовательности и снимает сигнал переключения. При этом от периферийного регистра 7 отключается блок 4 управлеиия и подключается блок 5. Цеитральпый процессор производит считываппе информации с регистра 1 параллельным кодом.
При заииси информации в иериферийиьп регистр цеитрал1Д1Ы1| процессор в} ачале записывает .нформацию в регистр 1 и затем фор.)Ирует управляющий сигнал, поступающий на блок 4 уиравления. Дальнейшая работа происходит также, как и ири списывании информации с пгриферийиого устройства.
Предмет изобретен м я
Система для обмена данными управляющей вычислительной машины с периферийными устройствами, содержащая регистр обмена, цериферийный регистр, выход которого через регистр обмена соединен со своим входом, блок выбора приоритета, блок уцравления, входы которого соедииепы соответственно с управляющим выходо.м цеитральиого процессора и выходом блока выбора приоритета, блок управления пернфернйпым устройством, первый выход которого соединен с входом блока выбора приоритета, иервый выход блока управлеиця подключеп к управляющему входу регистра обмеиа, соедицеиного информационнымн шинами с цеитральны.м процессором, отличающаяся тем, что, с целью повышения пропускной способности, в систему введен коммутатор, первый и второй входы которого соединепы соответствеи1ю с первым выходом блока управлеиия и вторым выходом блока управления нериферийным устройством, управляющий вход соедниен с вторым выходом блока управлепия, выход подключей к управляющему входу иериферийного регистра.
название | год | авторы | номер документа |
---|---|---|---|
Система для обмена данными между информационными процессорами | 1980 |
|
SU1001070A1 |
Система для обмена данными управляющей вычислительной машины с периферийным устройством | 1976 |
|
SU646326A2 |
Устройство для сопряжения управляющей вычислительной машины с периферийными устройствами | 1983 |
|
SU1201841A1 |
Устройство для обмена данными | 1977 |
|
SU779996A1 |
УСТРОЙСТВО СОПРЯЖЕНИЯ ВЫЧИСЛИТЕЛЬНОЙ с УСТРОЙСТВАМИ ВВОДА-ВЫВОДАМАШИНЫ | 1972 |
|
SU356646A1 |
Устройство для обмена данными между группой каналов ввода-вывода и оперативной памятью | 1985 |
|
SU1278867A2 |
Пульт управления мультипроцессорной вычислительной машины | 1980 |
|
SU911527A1 |
Устройство для управления диагностикой каналов | 1973 |
|
SU526876A1 |
Устройство для сопряжения К процессоров с М периферийными устройствами | 1987 |
|
SU1432536A1 |
Устройство для обмена информацией | 1978 |
|
SU794630A1 |
Авторы
Даты
1975-10-30—Публикация
1972-11-17—Подача