Сущность изобретения состоит в том, что -врльшинствор ошибок, вводимых в опорный генератор обнаруживается схемой из дополнительно введенных элементов значительно быстрее, чем это делается коррелятором. В результате этого необходимость в большом числе проверок отпадает и общее время поисков уменьшается.
На чертеже показана блок-схема уст- ройства.
Оно состоит из коррелятора 1, порого(вого Элемента 2, ограничителя 3, мажори- тарного элемента 4, регистров 5 и 6, сдвоенного переключателя 7, элемента ИЛИ-НЕ 8, счетчика 9 и сумматоров 10, 11, 12...
Устройство работает следующим образом.
В исходном состоянии подвижные контаты переключателя 7 находятся в положении а и видеосигнал с выхода ограничителя постукает в регистры 5 и 6, а элемент ИЛИ-НЕ 8 заперт сигналом, подаваемым на один из его входов. После того, как все ячейки регистров 5 и 6 заполнятся поступающей . информацией, переключатель устанавливается в положение б, а запрещающий сигнал со входа элемента ИЛИ-НЕ снимается; на вход регистра 5 продолжают поступать сигналы с выхода ограничителя, а на вход регистра 6 поступают сигналы с выхода мажоритарного элемента 4. При этом значительная часть ошибок во входной последовательности ис- правляется с помощью сумматоров 11, 12 и мажоритарного элемента 4, а неисправленные ошибки обнаруживаются сумматорами 1О и 11. Эти сумматоры вычисляют соотношения 0. - ft/. i - П ле П
и /п - степени слагаемых генераторного полинома псевдослучайной последователь ности Х + 1.
Если сигнал на выходе мажоритарного элемента не содержит ошибок, то на выходе сумматора Ю будет последовательность нулевых символов, поскольку в этом случае справедливо соотношение:
а. а,-.„ ui.j, -о
Последовательность нулевых символов будет также и в том случае, если ошибки расположены по закону псевдослучайной последовательности максимальной длины, однако вероятность этого мала.
Полученные на выходе сумматора 10 подряд П -нулевых символов с большой вероятностью свидетельствуют о том, чтоэ в регистр 6 записан неискаженный отре- зок последовательности. В этом случае счетчик 9 вьщает сигнал на переключение ключа 7 в положение в и начинается проверка правильности введенной оценки с помощью коррелятора. Если сигнал на выходе мажоритарного элемента содержит ошибки,, то справедливо соотношение: . -t(.
D ЭТОМ случае, на выходе сумматора 1О
появится единичный сигнал, который устаиовит счетчик 9 в исходное (нулевое) состояние, и ввод оценки продолжаться .дальше до тех пор, пока не будет получено /if нулей на выходе сумматора 10.
Таким образом, схема автоматически находит отрезок последовательности, вероятность искажения которого мала и толь-; ко после этого разрешает окончательную, дтроверку с помощью коррелятора.i
Формула изобретения
Устройство для поиска псевдослучайного сигнала по задержке, содержащее коррелятор, подключенный первым входом ко входу устройства и через ограничитель коi
входу первого сдвигающего регистра, пороговый элемент, подключенный к выходу коррелятора, второй вход которого соединен с переключателем, подключенным ко входу
5 второго сдвигающего регистра, выходы раз- рядов сдвигающих регистров, кроме первых, соединеньг через сумматоры по модулю два с соответствующими входами мажори- тарного элемента, а первый разрядный выход первого сдвигающего регистра подклю- чен Ко входу мажоритарного элемента не- посредственно, отличающееся тем, что, с целью уменьшения времени поиска, устройство содержит дополнительный
5 сумматор по модулю два, элемент ИЛИ- НЕ и счетчик, вход которого подключен к выходу элемента ИЛИ-НЕ, один из входов которого соединен с выходом дополнительного сумматора по модулю два, выходом
) подключенного к установочному входу счетчика, а входами соединенного соответственно с одним из входов мажоритарного эле. мента и со входом второго регистра сдвига. Сигн.ЗиУ(д.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для определения псевдослучайного сигнала по задержке | 1973 |
|
SU447718A1 |
УСТРОЙСТВО ПОИСКА ПСЕВДОСЛУЧАЙНОГО СИГНАЛА | 1973 |
|
SU362303A1 |
Устройство для поиска псевдослучайного сигнала по задержке | 1974 |
|
SU500528A1 |
Устройство для обнаружения ошибок дискретного канала передачи информации | 1990 |
|
SU1777245A1 |
Устройство поиска псевдослучайного сигнала по задержке | 1975 |
|
SU547773A1 |
Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов | 1987 |
|
SU1453599A2 |
Устройство для синхронизации псевдослучайного сигнала | 1974 |
|
SU540394A1 |
Декодер | 1979 |
|
SU860330A1 |
Устройство для адаптивного мажоритарного декодирования фазирующих сигналов | 1984 |
|
SU1213492A1 |
ПРИЕМНИК МАЖОРИТАРНО УПЛОТНЕННЫХ СИГНАЛОВ С ПРОВЕРКОЙ НА ЧЕТНОСТЬ | 1990 |
|
RU2025050C1 |
Авторы
Даты
1975-11-25—Публикация
1974-06-18—Подача