выходе устройства (выход истокового повторителя) будет равно входному. Действительно, коэффициент передачи но неинвертирующему входу равен 1 л 1 12 + 13 А,- +..... Коэффициент передачи но инвертирующему входу равен «12 + 13 /с.-Результирующее напряжение на выходе будет (/С,+/.) УВХ.(3) Ошибкой за счет смещения уровней на эмиттерном повторителе 7 и истоковом повторителе 9 можно пренебречь, поскольку она уменьшается в коэффициент усиления разомкнутого операционного усилителя раз. Благодаря наличию резистора 11 цепочка, состоящая из открытого ключа 8 на МОП-транзисторах н запоминающего конденсатора 10, имеет характеристику пропорционально интегрирующего фильтра и не вносит больших фазовых сдвигов на высоких частотах, что улучшает устойчивость схемы в режиме запоминания. В режиме хранения ключ 8 закрывается, а ключ 14 открывается, замыкая цепь обратной связи через резистор 13. В силу приведенного выще соотношения /3/ напряжение на входе ключа 8 в режиме хранения будет поддерживаться равным входному, а операционный усилитель не перейдет в режим насыщения. Благодаря этому время перехода из режима хранения в режим запоминания уменьшается, что увеличивает быстродействие схемы. Благодаря наличию корректирующей цепи 1 на входе операционного усилителя, состоящей из резисторов 2, 3, 4 и конденсатора 5, а также резисторов 12, 13, напряжение на конденсаторе 5 будет в коэффициент усиления разомкнутой петли обратной связи раз меньше входного сигнала. Это обеспечивает быстрый перезаряд конденсатора 5 при изменении входного сигнала или изменении режима, а также предотвращает насыщение каскадов операционного усилителя, что повышает быстродействие схемы. Составной ключ 8 на комплементарных МОП-транзисторах исключает зависимость результирующего сопротивления открытого ключа от уровня и полярности входного сигнала, что стабилизирует параметры цепи обратной связи и, следовательно, улучшает устойчивость схемы. Кроме того, компенсируются паразитные напряжения на запоминающем конденсаторе за счет заряда его фронтами управляющих напряжений через емкости затвор-исток МОПтранзисторов ключа 8, так как управляющие напряжения на их затворах должны быть противофазны. Благодаря тому, что входная клемма соединена через резисторы 2 и 3 корректирующей цепи 1 с обоими входами операционного усилителя, коэффициент усиления схемы от входа до выхода всегда равен единице, независимо от величины сопротивления в цепи обратной связи. Поэтому включение дополнительного ключа 14 на МОП-транзисторе, замыкающего цепь обратной связи операционного уснлителя на время хранения, не дает возможности операционному усилителю перейти в режим насыщения, а к моменту следующей записи на входе ключа 8 на МОПтранзисторах будет присутствовать напряжение, равное входному напряжению, до величииы которого должен зарядиться заноминающий конденсатор во время записи. Благодаря этому увеличивается быстродействие схемы. Формула изобретения Аналоговое запоминающее устройство, содержащее операционный усилитель, охваченный обратной отрицательной связью, ключ на МОП-транзисторах, выход которого соединен с входом истокового повторителя и накопительным элементом, например одной из обкладок конденсатора, другая обкладка которого подключена к шине нулевого потенциала, отличающееся тем, что, с целью повышения быстродействия, устройство содержит корректирующую цепь, два пассивных элемента, эмиттерный повторитель и дополнительный ключ на МОП-транзисторе, вход которого через один пассивный элемент соединен с инвертирующим входом и через корректирующую цепь с неинвертирующим входом операционного усилителя, выход которого через эмиттерный новторитель подключен к входу ключа на МОП-транзисторах и через дополнительный ключ на МОП-транзисторе и другой пассивный элемент соединен с выходом истокового повторителя и выходом устройства, вход которого соединен с входом корректирующей цепи.
-0 0
Противофазное i/n/;aSj7e/fe
название | год | авторы | номер документа |
---|---|---|---|
Аналоговое запоминающее устройство | 1978 |
|
SU767844A1 |
Интегратор | 1978 |
|
SU748439A1 |
Ячейка аналоговой памяти | 1974 |
|
SU481068A1 |
Аналоговое запоминающее устройство | 1980 |
|
SU868840A1 |
Аналоговое запоминающее устройство | 1982 |
|
SU1065889A1 |
Аналого-цифровой интегратор | 1977 |
|
SU732905A1 |
Усилитель заряда | 1983 |
|
SU1148003A1 |
Аналоговое запоминающее устройство | 1981 |
|
SU957275A1 |
Устройство выборки и хранения информации | 1976 |
|
SU746729A1 |
Пиковый детектор | 1979 |
|
SU1170362A1 |
Авторы
Даты
1976-04-15—Публикация
1974-10-25—Подача