причем выходы входных полусумматоров 7 подключены к соответствующим входам кодера 2, выходы которого подключены к соответствующим входам выходных полусумматоров 8, причем другие входы всех полусумматоров 7 и 8 соединены с соответствующими выходами синхрогенератора 1 передачи, а на приемной стороне введены п-k вспомогательных полусумматоров 9, и /г выходных полусумматоров 10, причем выходы формирователя 3 сигнала синдрома через вспомогательные полусумматоры 9 подключены к соответствующим входам корректора 6 ощибок, выходы которого подключены к соответствующим входам выходных полусумматоров 10, при этом другие входы всех полусумматоров 9 и 10 соединены с соответствующими выходами синхрогенератора 5 приема.
Кодек сверточного кода работает следующим образом.
Передаваемые сигналы поступают на входные полусумматоры 7. На входы управления этих полусумматоров поступают от синхрогенератора 1 передачи псевдослучайные сигналы управления. В результате сложения по модулю два на выходах входных полусумматоров 7 сигналы приобретают псевдослучайный характер и поэтому спектральная плотность мощности этих сигналов в канале связи выравнивается.
Кодер 2 формирует ироверочные последовательности, которые передаются в дискретный канал связи через выходные полусумматоры 8, на входы управления которых от синхрогенератора 1 передачи поступают синхронизирующие последовательности и на входы канала связи поступает сумма по модулю два проверочных и синхронизирующих последов ательностей.
На приемной стороне на входы формирователя 3 при отсутствии ошибок в канале связи поступают те же информационные и проверочные последовательности, которые были переданы. В этом случае на выходах формирователя 3 выделяются те же синхронизирующие последовательности, которые были введены на входы управления выходных полусумматоров 8 на передаче. Эти последовательности выделяются в приемнике 4 синхросигнала, который управляет работой синхрогенератора 5 приема.
В сиихрогенераторе 5 формируют синхронизирующие последовательности, свободные от влияния ощибок в канале связи.
На входы управления вспомогательных полусумматоров 9 вводят синхронизирующие сигналы, идентичные тем, которые были введены в выходные полусумматоры 8 на передаче. Благодаря этому восстанавливается сигнал синдрома, который поступает на входы корректора 6 ошибок, в котором осуществляется анализ синдрома, пороговое обнаружение ошибок и исправление обнаруженных 5 ощибок. На выходах корректора 6 ошибок восстанавливаются сигналы, соответствующие сигналам на входах кодера 2. Эти сигналы проходят через выходные полусумматоры 10 на выход устройства. На другие входы выходных полусумматоров 10 от синхрогенератора 5 приема поступают сигналы, идентичные тем, которые на передающей стороне поступили от синхрогенератора 1 на входы выходных полусумматоров 7.
5 Ноэтому на выходах устройства восстанавливаются сигналы, поступающие на его входы.
В иредлагаемом устройстве по сравнению с известным меньше потери пропускной спо0 собности и выше помехоустойчивость.
Формула изобретения
Кодек сверточного кода, содержащий на передающей стороне синхрогенератор передачи и кодер, а на приемной стороне последовательно соединенные формирователь сигнала синдрома, приемник синхросигнала и синхрогенератор приема, а также корректор ощи0 бок, объединенный по входу с формирователем сигнала синдрома, отличающийся тем, что, с целью повышения помехоустойчивости и уменьшения потерь пропускной способности, на передающей стороне введены
5 k входных и п-k выходиых полусумматоров (где п - общее число ветвей сверточного кода, k - число информационных ветвей сверточного кода), причем выходы входных полусумматоров подключены к соответствуюQ щим входам кодера, выходы которого подключены к соответствующим входам выходных полусумматоров, причем другие входы всех полусумматоров соединены с соответствующими выходами синхрогенераторов передачи, а на приемной стороне введены я-k вспомогательных полусумматоров и k выходных полусумматоров, причем выходы формирователя сигнала синдрома через вспомогательные, полусумматоры подключены к соответствующим входам корректора ошибок, выходы которого подключены к соответствующим входам выходных полусумматоров, при этом другие входы всех полусумматоров соединены с соответствующими выходами синхрогенератора приема.
Источники информации, принятые во внимаиие при экспертизе 1. Патент США № 3571795, кл. 340-146, опублик. 1971.
название | год | авторы | номер документа |
---|---|---|---|
Пороговый декодер сверточного кода | 1982 |
|
SU1078654A1 |
Пороговый декодер сверхточного кода | 1976 |
|
SU586571A1 |
Кодек мажоритарного блочного кода | 1981 |
|
SU965000A1 |
Сверточный кодек с алгоритмом порогового декодирования | 1985 |
|
SU1327296A1 |
Декодер сверточного кода | 1986 |
|
SU1388998A1 |
Декодер сверточного кода (его варианты) | 1985 |
|
SU1320875A1 |
Кодер несистематического сверточного кода | 1990 |
|
SU1695516A1 |
УСТРОЙСТВО АДАПТИВНОГО ПЕРЕМЕЖЕНИЯ СВЕРТОЧНОГО КОДЕКА | 2006 |
|
RU2340087C2 |
Пороговый декодер сверточного кода | 1991 |
|
SU1837385A1 |
Устройство для кодирования и декодирования двоичной информации сверточными кодами | 1982 |
|
SU1035819A1 |
Авторы
Даты
1978-04-30—Публикация
1976-01-09—Подача