.- - Изобретение ОГНОСЕТСЯ к технике электро-и радиосвязи и может использоваться в системах п едачи и приема цифровой информаиви. Известно устройство синхронизации, содержащее задающий генератор, блок управления, фазовый дискриминато з выход отставание которого подключен к первок./ входу кольцевого распределителя W ., Однако в таком устройстве санхронизацвя при высокой скорости макипулш1вя сигнала (50Мбит/сек) необходим эадакьщий генератор с частотой не менее ДГгц и быстродействующие логические элементы, что создает большие технические трудности, т.к. быстродействие сернйньпс логических элементов не гревышает ЮО 15О Мгц. Цель иаобретейия - обеспечение синхрониэаоии при снижении частоты задающего генератора. Для ЭТОГО в устройство синхронизации, содержащее задающий генератор, лок управления, фазовьШ дискриминатор выход отставание которого подключён к пф« вому входу кольцевого распределителя, дополнительно введейь линня задержкес отводами и элемент Задержки, при этом, выход задающего генератора подключен к Входу линии задержки с отводами, от-воды котс)|)ой подключены к первым |вхо дам блока управления, вторые входы которого соедаиены с срответствукшдамй выходами кольцевого распределителе, выход опережение фазового дисжримвнатора через элемент задержки подключен ко второму входу Кольцевого распределигеяя, вькод блока управления подключен к управление фазового дискриминато ра, а блок управлеаия выполнен из эяёс/нтов И, выходы которых подключены к входу элемеита ИЛИ, выход которого являетоа выходом блока, первые входы ментов И являются первыми входами блока,, а вторые входы - вторыми его входами. Ma чертеже представлена структурная электрическая схема устройства синхронизации. Оно задаюший генератор 1, блок 2 управления, фазовый дискриминатор 3, колъо.евой распределитель 4, ливи о задержки 5 с отводами, элемейтт задержки 6, причем блок 2 управления выполнен из элемента ИЛИ 7 и элементов И 8 - И. Устройство работает следующим образом.,,.,.„,.,,,,,,.;.,:,..,..-.-.-..,-.., ;.,...-..-,.-.-. Фаза принимаемых импульсов сравнивается в фазовом дискриминаторе 3 с фа зой регистрирующих импульсов, поступай щих с одного из выходов линии задержки 5 с отводами через один из элементов И 8 (9,10,11),и элемент...: ИЛИ 7. Линия задержки 5 имеет время задержки, V равное периоду частоты манипуляции t. Расстояние по времени мщщу линии, задержки 5 равно причем h определяется требуемой точностью фазирования. В каждый момент времени открыт только один из элементов ИЗ, (9,1О,И), определяемый сЬсгоянием коль цевого распределителя 4. Через открытый элемент И 8 (9,10,11) проходят импульсы задающего генератора 1 на фа зовый дискриминатор 3 в определенной фазе. рассогласовании фазы этих импульсов с фазой принимаемых импульсов на соответствугошём выходе опережение или отставание фазового дискриминато-ра 3 в зависимости от знака рассогласования возникает сигнал опережения или отставания, которйй поступает на соот ветствующий вход -кольцевого распределителя 4, изменяя его состояние на одну позицию в ту или иную сторону. При этс ранее открытый элемент И 8 (9,10,11) закрывается, а открывается соответствующий другой элемент И. При этом фаза импульсов, проходящих чэрез открытый элемент И и поступающих элемент ИЛИ 7 на фазсвый дискриминатор 3, изменится на величину- в сторону уменьшения рассогласования между этими импульсами-и принимаемым сигналом. Не-
644O44 обходимость элемента задержки 6 обусловлена тем, что при опережении фазы регистрирующих импульсов один и тот же импульс от задающего генератора 1 может пройти на вход фазового дискриминатора 3 дважды: сначала с одного из отводов линии задержки 5, а после переключения котдевого распределителя 4 с другого отвода, соседнего. Для исключения этого явления элемент задержки 6 должен задерживать сигнал опережения на время. jr. , . tr|H-i) .- t -ppiФэрму л а изобретения .1. Устройство синхронизации, содерясащее задающий генератор, блок управления, фазовый дискриминатор, выход, отставание которого подключен к первому входу кольцевого распределителя, о т л - ч, а ю щ е ее я тем, что, .с обеспечения синхронизации при снижении частоты задающего ген атора, введены линия задержки с отводами и элемент задержки, при этом выход задающего генератора подключен к входу линии задержки с отводами, отводы которой подключены к первым входам блока управления, вторые входы которого со&динены с соответствующими выходами кольцевого р аспределителя, выход опереженнефааэвого дискриминатора через элемент задфжки подключен к второму входу кольцевого распределителя, выход блока управления подключен к входу управление фазового дискриминатора. 2S, Устройство по п. 1, р т л и ч а ющ е е с я тем, что блок управления выполнен из элемевтов И, выходы которых подключены к: входу элемеата ИЛИ, выход которого является выходом блока, первые входы элементов И являются п&р выми блока, а вторые входы вторыми его входами. Источники информации, принятые во внимание при экспертизе 1. Мартынов .Е. М. Синхронизация в системах Передачи дискретных сообщений М., Связь, 1972, с. 87.
название | год | авторы | номер документа |
---|---|---|---|
Устройство дискретной фазовой автоподстройки частоты | 1980 |
|
SU866771A1 |
Устройство тактовой синхронизации | 1985 |
|
SU1415446A1 |
Устройство тактовой синхронизации | 1979 |
|
SU873444A1 |
СПОСОБ ФАЗИРОВАНИЯ ИМПУЛЬСОВ | 1969 |
|
SU248757A1 |
Цифровое устройство для фазовой автоподстройки | 1984 |
|
SU1172049A1 |
Устройство синхронизации в одночастотных многоканальных адресных системах с временным разделением каналов | 1989 |
|
SU1811018A1 |
Устройство тактовой синхронизации | 1981 |
|
SU970717A1 |
Устройство для контроля параметров двигателя внутреннего сгорания | 1980 |
|
SU871021A1 |
Устройство синхронизации сигналов | 1981 |
|
SU1021005A2 |
ВСЕСОЮЗН.АЯ ГAT:irriiG-ii:](Kn^ECHAeБ-^ | 1971 |
|
SU291357A1 |
Авторы
Даты
1979-01-25—Публикация
1975-12-17—Подача