с выхода приемника 4. В блоке 3 управления с помощью селекторов опережения и отставания, управляемых соответствующими полупериодами опорного сигнала (называемыми зонами опережения и отставания), производится сравнение опорного и входного сигналов и определяется по фазе между ними и знак этогорасхождения. Блок 3 управления производит также обработку (усреднение) результатов сравнения и выдает через элемент ИЛИ 10 или через элемент ИЛИ 12 соответствующий корректирующий сигнал на добавление к поступающим от задающего генератора 1 одного импульса (в случае, когда опорный сигнал отстает на фазе от входного) или на вычитание из поступающих импульсов одного импульса (когда опорный сигнал опережает входной).
При отсутствии перерыва в связи импульсы от блока управления 3 корректируют фазу опорного сигнала на выходе делителя 2 и одновременно через элемент ИЛИ 11 поступают на информационный вход регистра сдвига 6, тактирующий вход которого подключен к выходу делителя 2. Кроме того, эти импульсы поступают на соответствующи раздельные входы триггера 7, осуществляющего по ним коммутацию выхода регистра 6 сдвига на соответствующий управляемый вход делителя 2 в автономном режиме коррекции.
При появлении- перерыва, т. е. при пропадани и входного сигнала, устройство переходит - в автономный режим коррекции фазы опорного сигнала В этом случае датчиком 5 перерывов связанным по входу с выходом приемника 4, вырабатывается сигнал управления, разрешающий работу элемента И 8 и элемента И 9, связанных по другим входам с выходом регистра 6 сдвига, запоминающего корректирующие импульсы, и с соответствующими выходами триггера 7. В соответствии с состоянием триггера 7, запоминающего по существу знак расхождения по фазе между опорным и входным сигналами, предшествующий данному перерыву, в рабочем состоянии будет .находиться элемент И 8 или элемент
И 9. Следовательно, корректирующие импульсы от регистра 6 сдвига через один из этих элементов и соответствующий элемент ИЛИ 1.0 или элемент ИЛИ 12 будут поступать на нужный управляемый вход делителя 2, а 5 через элемент ИЛИ 11 на вход регистра б сдвига, обеспечив тем самым их циклическое повторение при длительном перерыве, а, следовательно, и непрерывную коррекцию в автономном режиме.
При появлении входного сигнала устройство переходит из автономного в обычный режим работы.
Формула изобретения
Устройство фазирования дискретных сигналов, содержащее последоваQ тельно соединенные задающий генератор делитель частоты и блок управления, другой вход которого соединен с выходом приемника и входом датчика ;перерывов, а также регистр сдвига,
5 1вход которого соединен с выходом делителя частоты, отличающееся тем, что, с целью упрощения устройства путем исключения регистров сдвига, введены триггер, два элемента И и три элемента ИЛИ, причем выходы блока управления подключены соответственно к входам первого и второго элементов ИЛИ и к входам триггера, выходы которого через элементы и подключены соответственно к другим входам первого и второго элементов ИЛИ, выходы которых подключены к соответствующим входам делителя частоты и третьего элемента ИЛИ, выход которого подключен к другому входу регистра сдвига, выход которого подключен к вторым входам первого и второго элементов И, третьи входы которых соединены с вькодом датчика перерывов.
Источники информации, принятые во
внимание при экспертизе
1. Заявка № 2137602/18-09, кл. Н 04 h 7/10, 1976, по которой 0 принято решение о выдаче авторского свидетельства.
название | год | авторы | номер документа |
---|---|---|---|
Устройство фазирования дискретных сигналов | 1980 |
|
SU896780A2 |
Способ фазирования приемников дискретных сигналов | 1975 |
|
SU614545A1 |
Устройство поэлементного фазирования приемников дискретных сигналов | 1974 |
|
SU536612A1 |
Устройство фазирования приемников фазоманипулированных сигналов | 1991 |
|
SU1818703A1 |
Двухканальный приемник дискретной информации | 1975 |
|
SU585615A1 |
Устройство синхронизации в одночастотных многоканальных адресных системах с временным разделением каналов | 1989 |
|
SU1811018A1 |
Устройство поэлементного фазирования приемников дискретных сигналов | 1981 |
|
SU1040616A1 |
Двухотсчетный преобразователь угол - код | 1986 |
|
SU1496606A1 |
Одноканальное устройство для управления -фазным преобразователем | 1978 |
|
SU775855A1 |
Цифровой управляемый генератор | 1989 |
|
SU1748247A1 |
Авторы
Даты
1979-08-25—Публикация
1978-03-24—Подача