Изобретение относится к электросвязи и может использова-п ся в многоканальных системах передачи дискретных сообщений с асинхронным вводом информации. Известно устройство для асинхронного сопряжения каналов в многоканальных системах передачи дискретной информации со стаффингом, содержащее на передающей стороне выделитель тактовой частоты, вход и выход которого соеди нены соответственно с первым и вторым входамк блока памяти, выходы которого подключены к входам фазового детектора, выход которого соединен с входом блока управления, выходы которого подключен. соответственно к входу формирователя команд стаффинга и к третьему входу блока памяти, на четвертый вход которог поданы считывающие импульсь, а также блок кодирования и счетчик импульсов, На входы которого поданы тактовые импульсы, на приемт ной стороне - приемник команд стаффиига, выход которого подключен к первому входу блока памяти, выходы которого соединены с входами узла грубой установки фазы, выход которого подключен к второму входу блока памяти. Ийоследовательно соединенные блок декодирования и формирователь импульсов считывания, при этом на третий и четвертый входы блока памяти поданы входной синхронный сигнал и импульсы записи 1. Однако в известном устройстве недостаточно высока тошость С01фяженйя кадалрв в связи с ухудшением подавления фазовых флуктуации асинхронного сигнала на выходе приемной, части при ошибках в канале. Это происходит из-за того, что сигналы .промежуточной коррекции фазы передаются относительным кодом, и после сбоя помехами одного из них дальнейщий прием их осуществляется неправильно. Целью изобретения является повышение точности сопряжения путем уменьшення фазовых флуктуации выходиого асинхронного сигнала. Для этого в устройство для асинхронного сопряжения каналов в мнотоканальных системах передачи дискретной имформашш со стаффингом, содержащее на передающей стороне выделитель тактовой частоты, вход и выход которого соединены соответственно с первым и вторым входами блока памяти, выходы которого подключены
к входам фазового детектора, выход которого соединен с входом блока упрйвпеппя, выходы которого подключены соответственно к входу формирователя команд стаффинга и к третьему входу блока памяти, на четвертый вход которого поданы считывающие импульсы, а также блок кодирования и счетчик импзльсов, на входы которого поданы тактовые импульсы, на приемной стороне - приемник команд стаффинга, выход которого подключен к первому входу i блока памяти, выходы которого соединены с входами узла грубой установки фазы, выход которого подключен к второму входу блока памяти, и последовательно соединенные блок декодирования и формирователь импульсов считывания, при этом на третий и четвертый входы блока памяти поданы входной синхронный сигнал и импульсы записи, на передающей стороне введен измеритель фазы импульсов записи, к входам которого подключены выходы счетчика импульсов и выделителя тактовой частоты, а выход измерителя фазы импульсов записи соединен с входом блока кодирования, на приемной стороне введены счетчик импульсов, узеп фазовой автоподстррйки и блок стирания, вход и выход которого соединены соответственно с вторым выходом блока декодирования и вторым входо формирователя импульсов считывания, к третьему входу которого подключен выход счетчика импульсов, на входы которого поданы тактовые импульсы, причем выход формирователя импульсов считывания через узел фазовой автоподстройки соединен с пятым входом блока памяти.
На фиг. 1 приведена структурная электрическая схема передающей стороны,- на фиг. 2 приемной стороны предложенного устройства.
Устройство дня асинхронного сопряжения каналов содержит на передшощей Стороне (фиг. 1) вьщелитель тактовой частоты 1, блок памяти 2, фазовый детектор 3, блок управления 4, формировате.1ь 5 команд стаффинга, блок кодирования 6, счетчик 7 импульсов, измеритель 8 фазы HMnjoibCCB зашей.
Иа приемной стороне устройство содержит (фиг. 2) приёмник 9 команд стаффинга, блок памяти 10, узел 11 грубой установки фазы, блок йекгошрования 12, формирователь 13 импульсов счикааатя, узел фазовой автоподстройки 14, с«1втчик 15 импупьсов, блок старания 16 Устройство работает следунящм образом. Выделитель тактовой частоты (ВТЧ) 1 на вередающей стороне формирует последовательность тхкуяьеоъ, codtseT6T8ytbQtyii тактовой входного асикхрояного сигнала. С помощью этих И(«шульсо& осущееталяется aaitracb информащш 8 блок памяти 2. Фазовый детек.тор 3 контролирует время краяешя впформации в блоке памяти 2, и при изменении его на величину одного периода импульсов считывания с помощью блока управления 4 осуществляет стаффинг: ускорение или замедление считывания из блока памяти 2. Одновременно с этим в формирователе 5 команд стаффинга формируется соответствующая команда для того, чтобы на приемной стороне с помощью приемника 9 была осуществлена соответствующая коррекция записи синхронного сигнала в блок памяти 10. Считывание информащ1И из блока памяти 10 осуществляется с исходной асинхронной скоростью, восстановленной с помощью узла фазовой автоподстройки (ФАЛ) 14. На передающей стороне в измерителе 8 производится измерение .фазы импульсов записи с использованием после;довательНостей с выхода счетчика 7. Фаза измеряется с точностью до части тактового интервала синхроннь1х считывающих импульсов (щага ;измерения), определяемой количеством разрядов счетчика 7. Полученные значения фазы кодируются в блоке кодирования 6 кодом, позволяющим на приемной стороне обнаруживать . Значения фаз декодируются блоком декодирования 12. Затем в формирователе 13 с помощью счетчика 15 (точно такого же как и садтчик 7) формируются импульсы йчитьюания. Фаза их с точностью до щага измерения на передающей стороне совпадает с импульсами записи. Получешш1е таким образом импульсы считывания подаются на вход узла ФАЛ 14, который-позволяет уменьщить ощибку в восстановлении фазы Последних, возникающую либо из-за помех, либо из-за больщого щага измерения на передающей стороне. На вход узла ФАЛ 14 подаются импульсы считывания в фазе, полученной в ре- . зультате последнего правильного декодирования в блоке декодирования 12. При обнаружении ощибок в принятой кодовой комбинации фаза игдпульсов считывания на выходе формирователя 13 не изменяется благодаря наличию блока стирания 16. Это необходимо для того, чтобы ощибка не превышала одного щага измерения фазы. Узел 11 грубой установки фазы служит для обеспечения начального фазирования импульсов записи и счить1вания в блоке памяти 10 после включения устройства или после срывов синхронизма на приемной стороне.
Формула изобретения
Устройство для асинхронного сопряжения каншюв в многоканальных системах передачи дискретной информащш со стаффингом, содер|жащее на передгиющей стороне выделитель такютовой частоты, вход и вь1ход которого соедиие-. |иы соответственно с первым и вторым входами i блока памяти, выходы которого подключены к входам фазового детектора, выход которого соединен с входом блока управления, выходы которого подключены соответственно к входу формирователя команд стаффинга и к третье,му входу блока памяти, на четвертый вход которого поданы считывающие и:мпу;ксы, а также блок кодирования и счетчик импульсов, на входы которого поданы тактовые импутасы, на приемной стороне - приемник команд стаффинга, выход которого подключен к первому входу блока памяти, выходь которого соединены с входами узла грубой установки фазы, выход которого подключен к второму входу блока памяти, и последовательно соединенные блок декодирования и формирователь импупьсов считывания, при этом на третий и четвертый йходы блока памяти поданы входной синхрюними (жгнал и импульсы записи, отличающееся тем, что, с целью повышения ТОЧЕЮСти сопряжения путем уменьшения фазовых флук туаций выходного асинхронного сигнала, на передающей стороне введен измеритель фазы импульсов записи, к входам которого подключены выходы счетчика импульсов и в ьщелителя тактовой частоты, а выход измерителя фазы импульсов записи соединен с входом блока кодирования, на приемной стороне введен счетчик импульсов, узел фазовой автоподстройки и блок стирания, вход и выход которого соединены соответственно с вторым выходом блока декоднрования и вто{я 1М входом формирователя импульсов считьюания, к третьему входу которого подключен, выход счепика импульсов, на входы которого поданы taktoaitte импульсы, П1жчем выход формирователя импульсов считывания через узел фазовой автоподстройки соединен с пятым входом блока памя1и. Источники 1шфсфмаоии, принятые во внимание при зкспер11Изе; 1. Авторское свидетельство СССР Р496687, кл. Н 04 J 3/(Ю // G 08 С 19/12, 1974.
название | год | авторы | номер документа |
---|---|---|---|
Система для передачи и приема цифровой информации с согласованием скорости | 1989 |
|
SU1755385A1 |
Устройство асинхронного сопряжения каналов | 1974 |
|
SU496687A1 |
УСТРОЙСТВО ВРЕМЕННОГО УПЛОТНЕНИЯ АСИНХРОННЫХ | 1973 |
|
SU385399A1 |
УСТРОЙСТВО АСИНХРОННОГО ПРЕОБРАЗОВАНИЯ ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ | 1991 |
|
RU2024205C1 |
Многоканальное устройство передачи и приема асинхронных цифровых сигналов | 1988 |
|
SU1555886A1 |
Приемник команд стаффинга | 1982 |
|
SU1075433A1 |
УСТРОЙСТВО ДЛЯ АСИНХРОННОГО УПЛОТНЕНИЯКАНАЛОВ СВЯЗИ С ВРЕМЕННЫМ РАЗДЕЛЕНИЕМСИГНАЛОВ | 1973 |
|
SU453726A1 |
Устройство для асинхронного сопряжения каналов связи | 1977 |
|
SU748896A1 |
Устройство для асинхронного уплотнения каналов связи с использованием временного разделения сигналов | 1973 |
|
SU479138A1 |
Устройство для асинхронного сопряжения каналов связи | 1981 |
|
SU1053317A2 |
(pU9j
Выход
Авторы
Даты
1979-10-05—Публикация
1977-10-26—Подача