(54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Изобретение относится к области автоматики н вычислительной техники, предназначено для построения постоянных запоминающих устройств с низкой потребляемой мощностью. Известно постоянное запоминающее устройство, содержащее блок памяти, вход которого соединен с выходом дещифратора адреса, подсоединенного своими входами к регистру адреса. Выход блока памяти соединен с входом регистра числа через усилители считывания 1. Блок памяти обычно представляет собой матрицу, в узлах которой расположены элементы связи, которые могут быть резисторными, полупроводниковыми, емкостными к так далее 2. Известно также устройство, содержащее накопитель, состоящий из запоминающих модулей, адресные входы которых соединены с выходом первого регистра адреса, входы разрешения выборки запоминающих модулей соединены с выходом первого дешифратора, вход которого соедицен с выходом второго регистра адреса, регистр признаков, информационные входы которого соединены с соответствующими выходами запоминающих модулей, а входы сброса к строба - с соответствующими шинами управления, первый источник питания, выводы которого соединены с соответствующими шинами питания первого дешифратора, регистров и общей шиной питания запоминающих модулей 3. Недостатком известных запоминающих устройств является большая потребляемая мощность от источника питания, так как энергия потребляется не только запоминающими модулями, к которым производится обращение в данный момент, но к всеми остальными запоминающими модулями. Целью изобретения является уменьшение потребляемой мощности постоянного запоминающего устройства. Поставленная цель достигается тем, что в постоянное запоминающее устройство введены третий регистр адреса, второй дешифратор, формирователи второй источник питания, первый вывод которого соединен с общей шиной питания запоминающих модулей, второй вывод - с шинам питания формирователей, выходы которых соединены с соответствующими шинами питания запоминающих модулей, управляющие входы формирователей соединены с соответствующими выходами второго дешифратора; подключенного к выходу третьего регистра адреса, причем выводы первого источ ника питания соединены с соответствующими щинами питания формирователей и третьего регистра адреса. На чертеже предсгтавлена схема постоянного запоминающего устройства. Постоянное запоминающее устройство содержит накопитель 1, состоящий из запоминающих модулей 2, первый регистр 3 адреса, второй регистр адреса 4, первый дещифратор 5, регистр 6 дризнаков, третий регистр адреса 7 со вторым дещифратором 8, формирователи 9 первый источник питания (на схеме не показан) и второй источник питания Е 2. Устройство выполнено на микросхемах серии К155, где в качестве запоминающих модулей применены микросхемы К155РЕЗ, а в качестве формирователей - микросхемы 170ААЗ, однако оно может быть peaлизовано и на других запоминающих модулях, реализующих функцию ИЛИ на информационных выходах при отключении питания. Устройство работает следующим образом. В исходном состоянии питание подается только на регистры 3, 4, б, 7, дешифраторы 5, 8 и формирователи 9, а потребляющие наибольщую мощность запоминающие модули 2 по питанию выключены. При поступлении адреса на регистры 3, 4, 7 адреса происходит включение соответствующегб формирователя 9, который подает питание, от втброго источника питания только на одну группу запоминающих модулей 2 или отдельный запоминающий модуль, из которых и производится выборка требуемой информации в соответствии с адресом, записанном в регистрах адреса 3 и 4. Питание н группу запоминающих модулей подается кратковременно и считанная информация стробом переписывается в регистр 6 признаков, где и хранится необходимое время. При необходимости регистр признаков может быть установлен в нуль подачей сигнала на шину сброса. Введение новых атементов (формирователей, третьего регистра адреса и второго источника питания) позволяет значительно снизить потребляемую мощность, что допускает отказаться от принудительного охлаждения устройства, что существенно при создании маломощных мини-ЭВМ. Формула изобретения Постоянное запоминающее устройство, содержащее накопитель, состоящий из запоминающих модулей, адресные входы которых соединены с выходом первого регистра адреса, входы разрещения выборки запоминающих модулей Соединены с выходом первого дешифратора, вход которого соединен с выходом второго регистра адреса, регистр признаков, информационные входы которого соединены с соответствующими выходами запоминающих модулей, а входы сброса и строба - с соответствующими шинами управления, первый источник питания, выводы которого соединены с соответствующими щинами питания первого дешифратора, регистров и общей шиной питания запоминающих модулей, отличающееся тем, что, с целью уменьщения потребляемой мощности устройства, оно содержит третий регистр адреса, второй дешифратор, формирователи и второй источник питания, первый вывод которого соединен с общей щиной питания запоминающих модулей, второй вывод - с щинами питания формирователей, выходы которых соединены с соответствующими шинами питания запоминающих модулей, управляющие входы формирователей соединены с соответствующими выходами второго дещифратора, пбдключенного к выходу третьего регистра адреса, причем выводы первого источника питания соединены с соответствующими шииами питания формирователей и третьего регистра адреса. Источники информации, принятые во внимание при экспертизе 1.Шигин А. Г. и др. Цифровые вычислительные машины, М., «Энергия, 1975, с. 269. 2.Брик Е. А. Техника постоянных запоминающих устройств, М., «Сов. радио, с. 21-35. 3.Микроэлектроника и полупроводниковые приборы, сб. статей под ред. А. А. Васенкова и Я. А. Федотова, М., «Сов. радио, 1976, вып. 1, с. 50-58 н(прототип).
Ин(рормация
название | год | авторы | номер документа |
---|---|---|---|
Постоянное запоминающее устройство | 1986 |
|
SU1388950A1 |
Запоминающее устройство | 1976 |
|
SU597006A1 |
Постоянное запоминающее устройство | 1986 |
|
SU1361631A2 |
Оперативное запоминающее устройство | 1983 |
|
SU1101890A1 |
Многоканальная стабилизирующая система электропитания | 1987 |
|
SU1444736A1 |
Модуль постоянной памяти | 1979 |
|
SU905858A1 |
Устройство для сопряжения канала цифровой вычислительной машины с абонентами | 1976 |
|
SU615471A1 |
Постоянное запоминающее устройство | 1979 |
|
SU841047A1 |
Устройство для контроля блоков постоянной памяти | 1975 |
|
SU668008A1 |
Запоминающее устройство на интегральных схемах | 1971 |
|
SU470860A1 |
Авторы
Даты
1980-07-05—Публикация
1977-08-10—Подача