Запоминающее устройство Советский патент 1980 года по МПК G11C11/00 

Описание патента на изобретение SU771717A1

(54) ЗАПОМИНАКЩЕЕ УСТРОЙСТВО Изобретение относится к области запоминающих устройств. Известно запоминающее устройство, содержащее накопитель, дешифратор, регистр адреса, регистр микрокоманд, дополнительные дешифраторы, счетчики и шины коммутации 1. Недостатками этого устройства являются низкая надежность и сложность дополнительного программного оборудо вания. Необходимого для расширения области применения устройства. Наиболее близким техническим решением к данному изобретению является запоминающее устройство, содержаицее накопители, блоки выбора слова и дешифратор адреса, причем адресные и информационные входы накопителей соединены соответственно с основными адресными входами устройства и выходами блоков выбора слова, входы которого подключены соответственно к входу режима и информационным входам устройства, входы разрешения выборки накопителей соединены с шинами выбор ки, подключенными к адресным шинам, одни из входов дешифратора адреса соединены с дополнительными адресными входами устройства, другой вход дешифратора адреса подключен к стробирующему входу устройства, а выход - к адресным шннам 2. Недостатками этого устройства являются его невысокое быстродействие вследствие большого времени подготовки выборки информации и его сложность вследствие недостаточной степени унификации его узлов, что приводит к применению дополнительного оборудования и снижает надежность устройства. Целью изобретения является повышение надежности и упрощение устройства за счет повышения степени унификации узлов устройства. Поставленная цель достигается тем, что устройство содержит элементы И-ИЕ, входы которых соединены с выходами накопителей, а выходы - с выходами устройства. На чертеже изображена блок-схема устройства. Она содержит накопители 1, основные адресные входы 2, блоки выбора слова 3, шины выборки 4, выходы накопителей 5, входы режима 6, информационные входы 7, дешифратор.адреса 8, дополнительные адресные входы 9, адресные шины 10 и стробирующий J . вход 11, элементы И-НЕ 12 со входами 13 и выходами 14. Адресные и информационные входы накопителей 1 соединены соответственно с основными адресными входами 2 устройства и выходами блоков выбо слова 3, входы которых подключены соответственно к входу режима 6 и и формационным входам 7 устройства. Входы разрешения выборки накопителе соединены с шинами выборки 4 подключенными к адресньом шинам 10. Одни из входов дешифратора адреса 8 соединены с дополнительными адресны входами 9 устройства, другой вход :дешифратора адреса 8 подключен к стробирующему входу 11 устройства,а выход - к адресным шинам 10. Входы 13 элементов И-НЕ 12 соединены с выходами 5 накопителей 1, а-выходы 14 - с выходами устройства. Первый унифицированный уэел устройствасодержит накопитель 1 и блоки выбора слова 3. Второй унифицированный узел устройства содержит дешифратор адреса 8, а третий унифицированный урел уо ,ройства содержит элементы И-НЕ 12. Накопитель 1, содержащий m слов по п разрядов, выполнен на интегральных схемах со встроенными схема ми управления. Применение унифицированных узлов позволяет увеличивать емкость -запом нающего устройства, например, в шесть раз по сравнению с емкостью одного накопителя 1. Устройство работает следующим об разом. Информационное слово через инфор мационные входы 7 при наличии сигнала Запись на входе 6 выбирается блоком выбора слова 3 из предшеству щих устройств и записывается в накопитель 1 при подаче сигнала на стробирующий вход 11 по адресу, код которого поступает на адресные вход и входы разрешения выборки накопителя 1 через основные адресные входы 2 и цепь, состоящую из дополните ных адресных.входов 9, дешифратора адреса 8., адресных ишн 10 и шины выборки 4. При наличии сигнала Считывание на входе режима б блоком выбора сло ва 3 обеспечивается режим считывания накопителя 1. Считываемое слово с выходов 5 накопителя 1 поступает на входы 13 элементов И-НЕ 12 и с их выходов 14 на выход устройства. Элементы И-НЕ 12 применены в качестве развязки выходных цепей накопителя от последующих цепей. Технико-экономическое преимущество предлагаемого устройства заключается в том, что применение унифицированных узлов элементов И-НЕ, например, в качестве элементов развязки выходов накопителя и для наращивания дешифратора дополнительных разрядов адреса позволяет увеличивать емкость запоминающего устройства без применения дополнительного оборудования с сохранением быстродействия интегральных схем, примененных для реализации накопителя, что упрощает устройство и повышает его надежность. Формула изобретения Запоминающее устройство, содержащее накопители, блоки выбора слова и дешифратор адреса, причем адресные и информационные входы накопителей соединены соответственно с основными адресными входами устройства и выходами блоков выбора слова, входы которых подключены соответственно к входу режима и информационным входам устройства, входы разрешения выборки накопителей соединены с шинами выборки, подключенными к адресным шинам, одни из входов дешифратора адреса соединены с дополнительными адресными входами устройства, другой вход дешифратора адреса подключен к стробирующему входу устройства, а выход - к адресным шинам, о т л ич а ю.щ е ее я тем,, что, с целью повышения надежности и упрощения устройства, оно содержит элементы И-НЕ, входы которых соединены с выходами . накопителей, а выходы - с выходами устройства. Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР 617788, кл. G 11 С 11/00, 1975. 2.Авторское свидетельство СССР № 543010, кл. G 11/ С 9/00, 1974 1ротртип).

I

I

I

|-±

Г r

Похожие патенты SU771717A1

название год авторы номер документа
Постоянное запоминающее устройство с контролем 1988
  • Берсон Юрий Яковлевич
  • Княжицын Владимир Георгиевич
  • Лисицын Владимир Аркадьевич
  • Марголин Евгений Яковлевич
  • Туниманов Георгий Александрович
SU1575240A1
Запоминающее устройство с контролем 1988
  • Лисицын Владимир Аркадьевич
  • Марголин Евгений Яковлевич
  • Туниманов Георгий Александрович
SU1508287A1
Постоянное запоминающее устройство с самоконтролем 1984
  • Марголин Евгений Яковлевич
  • Княжицын Владимир Георгиевич
SU1274005A1
Устройство для обмена информацией 1987
  • Пожидаев Николай Яковлевич
  • Фролов Виктор Алексеевич
  • Понитков Михаил Федорович
SU1497619A1
Оперативное запоминающее устройство на мдп-транзисторах 1978
  • Костюк Виталий Дмитриевич
  • Прокофьев Юрий Владимирович
  • Сидоренко Владимир Павлович
  • Сирота Александр Яковлевич
  • Смирнов Виктор Николаевич
  • Смирнов Владимир Николаевич
  • Таякин Юрий Васильевич
SU769628A1
Устройство для сопряжения двух микроЭВМ с общей памятью 1988
  • Аушев Александр Иванович
  • Лобанов Юрий Викторович
  • Буянкин Сергей Владимирович
  • Беркут Сергей Михайлович
SU1674141A1
Запоминающее устройство 1981
  • Берсон Юрий Яковлевич
  • Марголин Евгений Яковлевич
  • Шагулин Владилен Иванович
SU1057990A1
Буферное запоминающее устройство на полупроводниковых динамических элементах памяти 1987
  • Колганов Владимир Андреевич
  • Гутерман Иосиф Яковлевич
SU1525744A1
Запоминающее устройство 1981
  • Ваврук Евгений Ярославович
  • Елагин Анатолий Николаевич
  • Жижин Владимир Сергеевич
  • Филимонов Александр Альдонович
  • Цмоць Иван Григорьевич
SU964730A1
Устройство для сопряжения ЭВМ с накопителем на магнитной ленте 1988
  • Иванов Анатолий Петрович
  • Казаков Александр Рафаилович
SU1667085A1

Иллюстрации к изобретению SU 771 717 A1

Реферат патента 1980 года Запоминающее устройство

Формула изобретения SU 771 717 A1

SU 771 717 A1

Авторы

Берсон Юрий Яковлевич

Кизуб Виктор Алексеевич

Марголин Евгений Яковлевич

Даты

1980-10-15Публикация

1979-01-29Подача