1
Изобретение относится к электросвязи и может использоваться в системах с импульснокодовой модуляцией и временным делением , каналов интегральных цифровых систем связи.
Известна система цикловой синхронизации цифровых систем связи, содержащая на ведущей станции блок окончания линейного тракта, один из выходов которого через последовательно соединенные блок разделения каналов, блок цикловой синхронизации и блок фазирования подключен к первому входу первого делителя частоты, к второму входу которого подключен другой выход блока окотанкя линейного тракта через первый блок согласования, а выходы первого делителя частоты через дешифратор приема подключены к соответствующим входам блока разделения каналов, а также последовательно соединенные блок тактовой сиахронизации, второй блок согласования и второй делитель частоты, одна группа выходов которого через последовательно соединенные дешифратор цикла и передатчик синхрокомбинации подключена к одному из входов блока объединения каналов, к другим входам которого подключена другая группа выходов второго делителя частоты через дешифратор передачи, а на ведомой станции последовательно соединенные дешифратор цикла, передатчик синхрокомбинаади и блок объединения каналов, к другим входам которого подключенъ соответствующие выходы дешифратора передачи, а выход блока объединения каналов подключен к входу блока окончания линейного тракта, первый выход которого
10 подключен к блоку согласования через блок тактовой синхронизации, а второй выход - к одному из входов блока разделения каналов, к другим входам которого подключены соответствующие выходы дешифратора приема,
15 а также делитель частоты и последовательно соединенные приемник синхронизации и блок фазирования 1.
Однако такая система имеет невысокую помехоустойчивость.
20
Цель изобретения - повышение помехоустойчивости.
Для зтого в системе цикловой синхронизации цифровых систем связи, содержащей на ведущей станции блок окончания линейного тракта, один из выходов которого через последовательно соединенные блок разделения каналов, блок цикловой синхронизации и блок фазирования подключен к первому входу первого делителя частоты, к второму входу которого подключен другой выход блока окончания линейного тракта через первый блок согласования, а выходы первого делителя частоты через дешифратор приема подключены к соответствующим входам блока разделения каналов, а также последовательно соединенные блок тактовой синхронизации, второй блок согласования и второй делитель частоты, одна группа выходов которого через последовательно соединенные дешифратор цикла и передатчик синхрокомбинации подключена к одному из входов блока об1 единения каналов, и другим входам которого подключена другая группа выходов второго делителя частоты через дешифратор передачи, а на ведомой станции - последовательно соединенные дешифратор цикла, передатчик синхрокомбинацки и бло объединения каналов, к другим входам которо го подключены соответствующие выходы деши фратора передачи, а вьгход блока объед1шения каналов подключен к входу блока окончания линейного тракта, первый выход которого под ключег к блоку согласования через блок тактовой синхронизации, а второй выход - к одному из входов блока разделения каналов, к другим входам которого подключены соответствующие выходы дешифратора приема, а также делитель частоты и последовательно соединенные приемник синхронизации и блок фазирования, на ведущей станции выход передатчика синхрокомбинации подключен к дополнительному входу блока цикловой синхронизации, а на ведомой станции введены дна элемента И и регистр сдвига, при этом выходы блока фазирования и блока согласования через первый элемент И подключены к входу делителя частоты и к тактовому входу регистра сдвига, к управляющему входу которого подключены выходы делителя частоты через второй элемент И, а дополнительный выход блока окончания линейного тракта подключен к входу приемника синхронизации, к дополнительному входу которого подключен выход дешифратора цикла, к входам которого подключена первая группа выходов регистра сдви га, вторая группа выходов которого подключена к соответствующим входам дешифратора передачи, третья группа выходов - к соответствующим входам дешифратора приема, а четвертая группа выходов - к соответствующим входам децшфраторов передачи и приема. На чертеже дана структурная электрическая схема предложенной системы. 64 Система содержит на ведушей станции блок 1 окончания линейного тракта, блок 2 разделения каналов, блок 3 цикловой синхронизации, блок 4 фазирования, делители 5 и 6 частоты, блоки 7 и 8 согласования,дешифратор 9 приема, блок 10 тактовой синхронизации, дешифратор И цикла, передатчик 12 синхрокомбинации, блок 13 объединения каналов, дешифратор 14 передачи, на ведомой станции - дешифратор 15 цикла, передатчик 16 синхрокомбинации, блок 17 объединения каналов, дешифратор 18 передачи, блок 19 согласования, блок 20 тактовой синхронизации, блок 21 разделения каналов, дешифратор 22 приема, делитель 23 частоты, приемник 24 синхронизации, блок 25 фазирования, элементы И 26 и 27, регистр 28 сдвига, блок 29 окончания линейного тракта и формирователь 30 цикла. Система работает следующим образом. На ведомой станции приходящий из линейного тракта групповой поток поступает через блок 29 в блок 21, а выделенная из приходящего сигнала тактовая частота синхронизирует блок 20, При зтом запускаются делитель 23 и регистр 28, и на выходах децшфраторов 18 и 22 появляются сигналы, управляющие работой блоков 21 и 17. Сигналы, управляющие блоками 21 и 17, синфазны, причем постоянный сдвиг фазы между ними однозна шо определяет сдвиг фазы между циклами передачи и приема ведомой станции. Величина зтого сдвига задается дешифраторами 15, 18 и 22 и известна на ведущей станции. Формирователь 30 фазируется по циклу с принимаемым групповым потокам следующим образом. При возникновении разности фаз меж-, ду циклом группового потока и циклом формирователя 30, информация о местоположении которого поступает на вход приемника 24 из дешифратора 15, приемник 24 находит новое положение синхрокомбинации группового потока, поступающего на его первый вход. С приходом первого импульса из дещифратора 15, отмечающего начало цикла, формирователь 30 с помощью блока 25 и элемента И 26 производит торможение делителя 23 до момента появления синхрокомбинации в принимаемом групповом потоке. В момент ее появления на входе приемника 24 по команде последнего снимается сигнал торможения с делителя 23 и формирователь 30 начинает работать синфазно с принимаемым групповым потоком. Поскольку сдвиг фазы между циклами передачи и приема ведомой станции известен на ведущей станции, а ведомая станция сфазирована по циклу с передающей частью ведущей станции с точностью до времени распрост,ранения сигнала в линейном тракте, то приемная часть ведущей станции сфазирована с се передающей частью с точностью возможных изменений задержки в линейном тракте. В случае потери синхронизма блок 3 скачком устанавливает фазу по сигналу, идущему от передатчика 12, уменьшая тем самым величину начального фазового рассогласования между принимаемым потоком и распределителем приема, и, таким образом, существенно снижается мешающее влияние появления ложных синхрокомбинаций на процесс дальнейшего поиска синхронизма. Предложенное устройство имеет высокую помехоустойчивость. Формула изобретения Система цикловой синхронизации цифровых систе1.1 связи, содержащая на ведущей станции блок окончания линейното тракта, один и выходов которого через последовательно соеда ненные блок разделения каналов, блок цикловой синхронизации и блок фазирования подключен к первому входу первого делителя час тоты, к второму входу которого подключен другой выход блока окончания линейного трак та через первый блок согласования, а выходы первого делителя частоты через дешифратор приема подключены к соответствующим входам блока разделения каналов, а также последовательно соединенные блок тактовой синхро низации, второй блок согласования и второй делитель частоты, одна группа выходов которого через последовательно соединенные дешифратор цикла и передатчик синхрокомбинаций подключена к одному из входов блока объединения каналов, к другим входам которого подключена другая группа выходов второго де лителя частоты через дешифратор передачи, а на ведомой станции - последовательно соединенные дешифратор цикла, передатчик синхрокомбинаций и блок объединения каналов, к другим входам которого подключены соогветствующне выходы дешифратора передачи, а выход блока объединения каналов подключен к входу блока окончания линейного тракта, первый выход которого подключен к блоку согласования через блок тактовой синхронизации, а второй выход - к одному из входов блока разделения каналов, к другим входам которого подключены соответствующие выходы дешифратора приема, а также делитель частоты и последовательно соединенные приемник синхронизации и блок фазирования, о тличающаяся тем, что, с целью повышения помехоустойчивости, на ведущей станции выход передатчика синхрокомбинаций подключен к дополнительному входу блока цикловой синхронизации, а на ведомой станции введены два элемента И и регистр сдвига, при зтом выходы блока фазирования и блока согласования через первый элемент И подключены к входу делителя частоты и к тактовому входу регистра сдвига, к управляющему входу которого подключены выходы делителя частоты через второй элемент И, а дополнительный выход блока окончания линейного тракта подключен к входу приемника синхронизации, к дополнительному входу которого подключен выход дешифратора цикла, к входам которого подключена первая группа выходов регистра сдвига, вторая группа выходов которого подключена к соответствующим входам дешифратора передачи, третья группа выходов - к соответствующим входам дешифратора приема, а четвертая группа выходов - к соответствующим входам дешифраторов передачи и приема. Источники информации, принятые во внимание при экспертизе 1. Лозовой И. А. и Подберезин Д. А. Аппаатура ИКМ-12 М для уплотнения линий селькой связи. Электросвязь, № 7, 1974 (прототип).
название | год | авторы | номер документа |
---|---|---|---|
Устройство циклового фазирования аппаратуры передачи дискретной информации | 1989 |
|
SU1626432A1 |
Устройство синхронизации в одночастотных многоканальных адресных системах с временным разделением каналов | 1989 |
|
SU1811018A1 |
СПОСОБ ВЫДЕЛЕНИЯ ЦИКЛОВОГО СИНХРОНИЗИРУЮЩЕГО СИГНАЛА В СИСТЕМАХ ПЕРЕДАЧИ ЦИФРОВОЙ ИНФОРМАЦИИ С ВРЕМЕННЫМ РАЗДЕЛЕНИЕМ КАНАЛОВ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ | 1991 |
|
RU2010438C1 |
ВЕДОМСТВЕННАЯ СИСТЕМА ДВУХСТОРОННЕЙ ВЫСОКОСКОРОСТНОЙ РАДИОСВЯЗИ С ЭФФЕКТИВНЫМ ИСПОЛЬЗОВАНИЕМ РАДИОЧАСТОТНОГО СПЕКТРА | 2016 |
|
RU2650191C1 |
СПОСОБ ПОСЛЕДОВАТЕЛЬНОЙ ПЕРЕДАЧИ И ПРИЕМА ИНФОРМАЦИИ И СИСТЕМА ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ | 2000 |
|
RU2181527C1 |
Система цикловой синхронизации для многоканальных систем связи | 1988 |
|
SU1598193A1 |
СИСТЕМА ДУПЛЕКСНОЙ ВЫСОКОСКОРОСТНОЙ КОРОТКОВОЛНОВОЙ РАДИОСВЯЗИ | 2013 |
|
RU2553091C2 |
Кольцевая пакетная сеть | 1988 |
|
SU1660192A1 |
УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ | 1999 |
|
RU2173027C2 |
Устройство синхронизации станции коммутации каналов | 1987 |
|
SU1536518A1 |
Авторы
Даты
1980-12-30—Публикация
1976-06-14—Подача