Делитель частоты следования импульсовС пЕРЕМЕННыМ КОэффициЕНТОМ дЕлЕНия Советский патент 1981 года по МПК H03K23/00 

Описание патента на изобретение SU822377A1

t

Изобретение относится к вычислительной технике и автоматике и может быть использовано в устройствах деления частоты следования импульсов на произвольное число, кратнре 0,5.

Известен делитель частоты следо- вания импульсов с произвольньгм целочисленным коэффициентом деления, содержащий п-разрядный -триггерный счетчик импульсов с дешифратором, выходной сигнал которого через вентили устанавлйвает счетчик импульсов в исходное состояние Т1.

Недостатком этого устройства является отсутствие возможности установки Любого коэффициента деления и отсутствие, возможноети деления на дробный коэффициент.

Наиболее близким по технической Сувдиости к изобретению является устройство, содержащее п . синхронизированных триггеров, соединенных по схеме регистра сдвига, выходы п-ого и (n-l)-orp триггеров соединены со входами элемента И-НЕ, который формирует выходной сигнал деления частоты 2.

Недостатком данного устройства является отсутствие возможности делё«ия на дробный коэффициент и отсутствие возможности установки любого коэффициента деления.

Цель изобретения - обеспечение возможности установки коэффициента деления кратного 0,5.

С этой целью в делитель частоты следования импульсов с переменным коэффициентом деления, содержащий п D-триггеров, входы синхронизации

o (И-1)-триггеров из которых объединены и соединены через инвертор с входом синхронизации п-ого D-триггера, введены .двоичный счетчик импульсов, дополнительные инверторы, элемент 2И-ИЛИ и (п-1) элементов ИЛИ, первый вход каждого из которых соединен с -выходом предыдущего D-триггера, второй вход - с шиной установки коэффициента деления, а выход с

0 D-входом последующего ТЭ-триггера, при этом выход и-ого TD-триггера соединен через первый дополнительный инвертор с установочными входами всех и-триггеров и непосредственно со

5 счетньгм входом двоичного счетчика импульсов, прямой-выход которого соединен с первым управляющим входом элемента 2 И-ИЛИ, второй управляющий вход которого соединен с D-входом ,

0 и инверсньм выходом двоичного счетчика импульсоц, третий вход - с входной шиной непосредственно, четвертый вход -ic входной шиной через инвертор, а выход - с входом синхронизации первого триггера.

На чертеже представлена структурная электрическая схема устройства. 5

Схема содержит D-триггеры (1-1) , ...I, (1-И), образующие и-разрядный регистр сдвига, элементы ИЛИ (2-1), ...,2-(li-l), инверторы 3-5, счетчик

6двоичных одноразрядных импульсов, выполиенный на и-триггере, элемент .

72 И-ИЛИ, резистор 8 для,задания уровня логической единицы на вход первого разряда регистра сдвига, шийы (9-1),(9-2,...,9-(и-1) установ- 15 ки коэффициента деления.

Рассмотрим работу устройства для случая ,5, где К- коэффициент деления, f - входная частота, fc и fcчастота синхронизации.20

Установка в исходное состояние триггеров (1-1),...,(1-п) регистра сдвига осуществляется при наличии логической единицы на выходе тригге- ра (1-И)-ого разряда через инвертор 3, Чтобы установить ,5 необходимо с шины 9 подать на вторые входа элементов 2 всех разрядов регистра, кроме (И-5)-ого разряда, уровень логического нуля, а на второй вход 30 элемента 2 (и-5)-ого разряда - уровень логической единицы. Таким образом организуется регистр сдвига, состоящий из 5-ти разрядов.

Пусть счетчик б находится в единичном состоянии, регистр сдвига - о исходном. С приходом первого импульса установится в единичное триггер 1-(), по следующему импульсу о триггер - 1(п-3) и,т.д. С приходом четвертого импульса установится в единичное состояние триггер 1 (п-1), а после прохождения этого импульса через инвертор 4 (по инвертированному заднему фронту этого импульса) 45 установится в единичное состояние п-й триггер.

В этот момент происходит пересчет счет:ика б (переход в нулевое состояние) и одновременно .установка всех 50 триггеров (1-1) , . .., (1-п) . регистра сдвига в исходное состояние.

Счетчик 6, выполнэнный на D-триггере, управляет элементом 7 Таким образом, что последний начинает пропускать проинвертированную частоту ({.) При этом за. счет приоритета установки D-траггера по входу R переключение 1-(п-4) триггера в единичное состояние произойдет не по первому импульсу fj. , а с приходом второго импульса f. С выходов триггеров 1(п-4), 1-(п...,(1-п) разрядов регистра сдвига поступают импульсы различной скважности, частота которых в 4,5 раза меньше f.

Формула изобретения

Делитель частоты следования импульсов с переменным коэффициентом деления, содержащий пО-триггеров, входы синхронизации (п-1)-триггеров из которых объединены и соединены .через инвертор со входом синхронизации п-ого D-триггера, отличающийся тем, что, с целью расши,рения функциональных возможностей, в него введены двоичный счетчик импульсов, дополнительные инверторы, элемент 2И-ИЛИ и (п-1) элементов ИЛИ, первый вход каждого из которых соединен с выходом предыдущего Dтриггера, второй вход - с шиной установки коэффициента деления, а выход с D-входом последующего D-триггера, при этом выход п-ого D-триггера соединен через первый дополнительный инвертор с установочными входами всех D-триггеров и непосредственно со счетным входом двоичного счет чика импульсов, прямой выход которого соединен с первым управляющим входом элемента 2И-ИЛИ, второй управ ляющий вход которого соединен, с Dвходом и инверсным выходом двоичного счетчика импульсов, третий вход с входной шиной непосредственно, четвертый вход - с входной шиной через инвертор, а выход - с входом синхронизации, первого триггера.

Источники информации, принятые во внимание при экспертизе

1.Авторское свидетельство СССР

№ 531285, кл. Н 03 К 23/00, 03.02.75.

2.Заявка Великобритании

,№ 1508147, кл. Н 03 К 23/04,19.04.78.

Похожие патенты SU822377A1

название год авторы номер документа
Дискретное фазосдвигающее устройство 1989
  • Розенберг Юрий Борисович
  • Дрейер Геннадий Герцевич
  • Перельман Александр Шмульевич
SU1666970A1
Перестраивающий делитель частоты 1977
  • Шанин Александр Васильевич
  • Горин Владимир Иванович
SU661813A1
Перестраиваемый делитель частоты следования импульсов 1978
  • Шанин Александр Васильевич
  • Заводий Евгений Семенович
SU777824A1
Управляемый делитель частоты следования импульсов 1989
  • Агеев Владимир Николаевич
  • Титов Михаил Васильевич
  • Уланов Юрий Алексеевич
SU1732465A1
Устройство для приема последовательного кода 1980
  • Мялик Аркадий Николаевич
  • Рыжов Виль Иванович
  • Гуревский Лев Сергеевич
SU960893A1
Преобразователь частота-код 1983
  • Жулай Сергей Георгиевич
  • Коледов Леонид Александрович
  • Пасынков Владимир Леонидович
  • Шитулин Виктор Александрович
SU1129543A1
Синтезатор интервалов времени 1986
  • Абазян Левон Николаевич
  • Горелышев Сергей Васильевич
  • Куртинин Николай Васильевич
  • Малинкин Алексей Юрьевич
  • Соломин Станислав Андреевич
SU1406558A1
Управляемый делитель частоты следования импульсов 1984
  • Иванцив Роман-Андрей Дмитриевич
  • Коханый Ярослав Владимирович
SU1261108A1
Многоканальный программируемый преобразователь код-фаза 1990
  • Малежин Олег Борисович
  • Ахулков Сергей Евгеньевич
  • Крыликов Николай Олегович
  • Лапинский Игорь Александрович
  • Преснухин Дмитрий Леонидович
SU1742998A1
Делитель частоты с переменным коэффициентом деления 1989
  • Кремнева Татьяна Ивановна
  • Кремнев Виктор Иванович
SU1691958A1

Иллюстрации к изобретению SU 822 377 A1

Реферат патента 1981 года Делитель частоты следования импульсовС пЕРЕМЕННыМ КОэффициЕНТОМ дЕлЕНия

Формула изобретения SU 822 377 A1

SU 822 377 A1

Авторы

Власов Геннадий Сергеевич

Гарин Лев Дмитриевич

Добровинская Дина Григорьевна

Павленков Олег Фуадович

Даты

1981-04-15Публикация

1979-07-09Подача