Устройство для умножения следованияиМпульСОВ Советский патент 1981 года по МПК H03K5/01 H03K23/00 

Описание патента на изобретение SU824420A1

(54) УСТРОЙСТВО ДЛЯ УМНОЖНИЯ .ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВля 3anoMKHaFJiij,ero уетррйства и линие задержки, часть которой подключена входу считыва 1ия первого счетчика, конец - к входом установки нуля делителя и первого счетчика, а также ко второму входу элемента I-UUI . Heдocтaткa ш данного устройства являются нестабильность фазы-выходных импульсов умножителя, невозможность получения дробных коэффициентов умножения и то,что при поступле нии на его вход одиночного импульса на выходе появляется бесконечная последовательность импудьсов, что создает определенные трудности при использовании его в логических устройствах. Цель кзобретения - расширешш фу циональпь1Х возможностей устройства при одновременном новьадехАи стабиль ности его работы. Поставленная цель достигается, те что Б устройство для умножения част ты следования иь пульсов,-содержащее формпровател.ь импульсов, первый выход которого подключен к первым вхо дам делителя частоты импульсов и пе вого счетчика импульсов, выходы которого соединены со входам-i блока памяти, второй вход - с выходом делителя частоты импульсов, генератор опорного напря;кенл- я и второй счетчик импульсов, введены дополнитшть.ные. делители частоты, D-триггер, счетный триггер, элементы И и допол нительный формирователь имп-ульсов, причем второй выход формирователя импульсов соединен с С входом О-трйггера, выход которого подключен ко входу дополнительного формирователя импульсов и к одному из входов первого элемента И, второй вход которого соединен с первым входом второ го элемента И, йторой вход которого подключен ко входу формирователя им пульсов , а выход - ко второму входу делителя частоты импульсов, и. с вы ходом опорного гёнерато-ра, выходы дополнительного формирователя импульсов подключены к первьм входам дополнительных делителей частоты, второй вход первого из которых соединен с выходом первого элемента И, а выход - со входом второго счет чика импульсов, входь которого подключены к соответствующш з выходам блока памяти, а- выходы через блок выявления ИСХ9ДНОГО состояния -к входу блока памяти, входу с.уетного триггера и второму входу второго до полнительного делителя частоты, выход которого через переключатель подключен к Р.зходу О-триггера. На чертеже представлена .структурная электрическая схема устройства. Устройство для умножения частоты следования импульсов содержит формирователь 1 импульсов, который формирует импульсы по фронтам входного импульса, элемент И 2, один вход которого подключен к выходу опорного генератора 3, D-триггер 4, С-вход которого соединен с одним из выходов формирователя i, а выход - с одним из входов элемента И 5 и со входом дополнительного формирователя 6 импульсов, один из выходов которого и выход элемента И 5 подключены к соответствующим входам первого дополнительного делителя 7 частоты, осуществляющего деление на число, другой выход дополнительного формирователя 6 импульсов соединен с вторым дополнительным делителем 8 частоты, осуществляющим деление на 2а , другой выход фор «1рователя 1 импульсов подключен к одному из входов делителя 9 частоты, осуществляющего деление на число т, и к одному из входов первого счетчика 10 импульсов, другим входом соединенного с выходом делит.еля 9 частоты, другой кход которого подключен к выходу элемента И 2. Выходы счетчика 10 соединены со входаг-и блока 1 1 памяти, выходы которого подключены к соответствующим входам второго счетчика 12 вычитающего, один из входов которого соединен с выходом делителя 7 частоты, а выход - со входами блока 13 выявления исходного состояния, осуществляющего выявление исходного состояния счетчика 12. Выход блока 13 выявлення исходного состояния подключен к другому входу делителя 8 частоты, к соответствующему входу блока 11 памяти и ко входу счетного триггера 14, Переключатель обозначен позицией 15. Предлагаемое устройство при подаче на его вход импульсного сигнала может работать s двух режимах: а)формирование одиночного импульса или конечной последовательности импульсов; б)формирование бесконечной последовательности импульсов. . Работа устройства в первом режиме происходит следующим образом.. Опорный генератор 3 формирует пос ледовательность прямоугольных импуль сов, следующих с частотой f, значительно превышающей возможную частоту входных сигналов. Эта последовательность поступает на первые входы элементов И 2 и 5, на вторые входы которых подается входной си1нал и выходной сигнал D-триггера 4 соответственно. В исходном состоянии при отсутствии входного сигнала оба элемента И заперты, и сигналы с опорного генера тора 3 на входы делителей 7 и 9 частоты не проходят. При поступлении входного импульса по его переднему фронту формирователь 1 формирует сиг нал Сброс, устанавливающий делител 9 частоты в исходное состояние. Одновременно на другой вход элемента И 2 подается разрешающий сигнал, и Импульсы .опорной частоты с генератор 3 начинают поступать на вход делителя 9 частоты, имеющего коэффициент деления т. Последовательность импуль сов с частотой f/mc выхода делителя 9 поступает на вход счетчика 10. За время действия входного импульса дли л „ IQ записывае тельностью i. в счетчике ся число импульсов, равное По окончании действия входного сигнала прохождение импульсов на вход счетчика 0 прекращается, а его содержимое переписывается в блок. 1I па мяти сигналов разрешением сооветству ющим отсутствию входного сигнала, и в вычитающий счетчик 12 потенциалом с блока 13 выявления исходного состояния . По заднему фронту входного импуль са формирователь 1 формирует кратковременшлй сигнал, устанавливающий О-триггер 4 в положение Л. По переднему фронту сигнала с выхода Dтриггера 4 формирователь 6 импульсов формирует сигнал, устанавливающий де литель 7 частоты, имеющий коэффициен деления п, в исходное состояние. D-триггер 4, находящийся в состоявши 1, вьщает на второй вход элемента И 5 разрешающий сигнал, и импульсы опорной частоты с генератора 3 поступают на вход делителя 7 частоты, который выдает импульсы с частотой f/п S поступающие на вход вычитакндего счетчика 12, устанавливающегося в исходное состояние при постуштаиии в него , импульсов. Пр этом блок 13 выявления исходного состояния выдает сигнал на блок 11 памяти, по которому осуществляется запись содержимого блока I1 памяти в вычитающий счетчик 12, и процесс работы контура; вычитающий счетчик 12блок 13 выявления.исходного состоя ния-блок 1 1 памяти - вычитающий счетчик 12 повторяется. Выходной сиггегл блока 13 выявления исходного состояния подается на счетный вход триггера 14, формирующего последовательность выходных импульсов длительностью Q.i / i /i-jn . вых m / n П1 При поступлении на вход устройства очередного вводного импульса в счетчик 13 записывается число импульсов, соответствующее длительности нового входного сигнала. Это число по окончании действия входного импульса переписывается в блок 11 памяти, а оче- едным импульсом с блока 13 выявления исходного состояния - в вычитаю1 щй счетчик 12. Таким образом исключается фазо-импульсная модуляция вы-ходного сигнала, поскольку формирование новой последовательности начинается по моменту завершения формирования предыдущей последовательности. Во втором режиме переключатель S находится в положений Вкл. При этом сигналом с выхода делителя 8 частоты имеющего коэффициент деления 2а, где а - любое целое , D-триггер 4 устанавливается в состояние , на вход элемента И 5 подается запрещающий сигнал, и поступление импульсов с генератора 3 на вход вычитаю:цего счетчика 12 прекращается. При коэффициенте деления, равном 2, на выходе триггера 14 формируется импульс длительностью . По заднему фронту импульса с выхода D-триггера 4 формирователь 6 формирует сигч нал, устанавливающий делитель 8 частоты в исходное состояние. Таким образом, устройство подготавливается к приему следующего входного сигнала. Предлагаемое устройство позволяет при поступлении на его вход прямоугольных импульсов получить на выходе либо заданное число импульсов длительностью и скважностью,близкой: к 2, либо неограниченную последователоность таких импульсов. При этом повьшается стабильность устройства

Похожие патенты SU824420A1

название год авторы номер документа
Цифровой кодирующий преобразователь частоты следования импульсов 1980
  • Штейнберг Валерий Эмануилович
SU919080A1
Устройство автоподстройки фазы тактовых импульсов 1983
  • Родькин Иван Иванович
  • Балябин Владимир Иванович
  • Ковальков Игорь Александрович
  • Сова Николай Васильевич
SU1113893A1
Устройство для измерения и регулирования соотношения скоростей 1985
  • Тарарыкин Сергей Вячеславович
  • Красильникъянц Евгений Валерьевич
  • Бурков Александр Павлович
  • Иванников Владимир Сергеевич
  • Смирнов Виктор Иванович
SU1364993A1
Цифровой функциональный преобразователь 1983
  • Трахтенберг Александр Срульевич
  • Рубчинский Эди Аронович
  • Корень Семен Давидович
SU1098006A1
Устройство для измерения угла закручивания вращающегося вала 1991
  • Науменко Александр Петрович
  • Одинец Александр Ильич
  • Песоцкий Юрий Сергеевич
  • Чистяков Владислав Константинович
SU1795312A1
Функциональный преобразователь 1981
  • Трахтенберг Александр Срульевич
  • Рубчинский Эди Аронович
SU960836A1
Цифровой частотный дискриминатор 1982
  • Мажаров Геннадий Васильевич
  • Плотников Виктор Георгиевич
  • Привалов Юрий Иванович
SU1037422A1
Устройство для измерения и регулирования соотношения скоростей 1984
  • Тарарыкин Сергей Вячеславович
  • Глазунов Виктор Федорович
  • Красильникъянц Евгений Валерьевич
  • Иванников Владимир Сергеевич
SU1224726A1
УСТРОЙСТВО ЗАЩИТЫ ОТ ПОМЕХ 1990
  • Соболев А.И.
  • Аксенов Ф.В.
  • Удальцов А.Б.
RU2074516C1
Блок синхронизации для устройства отображения информации 1983
  • Голубчик Владимир Яковлевич
SU1188727A1

Иллюстрации к изобретению SU 824 420 A1

Реферат патента 1981 года Устройство для умножения следованияиМпульСОВ

Формула изобретения SU 824 420 A1

SU 824 420 A1

Авторы

Чеботарев Николай Алексеевич

Лоткин Виктор Ошерович

Михеев Юрий Инокентьевич

Даты

1981-04-23Публикация

1979-07-11Подача