1
изобретение относится к автоматике и вы числительной технике.
Известны .многофункциональные логические модули, содержащие логический модуль, информационные входы которого соединены с информационными входными шинами 1.
Недостаток этих устройств - низкое быстродействие.
Наиболее близким к предлагаемому является многофункциональный логический модуль, содержащий логический модуль с пт настроечными входами, п информационных входов которого соединены с информационными входными щинами, а выход подключен к выходной шине, а также шину запуска 2.
Недостатком данного устройства также является низкое быстродействие.
Цель изобретения - повышение быстродействия.
Указанная цель достигается тем, что в многофункциональный логический модуль введены m статических регистров и (т + 1)разрядный распределитель, вход которого соединен с шиной запуска, при этом каждый статический регистр содержит п элементов
И и п триггеров, нулевые входы которых объединены и подключены к перво.му выходу распределителя, единичный выход каждого из указанных триггеров соединен с соответствующим настроечным входо.м логического модуля, а нулевой вход подключен к выходу соответствующего элемента И, первый вход которого соединен с одноименной информационной входной шиной, а второй вход подключен к одноименному выходу распределителя.
На чертеже представлена функциональная схе.ма многофункционального логического модуля.
Схема содержит логический модуль 1, инфор.мационные входы которого соединены с информационными входными шинами 2, а выход подключен к выходной шине 3, щину 4 запуска, статические регистры 5, распределитель 6, вход которого соединен с шиной 4 запуска, элементы И 7, триггеры 8, нулевые входы которых объединены и подключены к первому выходу распределителя 6 единичный выход каждого из указанных триггеров 8 соединен с соответствующи.м настроечны.м входом логического модуля 1, а нулевой вход подключен к выходу соответствующего элемента И 7, первый вход которого соединен с одноименной информационной входной шиной 2, а второй вход нодключен к одноименному выходу распределителя 6. Функционирование многофункционального логического модуля осуществляется следующим образом. При подаче на шну 4 запуска первого импульса, срабатывает распределитель 6 и на его первом выходе появляется сигнал, который поступает на нулевые входы тригJ VJ J V. Ы О1 Г1IIVJI I yilClVjllltJ, I I 1/ и 1 lut l-tl l-Ji. .i-i-i1.J.. repOB 8 всех статическихрегистров 5 и устанавливает их в нулевое состояние. Далее, на информационные входные шины 2 подаются первые п разрядные кода настройки. После этого на шину 4 запуска подается второй импульс, срабатывает распределиDljpkjrifll lIlYllllJV J1 | 1 ХД-.1 .J .....|.- -л-, тель б и на его втором выходе появляется сигнал, который поступает на вторые входы элементов И 7 первого статического регистра 5, в результате чего в триггерах 8 перво го статического регистра 5 окажутся записанные первые п разрядов кода настройки. После этого на информационные входные шины 2 подаются следующие П/ разрядов кода настройки, которые после подачи третьего импульса по шине 4 запуска записываются во второй статический регистр 5, с выходов которого сигналы поступают на следующие п настроечных входов логического модуля 1 и т.д. Oocjie подачи на информационные входные шины 2 последних п разрядов кода настройки и нодачи (т + )-го импульса на щину 4 запуска на настроечные входы логического модуля 1 подан весь код настройки и тем самым модуль настроен на еализацию требуемой булевой функции. ри этом код настройки записан в статичесих регистрах 5. Формула изобретения Многофункциональный логический модуль, содержащий логический модуль с пш настроечны.ми входами, п инфор.мационны.х входов которого соединены с п информацион-Ijiными входными шинами, а выход подключен к выходной шине, а также шину запуска, отличающийся тем, что, с целью повышения быстродействия, введены m статических регистров и (т + 1)-разрядный распределитель, вход которого соединен с шиной Д запуска, при этом каждый статический регистр содержит п элементов И и п триггеров, нулевые входы которых объединены и подключены к первому выходу распределителя, единичный выход каждого из указанных триггеров соединен с соответствующим настроечным входом логического .модуля, а нулевой вход подключен к выходу соответствующего элемента И, первый вход которого соединен с одноименной информационной входной шиной, а второй вход подключен к однои.менному выходу распределителя. Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР № 520585, кл. G 06 F 7/00, 05.07.76. 2.Якубайтис Э. А. Универсальные логические элементы. АВТ, 5, 1973, с. 15 (прототип) .
название | год | авторы | номер документа |
---|---|---|---|
Настраиваемое устройство | 1979 |
|
SU890388A1 |
Устройство для реализации логических функций | 1981 |
|
SU1001080A1 |
Устройство для сопряжения ЭВМ с внешними устройствами | 1982 |
|
SU1072036A1 |
Однородная вычислительная система | 1984 |
|
SU1275458A1 |
Программируемое логическое устройство | 1984 |
|
SU1257702A1 |
Многофункциональный логический модуль | 1989 |
|
SU1661752A1 |
Устройство для умножения последовательных п-разрядных двоичных кодов | 1978 |
|
SU769541A1 |
Многофункциональный логический модуль | 1983 |
|
SU1109735A1 |
Устройство для определения оптимальных траекторий | 1983 |
|
SU1223240A1 |
Перестраиваемое логическое устройство | 1990 |
|
SU1815647A1 |
Авторы
Даты
1981-06-15—Публикация
1979-09-28—Подача