(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДЕЛИТЕЛЯ
1
Изобретение относится к радиотехнике и может использоваться в автоматике и вычислительной технике.,
Известно устройство для контроля распределителя импульсов, содержащее п-1 элементов И, первые входы которых соединены соответственно со второго по п выходами распределителя импульсов, а выходы элементов И соединены с соответствующими входами элемента ИЛИ-НЕ t lОднако такое устройство имеет сложную конструкцию.
Цель изобретения - упрощение устройства за счет сокращения общего числа элементов.
Для этого в устройство для контроля распределителя импульсов, содержащее п-1 элементов И, первые входы которых соединены соответственно со второго по п выходами распределителя импульсов, а выходы эле- ментов И соединены с соответс твующими вхЬдами элемента ИЛИ-НЕ, введены п-1 элементов задержки. При этом выход каждого элемента И через соответствующий элемент задержки соединен со вторым входом соответствующего элемента Н, а на второй вход .первого элемента И через первый
ИМПУЛЬСОВ
элемент задержки подан сигнал с первого выхода распределителя импульсов.
На чертеже изображена структурная электрическая схема предложенного устройства.
Устройство содержит элементы И 1, распределитель 2 импульсов, элемент ИЛИ-НЕ 3, элементы 4 задержки, вы10ходные шины 5.
Устройство работает следующим
образом..
В нерабочетл состоянии распределителя 2 (при отсутствии импульсов движения) на всех его выходах сигналы отсутствуют (нулевые логические уровни).
В этом случае элементы И 1 закрыты по первому входу, и на выходных шинах 5 и входах элемента ИЛИ-НЕ
20 3 имеются нулевые логические уровни. Следовательно, на выходе элемента ИЛИ-НЕ 3 имеется единичный логический уровень сигнала ошибки. Этот
25 сигнал ошибки в нерабочем состоянии распределителя 2 рассматривается ,как признак его исходного состояния. При подаче первого импульса движения на вход распределителя 2 при 30 правильной работе на его первом выходе формируется единичный логический уровень, который поступает в первую выходную шину 5, на вход первого элемента 4 (для формирования по второму входу первого элемента и 1 разрешения на прохождение сигнала со второго выхода распределителя 2 на выход первого элемента И 1) и на вход элемента ИЛИ-НЕ 3 Единичный логический уровень, поступающий на вход элемента ИЛИ-НЕ 3, формирует на его выходе нулевой логический -уровень (отсутствие ошибки) . Сигнал с первого выхода распределителя 2, пройдя первый элемент 4 поступает на второй вход первого элемента И 1, на первый вход которого при правильном функционировании распределителя 2 поступает единичный логический уровень со второго выхода распределителя. Сигнал с выхода первого элемента И 1 поступает в.вторую выходную шину 5, на вход второго элемента 4 задержки для формирования разрешения на прохождение сигнала с третьего выхода распределителя 2 и на вход элемента ИЛИ-НЕ 3. Известно, что импульсы с выходов распределителя 2 обрразуют последовательность импульсов, в которой задний фронт каждого предыдущего импульса совпадает по времен с передним фронтом последующего..
Поэтому второй импульс с выхода распределителя 2 поддерживает нулев логический уровень на выходе элемента ИЛИ-НЕ 3.
Сигнал с выхода первого элемента И 1, пройдя второй элемент 4, поступает на второй вход второго элем н-та И 1, на первый вх)д которого поступает единичный логический уровень с третьего выхода распределителя 2, и т.д.
Работаоустройства в течение одного цикла (до появления последнего импульса с выхода распределителя 2) аналогична описанной.
Следовательно, работа распределителя 2 контролируется от первого импульса движения, подаваемого на его вход, до последнего с учетом длтельности сигнала с последнего выхода.
При обнулении распределителя в конце цикла работы и, следователь-. но, контроля на выходе элемента ИЛИ-НЕ 3 опять появляется единичны, логический уровень сигнала ошибки, :рассматриваемый как признак исходного.
Допустим, что после появления на )-той ВЫХОДНОЙ шине 5 устройства i-Toro единичного логического уровня i+1-вый сигнал на выходе распределителя 2 не сформировался или J сформировался, но не на i+1-вом выходе. В этомслучае единичный логический уровень, пройдя через i-тый элемент 4, не проходит через i-тый элемент и 1, т.к. на его первом входе отсутствует единичный логический уровень с i+1-вого выхода распределителя.
При этом нарушается строгая последовательность выработки на входах соответствующих i+1 элементов И 1
5 сигналов разрешения на прохождение на выход устройства единичных логических уровней с остальных выходов распределителя 2. Поэтому все последующие импульсы распределителя (от
0 i+1 до п) не проходит в выходные шины 5, а на выходе элемента ИЛИ-НЕ 3 формируется сигнал ошибки.
Новая совокупность признаков предложенного устройства позволяет
5 осуществлять контроль распределителя при возникновении отказов различных типов.
Таким образом, предлагаемое устройство обеспечивает в полном объеме и простыми средствами контроль работы распределителя.
Формула изобретения
Устройство для контроля распределителя импульсов, содержащее п-1 элементов И, первые .входы которых соединены соответственно со второго по п выходами распределителя им- пульсов, а выходы, элементов И соединены с соответствующими входами элемента ИЛИ-НЕ, отличающееся, тем, что, с целью упрощения устройства за счет сокращения общего числа элементов, введены п-1 элементов задержки, при этом выход каждого элемента И через соответствующий элемент задержки соединен со вторым входом .соответствующего элемента И, а на второй вход первого элемента И через первый элемент задержки подан сигнал с первого выхода распределителя импулызов.
Источники информации, 1принятые во внимание при экспертизе
1. Авторское свидетельство СССР № 639149, кл. И 04 L 13/12, 1976 (прототип).
название | год | авторы | номер документа |
---|---|---|---|
Устройство для мажоритарного выбора асинхронных сигналов | 1988 |
|
SU1522211A1 |
Устройство для контроля распределителя импульсов | 1986 |
|
SU1439599A1 |
Устройство для контроля распределителя импульсов | 1982 |
|
SU1050126A1 |
Устройство для отладки программ | 1982 |
|
SU1049914A1 |
Устройство для контроля распределителя импульсов | 1987 |
|
SU1472908A1 |
Устройство для контроля дешифратора | 1980 |
|
SU918948A1 |
Устройство для контроля последовательности импульсов | 1985 |
|
SU1282137A1 |
Оперативное запоминающее устройство с самоконтролем | 1988 |
|
SU1520599A1 |
Устройство для управления электродвигателем постоянного тока | 1987 |
|
SU1608776A1 |
Преобразователь последовательного кода в параллельный | 1986 |
|
SU1383508A1 |
Авторы
Даты
1981-08-07—Публикация
1979-12-20—Подача