Устройство для контроля матриц памяти Советский патент 1982 года по МПК G11C29/00 

Описание патента на изобретение SU898507A1

Изобретение относится к запоминающим устройствам. Известно устрюйство для контроляматриц памяти, содержащее генераторы ступенчатых напряжений, бпок выявления сбоев, бпок управления печатающим ме- хйнизмом, триггер, счетчик, дешифратор, элемент И и блок управления 13 . Недостатками этого устройства явпя- ются низкие быстродействие и достоверность контроля. Наиболее близким техническим решени ем к изобретению является устройство для контроля памяти, содержащее формирователь сигналов координатной сетки, смеситель сигналов и телевизионный приемник, генератор кодов адреса, бпок управления, схему сравнения, причем один вход телевизионного приемника под ключен к выходу смесителя сигналов, а другой - ко второму выходу генератора кодов адреса, входы смесителя сигналов подключены соответственно к выходу схемы сравнения и к выходу формирователя сигналов координатной сетки, вход которого соединен с первым выходом генератора кодов адреса 2. Недостатками этого устройства являются невысокая достоверность контроля и низкое быстродействие, поскольку оно не позволяет наблюдать одновременно за состоянием всех запоминающих ячеек в процессе перезаписи информации. Цель изобретения - повышение достоверности контроля. Поставленная цепь достигается тем, что в устройство для контроля матриц памяти, содержащее блок управления, телевизионный приемник, формирователь видеосигналов, формирователь сигналов координатной сетки, схему сравнения, генератор синхросигналов и блок адреса, причем вход телевизионного приемника подключен к выходу формирователя видеосигналов, первый вход которого соединен с первым выходом генератора син хросигнапов, а второй вход - с первым 3 выходом формирователя сигнапов коорди натной сетки, вход которого гюдкпючен к первому входу схемы сравнения и вто рому выходу генератора синхросигнапов, третий выход которого соединен со входом блока управления, введены формирователь тестовых сигналов, группа коммут торов, блок местного управления, блок индикации нформировательмаркерныхсигналов, первый и второй входы которого подкпк , чены соответственно к первому входу и выходу схемы сравнения, первый выход соединен с третьим входом формирователя видеосигналов, а второй выход - с пе Ьым входом блока местного управления, второй вход которого соединен со вторым выходом формирователя сигналов коорцинагной сетки, одни из входов коммутаторов группы подключены к первому входу схемы сравнения, а другие входы - к выходам блока адреса, второму входу схемы сравнения и первому входу формирователя тестовых сигналов, второй вход которого соединен с выходом блока управления, а один из выходов - со вхо- дом блока адреса, другие выходы формирователи тестовых сигналов подключены соответственно к третьему и четвер,тому входам блока местного управления, пятый вход которого соединен с четвертым выходом генератора синхросигналов, а шестой вход подключен к выходам коммутаторов группы, информационный и управляющие выходы блока местного управления соединены соответственно с чет вертым входом формирователя видеосигналов и со входами управления коммутаторов группы и третьим входом форми-i рователя тестовых сигналов, индикаторный выход соединен со входом блока индикации, а седьмой вход и контрольные выходы являются соответственно входом и выходами устройства. При этом блок местного управления целесообразно выполнить содержащим логический блок, блок считывания, группу ключей, группу генераторов сигналов, фор мирователь сигналов временной диаграммы и дешифратор, причем входы ключей соединены соответственно с выходом дешифратора и одними из выходов формирователя сигналов временной диаграммы и генераторов сигналов группы, входы и другие ьыкоцы которых подключены соответственно к другим выходам формирователя сигналов временной диаграммы и к одним из входов блока считывания, вы ход которого соединен с одним из входов 07 .4 гю нчоского бцока, другие входы которого, входы дешифркггора и формироватепя сигналов временной диаграммы, другие входы бпока считывания являются входами блока местного управления, выходами которого являются выходы логического блока, считывания и ключей. На чертеже изображена функциональная схема предложенного устройства. Устройство содержит блок адреса 1, блок управления 2, блок индикации 3, генератор синхросигнапов 4, формирователь тестовых сигналов 5, блок местного управления б со входами 7 и 8, выходом 9 и входами 1О-14, телевизионный приемник 15, формирователь видеосигналов 16, формирователь сигналов координатной сетки 17, формирователь маркерных сигналов 18 схему сравнения 19 и группу коммутаторов 20. Первый и второй входы формирователя маркерных сигналов 18 подключены соответственно к nepBoivsy входу и к выходу схемы сравнения 20, первый выход соединен с третьим входом формирователя видеосигналов 16, а второй выход с первым входом 7 блока местного управления 6, второй вход 8 которого соединен со вторым выходом формирователя сигналов координатной сетки 17. Одни из входов коммутаторов группы 2О подключены к первому входу схемы сравнения 19, а другие входы - к выходам блока адреса 1, второму входу схемы сравнения 19 и первому входу формирователя тестовых сигналов 5, второй вход которого соединен с выходом блока управления 2, а один из выходов - со входом блока адреса 1. Другие выходы формироватепя тестовых сигналов 5 пйдключены соответственно к третьему Ю и четвертому 11 входам блока местного управления 6, пятый 12 вход которого соединен с четвертым выходом генератора синхросигналов 4, а шестой 13 вход подключен к выходам группы коммутаторов 20. Блок местного управления 6 содержит дешифратор 21, формирователь сигналов временной диаграммы 22, логический блок 23, блок считывания 24, группу генераторов сигналов 25, группу ключей 26. Вход 14 и выходы устройства подключаются к выходу и входам контролируемой матрииь памяти 27. Устройство работает следующим образом. На экране телевизионного приемника 15 формируется информационное поле, разделенное координатной сеткой на элемен- ты, отображающие состояния запоминающих ячеек контропируемой матрицы 27 и соответствующие физическим адресам этих ячеек. Размер элемента по горизон тапи (по строке) определяется дпитепь- ностью отображения запоминающей ячейки матрицы 27, а по вертикали (по кадру) - числом строк. Информация, отображаемая на экране, имеет три градации яркости; черную, бецую и серую. Черная соответствует логической , белая - логическому О состояния запоминающей ячейки. Серую градацию имеет координатная сетка и обрампяюшее попе. Маркер - белый на черном элементе и черный - на белом. Формирователь 18 формирует сигналы маркера, которые поступают на формирователь видеосигналов 16, ,и сигналы середины маркера, поступающие в логический блок 23. Если маркер изображается в виде крестика, то он образуется с помошью сетки, расположенной внутри координатной сетки. Выделение крестика (перекрестия сеткч маркера) осуществляется сигналом, поступающим с выхода схемы сравнения 19. Адрес маркера сшредепяется кодом, находящимся в блоке адреса 1.. Формирователь видеосигнала 16, на вход которого поступают сигналы координатной сетки с формирователя 17, сигналы маркера, синхросигналы и информация, считанная из контролируемой матрицы памяти 27, формирует полный видеосигнал, который поступает на вход телевизионного приемника 15. Блок местного управления 6 осуществляет считывание и перезапись (т.е. дозапись, корректирование И1Ш смену) информации в контролируемой матрице памяти 27, в соотве ствии с тестом перезаписи, в автоматическом и геи ручном режимах. При этом логический блохе 23 определяет и запоминает состояние выбранной запоминающей ячейки, разрешает или Запрещает подачу сигналов записи, вьщает сигналы для индикации в блок 3. Блок считывания 24 осуществляет параплепьную выборку информации из контролируемой матртцы 27 и выдачу ее последовательно на вход формирователя видеосигналов 16, ключи 26 осуществляют коммутацию шин контролируемой матрицы памяти 27; генераторы 25 вырабатывают сигналы записи и О, считывания, компарирования и подзапирающего напряжения, необходимые для перезаписи и считывания информации формирователь сигналов временной диаграммы 22 формирует сигналы и временные соотнощения, необходимые дли работы генераторов 25; дёщифратор 21 осуществляет дещифрацию кода координат. В режиме считывания по входу 13 в блок местного управления 6 поступает код координат элементов разложения инормационного поля. В соответствии с этим кодом производится последовательный опрос каждой адресной щины контролируемой матрицы памяти 27 и выборка информации с разрядных щин, с которых она выбирается столько раз, сколько телевизионных строк составляет элемент, отображающий запоминающую ячейку на экране телевизионного приемника 15. С выхода формирователя маркерных сигналов 18 в блок местного управления 6 поступают сигналы вертикальных линий координатной сетки, с помощью которых осуществляется последовательное считывание содержимого разрядных шин матрицы. Режим перезаписи подразделяется на ручной и автоматический. В ручном режиме по желанию оператора производится выбор запоминающей ячейки и ее перезапись. С помощью органа управления маркером, расположенным в блоке управления 2, устанавливают маркер на выбранный элемент осуществляя тем самым выбор запоминающей ячейки. При этом синхросигналы генератора 4, период следования которых кратен периоду следования кадровых синхросигналов и больше его, поступают в блок управления 2 на орган управления маркером, который направляет сигналы в необходимый канал - вверх, вниз, влево или вправо - и далее через 4юрмирователь тестовых сигналов 5 на управпяюший вход блока адреса 1. Этим обеспечивает перемещение маркера. За тем органами регулировки бпока местного управления 6 устанавливают параметры сигналов записи и считывания и осуществляют перезапись выбранной запоминающее ячейки. При этом сигнапы 3; пись 1 или Запись О с блока управле НИИ 2 через формирователь 5 поступают в блок местного управления 6, разрешая выдачу соответствукишх сигналов записи, поступакхцих на выбранную запоминающую ячейку контролируемой матрицы памяти i 27. .. В автоматическом режиме осуществля ется контроль на функционирование с по-; мощью тестов перезаписи. Органами yibравления режимом перезаписи блока мест ногр управления 6 задают режим переза- .писи, выбирают пер еключатепем формирователя тестовых сигналов 5 необходимый тест перезаписи, а затем нажимают на кнопку Пуск и наблюдают за процессом перезаписи по экрану телевизионного приемника 15. При этом из блока управления 2 поступают сигналы Сброс, Автомат и Пуск, которые переводят устройство в автоматический режим работь. При необходимости останова теста перезаписи нажимают на кнопки Стоп запрещая подачу сигналов записи. Технико-экономическое преимущество предлагаемого устрюйства заключается в бопее высокой достоверности контроля матриц памяти по сравнению с известным Формула изобретения 1. Устройство для контроля матриц памяти, содержащее блок управления, телевизионный приемник, формирователь видеосигналов, формирователь сигналов координатной сетки, схему сравнения, гене ратор синхросигналов и блок адреса, причем вход телевизионного приемника под ключен к выходу формирователя видеосигналов, первый вход которого соединен с первым выходом генератора синхросигналов, а второй вход - с первым выходом формирователя сигналов координатной сетки, вход которого псщкпючен к первому входу схемы сравнения и второму выходу генератора синхросигналов, третий выход которого соединен со входом бпока управления, отпичаюшееся тем, что с целью повышения достоверности контроля, оно содержит формирователь тестовых сигналов, группу коммутаторов, блок мест ного управления, блок индикации и формирователь маркерных сигаалов, первый и второй входы которого подключены соответственно к первому вхопу и выходу схемы сравнения, первый выход соединен с третьим входом формирователя видеосигналов, а второй выход - с пер вым входом бпока местного управления, второй вход которого соединен со вторым выходом формирователя сигналов координатной сетки, одни из входов коммутаторов группы подключены к первому входу схемы сравнения, а другие входы - к выходам бпока адреса, второму входу схемы сравнения и первому входу формироватепя тестовых сигнапов, второй вход которого соединен с выходом бпока управпения, а один из выходов - со входом бпока адреса, другие выходы формирователя тестовых сигнапюв подключены соответственно к третьему и четвертому входам блока местного управпения, пятый вход которого соединен с четвертым выходом генератора синхросигнапов, а шестой вход подключен к выходам коммутаторов группы, информационный и управляющие выходы блока местного управпения соединены соответственно с четвертым входом формирователя видеосигнапов, со входами управления коммутаторов группы и третьим входом формироватепя тестовых сигналов, индикаторный выход соединен со входом блока индикации, а седьмой вход и контроппзные выходы явгшются соответственно входом и выходами устройства. 2. Устройство по п. 1, отличают е е с я тем, что блок местного управления содержит логический блок, блок считывания, группу ключей, группу генераторов сигнапов, формирователь сигналов временной диаграммы и дешифратор, причем входы ключей соединены соответственно с выходом дешифратора и одними из выходов формирователя сигналов временной диаграммы и генераторов сигналов группы входы и другие выходы которых подключены соответственно к другим .выходам формирователя сигнапов временной диаграммы и к одним из входов блока считывания, выход которого соединен с одним из входов логического блока, другие входы которого, входы дещифрауора и формирователя сигнапов временной диаграммы, другие входы бпока считывания ялявляются входами блока местного управления, выходами которого являются выходы логического блока, блока считывания и ключей. Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР № 524227, кл. G 11 С 29/ОО, 1975.. 2.Авторское свидетельство СССР № 698056, кл. G 11 С 29/ОО, 1977 (прототип).

Похожие патенты SU898507A1

название год авторы номер документа
Устройство для контроля матриц памяти 1982
  • Асадов Гусейн Ага Оглы
  • Зуев Владимир Максимович
SU1027780A2
Устройство для контроля памяти 1978
  • Румянцев Владимир Константинович
  • Мовчан Александр Андреевич
SU765884A1
Устройство для отображения информации на экране телевизионного индикатора 1986
  • Карпилович Владимир Юрьевич
  • Петрусев Сергей Сергеевич
  • Мухарский Александр Матвеевич
  • Тарнопольский Александр Иосифович
  • Тютин Николай Борисович
SU1357998A1
Устройство для контроля блоковОпЕРАТиВНОй пАМяТи 1979
  • Григорьев Олег Александрович
  • Фролов Андрей Георгиевич
  • Семьянов Валерий Николаевич
SU824317A1
Устройство для контроля памяти 1983
  • Бардин Александр Львович
  • Селитков Юрий Викторович
  • Шапилов Владимир Дмитриевич
  • Шубников Сергей Константинович
SU1129656A1
Устройство для контроля блоков памяти 1980
  • Крупников Григорий Петрович
  • Марков Игорь Александрович
  • Орлов Борис Владимирович
  • Сергеев Михаил Петрович
  • Суворов Вячеслав Васильевич
SU942158A1
Преобразователь телевизионных стандартов 1987
  • Данилов Алексей Юрьевич
  • Соловьев Анатолий Александрович
  • Миллер Владимир Владимирович
  • Алексеев Владимир Алексеевич
SU1506591A1
Устройство для контроля блоков памяти 1985
  • Безручко Николай Иванович
  • Фаткулин Равиль Зигангаряевич
  • Цепляев Виктор Константинович
  • Мироненко Евгений Борисович
SU1270799A1
Устройство для считывания и отображения графической информации 1986
  • Кожуховский Георгий Васильевич
  • Ивкин Сергей Васильевич
SU1506459A1
ГЕНЕРАТОР ОТРАЖЕННЫХ РАДИОЛОКАЦИОННЫХ СИГНАЛОВ ОТ ВЗВОЛНОВАННОЙ МОРСКОЙ ПОВЕРХНОСТИ 2004
  • Даль В.С.
  • Ефимов В.В.
  • Кручинецкий М.Ф.
  • Музалевский А.В.
  • Петерков В.А.
  • Филиппов Д.Г.
  • Яськов С.Н.
RU2253130C1

Иллюстрации к изобретению SU 898 507 A1

Реферат патента 1982 года Устройство для контроля матриц памяти

Формула изобретения SU 898 507 A1

SU 898 507 A1

Авторы

Асадов Гусейн Ага Оглы

Гаряинов Станислав Александрович

Зуев Владимир Максимович

Исмаилов Тофик Кязим Оглы

Даты

1982-01-15Публикация

1980-04-28Подача