(54) ФУНКЦИОНАЛЬНЫЙ АНАЛОГОи-ЦИФРОВОЙ: ПРЕОБРАЗОВАТЕЛЬ
название | год | авторы | номер документа |
---|---|---|---|
Аналого-цифровой преобразователь | 1980 |
|
SU1042174A1 |
Аналого-цифровой преобразователь | 1980 |
|
SU1112549A1 |
Аналого-цифровой преобразователь на приборах с зарядовой связью | 1980 |
|
SU947959A1 |
Система связи с относительной фазовой и фазоимпульсной модуляцией | 1987 |
|
SU1559421A1 |
ИЗМЕРИТЕЛЬ ХАРАКТЕРИСТИК ФАЗОВЫХ ФЛУКТУАЦИЙ | 1992 |
|
RU2041469C1 |
Устройство для воспроизведения фазоразностного сигнала | 1978 |
|
SU750553A1 |
Аналого-цифровой преобразователь | 1983 |
|
SU1181144A1 |
МНОГОКАНАЛЬНЫЙ ЦИФРОВОЙ КОРРЕЛЯТОР | 1972 |
|
SU337784A1 |
ТАНКОВЫЙ БАЛЛИСТИЧЕСКИЙ ВЫЧИСЛИТЕЛЬ | 1987 |
|
RU2226715C2 |
ИЗМЕРИТЕЛЬ СПЕКТРАЛЬНЫХ ПАРАМЕТРОВ РАДИОСИГНАЛОВ | 1994 |
|
RU2080608C1 |
1
Изобретение относится к устройствам импульсной техники и предназначено для использоваявя в измерительных приборах, устройствах автоматического управления, в системах сбора и обработки данных.
Иэвестея аналого-отфровой преобразоватвш на основе приборов с зарядовой связью, содержащий источник входного сигнала, выход которого соединен с входом устройства выборки ваг.одного сигнала, -3, последовательно соединенных устройств задержки и запомшшния сягнала, 2 -1 детекторов сигаала и сдвавговой регистр, щвтем выход устройства выбсфхи входного сигнала ос входом первого устройства залержкя я эатяивнавия сзагнала, каждое из нечетных устройств и аапсвущнаняя сигнала попарно соединены с входакЛЕ детекторов сЕПшпа, выходы соединены с входами паралле7о но-лоследоватепьного сдвигового регистра fl .
Недостатком известного преобразователя является большой период квантования входного сигнала, что существенно снижает eix) быстродействие.
Цепь изобрете101я - уменьшение периода квантовйНЕЯ функциональногч) аналогх хшфроБого преобразователя.
Поставленная цель достигается тем, что в функциональный аналого-цифровой преобразователь, содержащий источник
10 входного сигнала, выход которого соединен с входом устройства выборки входного сигнала, выход которого соединен, с входом первохх из 2 - 1, последовательно соединенных устройств задерж15ки и запоминания сигнала, где п - число двоичных разрядов, прея этом BTojSjie выходы нечетных устройств задержки и запоминания сигнала соединены с входами п детекторов, выходы которых
20 соединены с вторыми входами четных устройств задержка и запоминания сигнала, выход первого детектора дополнительно соединен с входс первого сдвигового решстра, выход которого соет аен с первой выхошой шиной, доповшитейыю хшедены п -2 сдвиговых ре гястра, входы которых соединены с выходаь детекторов, а ы 1ходы - с соответстгвукшшми п -2 выходными шинами. На чертеже представлена блок-схема функшюнапьного аналого-чшфрового преУстройство источник выходного сигнала 1, устройство выборки вхо ного сэесгнала 2, устройства задержки и запоминания озгналов 3-7, детекторы сигналсф 8-1О, сдвиговые регистры 11 и 12, выходные шины 13-15. Функциональный аналого-цифровой преобразователь работает следующем образом. В начальный момент времени t О устройство выборки входного сигнала 2 осуществляет временную выГюрку выход нога заряда ) , пропорешьнального входному сигналу 1)(0), с выхода источника входного сигнала 1. В момент времени t Т, где Т - период тактовых ш шульсов питания, заряд Gio i) ,g,y(0} выхода устройства выборки вхо ного сигнала 2 поступает на вход устройства задержки и запоминания сигнала 3 и запоминается на его выходе, который соешшен с входом детектора сигнала 8. Одновременно устройство выборки вы ходного сигнала 2 осуществляет форкйированне эталсйшого заряда Glj равного I61 вх макс Вх ммн тде9. максимальное и мишхмальное значения входного заряды соответственно, обеспечивающие условояя симметричного уравновешивания преобразуемого заряда и логарифмической функци игальной зависимости. В времени t 2 Т эталонны заряд Gig поступаегг ка входустройства и запоминания сигнала 3, на втором выходе крторого появляется скгнал, пропоршональный .1,0) - Gi. Одновременно устройство выборки входногосигнала 2 осуществляет очеред ную выборку входного заряда 0,ех ( Т) На вход устройства задержки и запоминаний сигнала 4 поступает входной заряд Ъ% iO) . Если «то вырабатывается на выходе детктора сигнала 8 логический сигнал Gt-i 1 и происходвгр депеоие заряда (.0) хранящегося в устройстве задержки и запоминания 4, на величину , если ) рабаяывается логический сигнал О. Логический сигнал 0 вводится в сдвиговый регистр 11. Сдвиговые регистры 11 и 12 обеспечивают одновременный съем с выводов 13-15 параллельного кода, соответствующего одной из выборок входного сигнала. В момент времени i « 3 Т на вход устройства задержки Е n-l запоминания 5 поступает заряд ) , а на вход, устройства задержки и запсьминания сигаала 4 - заряд filj/l Далее аналогяч1 им образом происходит выработка кодового сигнала c(«j, запись его в сдвиговый регистр 12 и деление сдвигаеглых зарядов GL.,tO)b %/t на в« пичину д йЛ-ЭМ b соответственно. В конце преобразования при t 6 Т на выводах 13-15 по$шится параллельный двоичный а , do , 0 преобразуемого сигнаТаким образом, в фушшиональном аналоге- ди ювом преобразователе время преобразования равно 2 , Т, при этом период квантования равен 2 Т, так как одновременно происходят преобразования п выборок входного сигнала. Формула изобретения Функциональный аналогочцифровой преобразователь, содержащий источник входного сигнала, выход которого соединен с входом устройства выборкЗн входного оигнада, выход которогчэ соединен с входом из 2 последовательно соединенных устройств задержки и запоминания сигнала, где п - число двоичных разрядов, при этом вторые выходы нечетных устройств и запоминания сигнала соединены с входами п детекторов, выходы которлх соединены с вторыми юсодами учетных устройств задержки и запоминания сшиала, выход первого детшич ра дополншельно соединен с входом первого сдвигового регистра, ВЕЛход которого соединен с первой выходной шиной, о т л и ч а ю щ и и с я тем, что, с целью уменьшения перио5ИЗаз 94
да квантования, введшы п-2 сдвшх)Вь8ГИс гоч
решстра, входы которых соешшеяы спринятые во вввманве прв аксэгертч
выходами детекторов, а выходы - с соот-.1. Патеят США Mb 39О3543,
вегствукшшмв п-2 выходными шинами.кл. 357-24, 1978 (nporarot).
1
Н
15 О
И
h4IH
Авторы
Даты
1982-06-23—Публикация
1980-10-13—Подача