1
Изобретение относится к импульсной технике и может быть использовано в вычислительных устройствах и контрольно-проверочной аппаратуре.
Известно устройство для задержки импульсов,содержащее счетчик, реверсивный счетчик, схему сравнения кодов, включенную между ними, переключатель, через который выход одного из разрядов счетчика подключен к вхо-ю дам элементов И, к вторым входам которых через элементы ИЛИ и переключатели подключены выходы распределителя, вход которого подключен к входу установки нуля счетчика, is к которому через элемент ИЛИ подключены выходы элементов И. Один из входов распределителя через переключатель подключен к входу реверсивного счетчика, входу установки нуля 2р распрр.делителя и входу установки нуля триггера, выход которого подключен к входу управления ключа, включенного в цепь подачи импульсов на
вход счетчика. Выход триггера через линию задержки и элемент ИЛИ соединен с входом установки нуля счетчика. Вход ключа соединен с источником импульсов высокой частоты, к входу триггера подключен выход генератора низкой частоты Tl3Это устройство сложно и не обладает достаточной точностью.
Известно устройство для задержки импульсов, содержащее делитель частоты, сдвигающий регистр, распределитель импульсов, переключатели, элемент И, первый вход которого соединен с выходом триггера, один из входов которого подключен к установочным входам сдвигаЬщего регистра и распределителя импульсов, выход делителя частот 1 через первый переключатель подключен к второму входу элемента И,выход которого соединен с первым входом сдвигающего регистра, выходы сдвигающего регистра через
39
второй переключатель подключены к второму входу сдвигающего регистра и входу распределителя импульсов 2}.
8 таком устройстве за счет более сложной схемы достигается некоторое повышение точности задержки импульсов, jKOTopoe, однако, в ряде слу- ча.ев 1оказывается недостаточным.
Целью изобретения является повышение точности.
Поставленная цель достигается тем, что в устройство для задержки импульсов, содержащее делитель частоты,, тактовый вход которого подключен к тактовому входу устройства, распре делитель, входы которого соединены с неподвижнь1ми контактами первого переключателя, а тактовый вход подключен к выходу делителя частоты, второй переключатель, введен дешифратор, первый вход которого подключен к подвижному контакту первого переключателя, а вторые входы соединены через второй переключатель с соответствующими выходами делителя частоты, при этом входы установки начального состояния делителя частоты и распределителя импульсов объединены между собой и соединены с входом -устройства.
На чертеже представлена функциональная схема устройства.
Устройство содержит делитель частоты 1, распределитель импульсов 2, дешифратор 3, переключатели i и 5. Выход последнего разряда 6 делителя частоты 1 соединен с тактовым входом
7распределителя импульсов, один из выходов которого через переключатель t подключен к первому входу
8дешифратора 3. Остальные входы дешифратора Э соединены с выходами соответствующих разрядов 10 делителя частоты. Входы установки начально го состояния 11 и 12 соответственно делителя частоты 1 и распределите-ля импульсов 2 объединены и соединен с первым входом устройства. Второй вход 13 делителя частоты 1 подключен к источнику периодической последовательности импульсов.
Устройство работает следующим образом.
В исходном положении на выходе дешифратора сигнал отсутствует в связи с тем, что выходы всех разрядов распределителя импульсов находятся в состоянии логического нуля. На тактовый вход 13 делителя масто6774
ты 1 подается периодическая последовательность импульсов. С выхода последнего разряда 6 делителя частоты 1 на тактовый вход распределителя импульсов подается периодическая последовательность импульсов с частотой в К раз меньшей частоты тактового генератора (li - коэффициент деления частоты).
При подаче на первый вход устройства входного сигнала производится установка начального, например, нулевого, состояния делителя частоты и запись высокого потенциала на выход первого разряда распределителя импульсов. При этом делитель частоты останавливается, т.е. последовательность импульсов на выходе его последнего разряда прекращается. После окончания сигнала на первом входе всего устройства работа делителя частоты продолжается от его начального состояния.
Известно, что любой делитель часТО.ТЫ с коэффициентом деления К должен иметь ровно К различных состояний, определяемых распределением потенциалов на выходах входящих в его состав элементов памяти. Известно 1;экже, что М-разрядный распределитель импульсов имеет М различных состояний, характеризующихся наличием высокого потенциала на выходе одного из его М разрядов.
Таким образом, всего в рассматриваемом устройстве имеется К-М состояний, каждое из которых может быть выделено соответствующим подключением входов дешифратора. Тогда, если дешифратор подключен таким образом,
° чтобы выделить произвольное N.c°c тояние (), то через время, равное N периодам частоты, подаваемой на тактовый вход всего устройства, на его выходе появится задержанный импульс, длительность которого равна одному периоду входной частоты.
В предлагаемом устройстве задержка импульсов реализована наибольшая точность, достижимая в устройствах
дискретного действия без применения элементов аналоговой техники и равная одному периоду тактового сигнала. Кроме того, устройство имеет более простую по сравнению с прототипом схему, так как распределитель импульсов, кроме того, что входит в цепь элементов, обеспечивающих требуемую задержку, выполняет также
Функцию элемента, обеспечивающего однократность срабатывания, так как после поступления К-М входных импульсов все разряды распределителя импульсов принимают низкие потенциалы, запрещающие срабатывание дешифратора, и в дальнейшем(до наступления очередного сигнала начальной установки по первому входу) появление выходных импульсов невозможно.
Формула изобретения
Устройство для задержки импульсов, содержащее делитель частоты, тактовый вход которого подключен к тактовому входу устройства, распределитель, входы которого соединены с неподвижными контактами первого переключателя,
а тактовый вход подключен к выходу делителя частоты, второй переключатель, отличающееся тем, что, с целью повышения точности, в него введен дешифратор, первый вход которого подключен к подвижному контакту первого переключателя, а вторы входы соединены через второй переключатель с соответствующими выходами делителя частоты, при этом входы установки начального состояния делителя частоты и распределителя импульсов объединены между собой и соединены с входом устройства.
Источники информации, принятые во внимание при экспертизе
1.Авторское свидетельство СССР№ 336660, кл. Н 03 К 5/13, 0.05.70
2.Авторское свидетельство СССР
№ 519856, кл. Н 03 К 5/13, 01.07.7.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для задержки импульсов | 1980 |
|
SU921066A1 |
Делитель частоты | 1980 |
|
SU921095A1 |
Устройство для формирования тестовых воздействий | 1985 |
|
SU1379785A1 |
Устройство для вычисления показателя экспоненциальной функции | 1983 |
|
SU1129611A1 |
Устройство для записи цифровой информации | 1986 |
|
SU1316037A1 |
Устройство для функционального контроля цифровых блоков | 1989 |
|
SU1656538A1 |
Устройство для вычисления показателя экспоненциальной функции | 1985 |
|
SU1270770A1 |
Устройство для деления | 1988 |
|
SU1532921A1 |
Устройство асинхронного сопряжения синхронных двоичных сигналов | 1987 |
|
SU1552388A2 |
Устройство для измерения интервалов между центрами импульсов | 1980 |
|
SU938249A1 |
Авторы
Даты
1982-08-15—Публикация
1980-07-22—Подача