(54) ПРОГРА№ШОЕ УОТРОЙСТЮ
название | год | авторы | номер документа |
---|---|---|---|
Программное устройство | 1982 |
|
SU1305625A2 |
Устройство для контроля оперативных запоминающих блоков | 1980 |
|
SU890442A1 |
СИСТЕМА ПРОГРАММНОГО УПРАВЛЕНИЯ ГРУППОЙ ЕДИНИЦ ТЕХНОЛОГИЧЕСКОГО ОБОРУДОВАНИЯ | 1991 |
|
RU2020537C1 |
Автоматический анализатор для определения содержания металлов в растворах | 1979 |
|
SU864021A1 |
Автоматический балансировочный станок | 1985 |
|
SU1226089A1 |
Ассоциативное запоминающее устройство | 1990 |
|
SU1795521A1 |
Буферное запоминающее устройство | 1985 |
|
SU1280456A1 |
Ассоциативная запоминающая матрица | 1980 |
|
SU920841A1 |
Устройство для программного управления | 1982 |
|
SU1083159A1 |
УСТРОЙСТВО ОГРАНИЧЕНИЯ ДОСТУПА К СЕКТОРАМ ЖЕСТКОГО ДИСКА | 2007 |
|
RU2359317C2 |
Изобретение относится к импульсной технике, в частности к цифровым программньам устройствам. . .
Известны программные устройства, содержащие счетчик и дешифраторы {.1J.
Однако эти устройства не могут быть использованы в случае, если вы- давае1 ие команды должны запоминаться.
Известны также программные устройства, содержащие последовательно соединенные накопители, схекы фиксации команд и элемент совпадения, при зтом выход первого накопителя соединен с входами всех схем фиксации, а выходы каждого последующего накопителя соединены с входами всех последующих схем фиксации, вход первого накопителя соединено выходом элемента совпадения, а управляющий вход элемента совпадения соединен с управляющим входом первого накопителя и схема фиксации 2 D.
Недостатком известных устройств является низкая достоверность формирования команд из-за низкой помехоустойчивости схемы.
Целью изобретения является повышение помехозащищенности устройства.
Указанная цель достигается тем, что в программном устройстве,, содержащем последовате льно соединенные накопители, схемы .фиксаций команд и элемент совпадения, при этом выход первого накопителя соединен с входами всех схем фиксации, а выход каждого последунмцего накопителя соединен с входами всех последукаднх схем
10 фиксации, вход первого накопителя соединен с выходом элемента совпадения, а управляющий вход элемента совпадения соединен с управлянийим входом первого накопителя и схемы фикса15ции , выход каждой схемы .фиксации соединен с управляющими входами последующей схемы фиксации и накопителя.
На чертеже представлена блок-схема устройства.
20
Устройство содержит накопители , схема . фиксации команд, элемент 3 совпадения, вход 4 программного устройства, управляющий вход 5 программного устройства, выходи 6
25 программного устройства, ыход переполнения каждого накопителя соединен с информационным входом следующего накопителя. Выходы разрядов каждого накопителя соединены с входами соот30ветствующих схем фиксации команд, а
Авторы
Даты
1983-01-23—Публикация
1980-03-28—Подача