ФУНКЦИОНАЛЬНАЯ СТРУКТУРА КОРРЕКТИРОВКИ АРГУМЕНТОВ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S''i] ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) Российский патент 2009 года по МПК G06F7/50 

Описание патента на изобретение RU2362204C9

Текст описания приведен в факсимильном виде.

Похожие патенты RU2362204C9

название год авторы номер документа
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА КОРРЕКТИРОВКИ АРГУМЕНТОВ ПРОМЕЖУТОЧНОЙ СУММЫ ±[Si] ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) 2007
  • Петренко Лев Петрович
RU2378681C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА УСЛОВНО "i" РАЗРЯДА ПАРАЛЛЕЛЬНОГО СУММАТОРА ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) В ЕЕ ПОЗИЦИОННО-ЗНАКОВОМ ФОРМАТЕ f(+/-) 2008
  • Петренко Лев Петрович
RU2380741C1
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО ПОЗИЦИОННО-ЗНАКОВОГО СУММАТОРА АРГУМЕНТОВ СЛАГАЕМЫХ ДВУХ ФОРМАТОВ ДВОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(2) И ПОЗИЦИОННО-ЗНАКОВОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+/-) (ВАРИАНТЫ) 2008
  • Петренко Лев Петрович
RU2390050C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ИЗБИРАТЕЛЬНОГО ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ АРГУМЕНТОВ ФОРМАТА ДВОИЧНОЙ СИСТЕМЫ f(2) 2008
  • Петренко Лев Петрович
RU2373640C1
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО ПОЗИЦИОННО-ЗНАКОВОГО СУММАТОРА f(+/-) ДЛЯ КОМБИНАЦИОННОГО УМНОЖИТЕЛЯ, В КОТОРОМ ВЫХОДНЫЕ АРГУМЕНТЫ ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ ПРЕДСТАВЛЕНЫ В ФОРМАТЕ ДВОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(2) (ВАРИАНТЫ) 2008
  • Петренко Лев Петрович
RU2380740C2
ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ИЗБИРАТЕЛЬНЫМ ЛОГИЧЕСКИМ ДИФФЕРЕНЦИРОВАНИЕМ d*/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S ] МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ СЛАГАЕМЫХ ±[n]f(+/-) и ±[m]f(+/-) (ВАРИАНТЫ) 2009
  • Петренко Лев Петрович
RU2424548C1
ВХОДНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) (ВАРИАНТЫ) 2007
  • Петренко Лев Петрович
RU2378682C2
ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ПРОЦЕДУРОЙ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ МИНИМИЗИРОВАННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ ±[n]f(+/-) И ±[m]f(+/-) (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) 2009
  • Петренко Лев Петрович
RU2427028C2
СПОСОБ ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ 2006
  • Петренко Лев Петрович
RU2362205C2
УСТРОЙСТВО ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ 2006
  • Петренко Лев Петрович
RU2363978C2

Иллюстрации к изобретению RU 2 362 204 C9

Реферат патента 2009 года ФУНКЦИОНАЛЬНАЯ СТРУКТУРА КОРРЕКТИРОВКИ АРГУМЕНТОВ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S''i] ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является упрощение функциональной структуры сумматора. Каждый разряд сумматора выполнен в виде двух эквивалентных по структуре каналов - положительного и условно отрицательного, при этом в одном из вариантов выполнения i-й разряд каждого канала содержит шесть элементов ИЛИ-НЕ. 9 н.п. ф-лы, 41 ил.

Формула изобретения RU 2 362 204 C9

1. Функциональная структура корректировки аргументов промежуточной суммы ±[S3i] параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов корректировки аргументов, и каждый канал «i» разряда включает три логические функции f1(&)-И, f2(&)-И и f3(&)-И, которые формируют преобразованные аргументы (+S4i)1 или (-S4i)1, (+S4i)2 или (-S4i)2 и (+S4i)3 или (-S4i)3, и функциональные выходные связи которых являются функциональными входными связями логической функции f1({)-ИЛИ, которая формирует выходной аргумент +S5i или -S5i, а две функциональные дополнительные входные связи которой являются входными связями канала для приема аргументов (+S4i-1)1 или (-S4i-1)1 и (+S4i-1)3 или (-S4i-1)3 условно «i-1» разряда, а функциональная выходная связь логической функции f1({)-ИЛИ является одновременно функциональной выходной связью канала для подачи аргумента +S5i или -S5i в противоположный по знаку канал и первой функциональной входной связью логической функции f4(&)-И, вторая функциональная входная связь которой является функциональной выходной связью логической функции
первая функциональная входная связь которой является функциональной входной связью канала для приема аргумента -S5i или +S5i с противоположного по знаку канала условно «i» разряда, при этом функциональные выходные связи логических функций f1(&)-И и f3(&)-И, которые формируют преобразованный аргумент (+S4i)1 или (-S4i)1 и (+S4i)3 или (-S4i)3 условно «i» разряда также являются функциональными выходными связями канала, а функциональные входные связи этих функций являются функциональными входными связями канала для приема аргументов промежуточной суммы -S3i или +S3i условно «i» разряда и -S3i-1 или +S3i-1 условно «i-1» разряда для логической функции f1(&)-И и для приема аргументов промежуточной суммы -S3i или +S3i условно «i» разряда, аргументов промежуточной суммы с измененным уровнем аналогового сигнала или условно «i-1» разряда и аргументов промежуточной суммы -S3i-2 или -S3i-2 условно «i-2» разряда для логической функции f3(&)-И, при этом функциональные входные связи логической функции f2(&)-И являются функциональными входными связями канала для приема аргументов промежуточных сумм +S3i или -S3i условно «i» разряда и аргументов промежуточных сумм с измененным уровнем аналогового сигнала или условно «i-1» разряда, отличающаяся тем, что в условно «i» разряда каждого канала введена инвертирующая функция f1(&)-НЕ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

2. Функциональная структура корректировки аргументов промежуточной суммы ±[S3i] параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов корректировки аргументов, и каждый канал «i» разряда включает три логические функции f1(&)-И, f2(&)-И и f3(&)-И, которые формируют преобразованные аргументы (+S4i)1 или (-S4i)1, (+S4i)2 или (-S4i)2 и (+S4i)3 или (-S4i)3 и функциональные выходные связи которых являются функциональными входными связями логической функции f1({)-ИЛИ, которая формирует выходной аргумент +S5i или -S5i, а две дополнительные функциональные входные которой являются входными связями канала для приема аргументов (+S4i-1)1 или (-S4i-1)1 и (+S4i-1)2 или (-S4i-1)2 условно «i-1» разряда, а функциональная выходная связь логической функции f1({)-ИЛИ является функциональной выходной связью канала для подачи аргумента +S5i или -S5i в противоположный по знаку канал, при этом функциональные выходные связи логических функций f1(&)-И и f3(&)-И, которые формируют преобразованный аргумент (+S4i)1 или (-S4i)1 и (+S4i)2 или (-S4i)2 условно «i» разряда также являются функциональными выходными связями канала, а функциональные входные связи этих функций являются функциональными входными связями канала для приема аргументов промежуточной суммы -S3i или +S3i условно «i» разряда и -S3i-1 или +S3i-1 условно «i-1» разряда для логической функции f1(&)-И и для приема аргументов промежуточной суммы -S3i или +S3i условно «i» разряда, аргументов промежуточной суммы с измененным уровнем аналогового сигнала или условно «i-1» разряда и аргументов промежуточной суммы или условно «i-2» разряда для логической функции f3(&)-И, при этом функциональные входные связи логической функции f2(&)-И являются функциональными входными связями канала для приема аргументов промежуточных сумм +S3i или -S3i условно «i» разряда и аргументов промежуточных сумм с измененным уровнем аналогового сигнала или условно «i-1» разряда, каждый канал также содержит логическую функции f4(&)-И, отличающаяся тем, что в условно «i» разряда каждого канала введены логическая функция и инвертирующие функции и при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

3. Функциональная структура корректировки аргументов промежуточной суммы ±[S3i] параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов корректировки аргументов и каждый канал «i» разряда включает три логические функции f1(&)-И, f2(&)-И и f3(&)-И, при этом функциональные выходные связи логических функций f1(&)-И и f3(&)-И, которые формируют преобразованный аргумент (+S4i)1 или (-S4i)1 и (+S4i)2 или (-S4i)2 условно «i» разряда, являются функциональными выходными связями канала, а функциональные входные связи этих функций являются функциональными входными связями канала для приема аргументов промежуточной суммы -S3i или +S3i условно «i» разряда и -S3i-1 или +S3i-1 условно «i-1» разряда для логической функции f1(&)-И и для приема аргументов промежуточной суммы -S3i или +S3i условно «i» разряда, аргументов промежуточной суммы с измененным уровнем аналогового сигнала или условно «i-1» разряда и аргументов промежуточной суммы или условно «i-2» разряда для логической функции f3(&)-И, при этом функциональные входные связи логической функции f2(&)-И, которая формирует преобразованный аргумент +S4i или -S4i, являются функциональными входными связями канала для приема аргументов промежуточных сумм +S3i или -S3i условно «i» разряда и аргументов промежуточных сумм с измененным уровнем аналогового сигнала или условно «i-1» разряда, отличающаяся тем, что в условно «i» разряда каждого канала введены логические функции и при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

4. Функциональная структура корректировки аргументов промежуточной суммы ±[S3i] параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов корректировки аргументов, отличающаяся тем, что в условно «i» разряда каждого канала введены логические функции и при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

5. Функциональная структура корректировки аргументов промежуточной суммы ±[S3i] параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов корректировки аргументов, и каждый канал «i» разряда включает логическую функцию f1(&)-И, вторая функциональная входная связь которой является выходной функциональной связью логической функции первая функциональная входная связь которой является функциональной связью канала для приема аргумента -S5i или +S5i с противоположного по знаку канала, отличающаяся тем, что в условно «i» разряда каждого канала введены логические функции и при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

6. Функциональная структура корректировки аргументов промежуточной суммы ±[S3i] параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов корректировки аргументов и каждый канал «i» разряда включает логическую функцию f1(&)-И, отличающаяся тем, что в условно «i» разряда каждого канала введены логические функции и при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

7. Функциональная структура корректировки аргументов промежуточной суммы ±[S3i] параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов корректировки аргументов, и каждый канал «i» разряда включает логическую функцию f1(&)-И, отличающаяся тем, что в условно «i» разряда каждого канала введены логические функции f1(})-ИЛИ, f2(})-ИЛИ, f3(})-ИЛИ, и при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

8. Функциональная структура корректировки аргументов промежуточной суммы ±[S3i] параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов корректировки аргументов, и каждый канал «i» разряда включает логическую функцию f1(&)-И, функциональная входная связь которой является выходной функциональной связью логической функции первая функциональная входная связь которой является функциональной связью канала для приема аргумента -S5i или +S5i с противоположного по знаку канала, отличающаяся тем, что в условно «i» разряда каждого канала введены логические функции f1(})-ИЛИ, f2(})-ИЛИ, f3(})-ИЛИ и при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

9. Функциональная структура корректировки аргументов промежуточной суммы ±[S3i] параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов корректировки аргументов, и каждый канал «i» разряда включает логическую функцию f1(&)-И, первая функциональная входная связь которой является выходной функциональной связью логической функции f1(})-ИЛИ, которая формирует аргумент +S5i или -S5i и является функциональной связью канала для подачи его в противоположный по знаку канал, а вторая функциональная входная связь логической функции f1(&)-И является выходной функциональной связью логической функции первая функциональная входная связь которой является функциональной связью канала для приема аргумента -S5i или +S5i с противоположного по знаку канала, отличающаяся тем, что в условно «i» разряда каждого канала введены логические функции и при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

Документы, цитированные в отчете о поиске Патент 2009 года RU2362204C9

Аппарат для отделения сатурационной грязи от сахарного сока 1929
  • Житкевич К.Н.
SU23363A1
СУММИРУЮЩЕЕ УСТРОЙСТВО 1993
  • Виневская Л.И.
  • Станишевский О.Б.
  • Ерохин А.В.
  • Рыжих О.А.
RU2069009C1
Устройство для параллельного сложения чисел, представленных в двоичной знакоразрядной системе счисления 1989
  • Довгаль Виктор Митрофанович
  • Корольков Олег Филиппович
  • Леонов Евгений Иванович
  • Старков Федор Александрович
  • Тютюнов Дмитрий Николаевич
  • Шевелев Сергей Степанович
SU1727120A1
JP 62204332 A, 09.09.1987
JP 63197227 A, 16.08.1988.

RU 2 362 204 C9

Авторы

Петренко Лев Петрович

Даты

2009-07-20Публикация

2007-12-17Подача