ВХОДНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) (ВАРИАНТЫ) Российский патент 2010 года по МПК G06F7/50 

Описание патента на изобретение RU2378682C2

Текст описания приведен в факсимильном виде.

Похожие патенты RU2378682C2

название год авторы номер документа
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА УСЛОВНО "i" РАЗРЯДА ПАРАЛЛЕЛЬНОГО СУММАТОРА ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) В ЕЕ ПОЗИЦИОННО-ЗНАКОВОМ ФОРМАТЕ f(+/-) 2008
  • Петренко Лев Петрович
RU2380741C1
СПОСОБ ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ 2006
  • Петренко Лев Петрович
RU2375742C2
СПОСОБ ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ 2006
  • Петренко Лев Петрович
RU2362205C2
УСТРОЙСТВО ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ 2006
  • Петренко Лев Петрович
RU2363978C2
ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ИЗБИРАТЕЛЬНЫМ ЛОГИЧЕСКИМ ДИФФЕРЕНЦИРОВАНИЕМ d*/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S ] МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ СЛАГАЕМЫХ ±[n]f(+/-) и ±[m]f(+/-) (ВАРИАНТЫ) 2009
  • Петренко Лев Петрович
RU2424548C1
СПОСОБ ПРЕОБРАЗОВАНИЯ [m]f(+/-)→Uf([m]) МИНИМИЗИРОВАННОЙ СТРУКТУРЫ ПОЗИЦИОННО-ЗНАКОВЫХ АРГУМЕНТОВ [m]f(+/-) ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) В АРГУМЕНТ АНАЛОГОВОГО НАПРЯЖЕНИЯ Uf([m]) (ВАРИАНТ РУССКОЙ ЛОГИКИ) 2012
  • Петренко Лев Петрович
RU2501160C1
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА КОРРЕКТИРОВКИ АРГУМЕНТОВ ПРОМЕЖУТОЧНОЙ СУММЫ ±[Si] ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) 2007
  • Петренко Лев Петрович
RU2378681C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ИЗБИРАТЕЛЬНОГО ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ АРГУМЕНТОВ ФОРМАТА ДВОИЧНОЙ СИСТЕМЫ f(2) 2008
  • Петренко Лев Петрович
RU2373640C1
ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ПРОЦЕДУРОЙ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ МИНИМИЗИРОВАННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ ±[n]f(+/-) И ±[m]f(+/-) (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) 2009
  • Петренко Лев Петрович
RU2427028C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО ПОЗИЦИОННО-ЗНАКОВОГО СУММАТОРА АРГУМЕНТОВ СЛАГАЕМЫХ ДВУХ ФОРМАТОВ ДВОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(2) И ПОЗИЦИОННО-ЗНАКОВОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+/-) (ВАРИАНТЫ) 2008
  • Петренко Лев Петрович
RU2390050C2

Иллюстрации к изобретению RU 2 378 682 C2

Реферат патента 2010 года ВХОДНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является упрощение функциональной структуры сумматора и повышение быстродействия. Каждый разряд сумматора выполнен в виде двух эквивалентных по структуре каналов - положительного и условно отрицательного, при этом, в одном из вариантов выполнения, i-ый разряд каждого канала содержит два логических элемента ИЛИ, два логических элемента И-НЕ, два логических элемента НЕ, логический элемент И. 2 н.п. ф-лы, 13 ил.

Формула изобретения RU 2 378 682 C2

1. Входная структура параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по струкгуре логических функций положительного и условно отрицательного каналов суммирования слагаемых и каждый канал «i» разряда включает входные логические функции f1({)-ИЛИ и f1(&)-И-HE, две функциональные входные связи, которые являются функциональными связями приема входных аргументов +ni и +mi или -ni и -mi, в соответствующих каналах, а выходные функциональные связи этих логических функций, которые формируют преобразованные аргументы первой промежуточной суммы или и измененные по уровню аналогового сигнала аргументы или в соответствующих каналах, являются функциональными входными связями выходных логических функций f1(&)-И и f2(&)-И-НЕ, которые формируют преобразованные аргументы выходных промежуточных сумм без изменения уровня аналогового сигнала или и выходных аргументов промежуточных сумм с измененным уровнем аналогового сигнала или выходные функциональные связи которых являются выходными функциональными связями соответствующих по знаку каналов, отличающаяся тем, что дополнительно введены в каждый канал логическая функция f2({)-ИЛИ и инвертирующие функции f1(&)-HE и f2(&)-HE, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

«=& 1=» - инвертирующая функция f1(&)-HE или функция изменения активности аналоговых сигналов.

2. Входная структура параллельного сумматора в позиционно-знаковых кодах f(+/-), условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов суммирования слагаемых, и каждый канал «i» разряда включает логические функции f1(})-ИЛИ и f1(&)-И, отличающаяся тем, что дополнительно введены логические функции f1(}&)-ИЛИ-НЕ, f2(}&)-ИЛИ-НЕ и f3(}&)-ИЛИ-НЕ, при этом функциональные связи логических функций выполнены во входной структуре сумматора в соответствии с математической моделью вида

Документы, цитированные в отчете о поиске Патент 2010 года RU2378682C2

Аппарат для отделения сатурационной грязи от сахарного сока 1929
  • Житкевич К.Н.
SU23363A1
СУММИРУЮЩЕЕ УСТРОЙСТВО 1993
  • Виневская Л.И.
  • Станишевский О.Б.
  • Ерохин А.В.
  • Рыжих О.А.
RU2069009C1
Устройство для параллельного сложения чисел, представленных в двоичной знакоразрядной системе счисления 1989
  • Довгаль Виктор Митрофанович
  • Корольков Олег Филиппович
  • Леонов Евгений Иванович
  • Старков Федор Александрович
  • Тютюнов Дмитрий Николаевич
  • Шевелев Сергей Степанович
SU1727120A1
JP 62204332 A, 09.09.1987
JP 63197227 A, 16.08.1988.

RU 2 378 682 C2

Авторы

Петренко Лев Петрович

Даты

2010-01-10Публикация

2007-12-17Подача