ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ПРОЦЕДУРОЙ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ МИНИМИЗИРОВАННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ ±[n]f(+/-) И ±[m]f(+/-) (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) Российский патент 2011 года по МПК G06F7/505 

Описание патента на изобретение RU2427028C2

Текст описания приведен в факсимильном виде.

Похожие патенты RU2427028C2

название год авторы номер документа
ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ИЗБИРАТЕЛЬНЫМ ЛОГИЧЕСКИМ ДИФФЕРЕНЦИРОВАНИЕМ d*/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S ] МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ СЛАГАЕМЫХ ±[n]f(+/-) и ±[m]f(+/-) (ВАРИАНТЫ) 2009
  • Петренко Лев Петрович
RU2424548C1
СПОСОБ ФОРМИРОВАНИЯ ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА ПРЕОБРАЗОВАНИЯ УСЛОВНО МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ [n]f(+/-) И [m]f(+/-) В ФУНКЦИОНАЛЬНОЙ СТРУКТУРЕ СУММАТОРА f(Σ) БЕЗ СКВОЗНОГО ПЕРЕНОСА f(←←) И ТЕХНОЛОГИЧЕСКИМ ЦИКЛОМ ∆t → 5∙f(&)-И ПЯТЬ УСЛОВНЫХ ЛОГИЧЕСКИХ ФУНКЦИЙ f(&)-И, РЕАЛИЗОВАННЫЙ С ПРИМЕНЕНИЕМ ПРОЦЕДУРЫ ОДНОВРЕМЕННОГО ПРЕОБРАЗОВАНИЯ АРГУМЕНТОВ СЛАГАЕМЫХ ПОСРЕДСТВОМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ФУНКЦИОНАЛЬНЫЕ СТРУКТУРЫ ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТ РУССКОЙ ЛОГИКИ) 2013
  • Петренко Лев Петрович
RU2523876C1
СПОСОБ ПРЕОБРАЗОВАНИЯ СТРУКТУРЫ АРГУМЕНТОВ АНАЛОГОВЫХ ЛОГИЧЕСКИХ НАПРЯЖЕНИЙ «-/+»[m]f(+/-) - "ДОПОЛНИТЕЛЬНЫЙ КОД" В ПОЗИЦИОННО-ЗНАКОВУЮ СТРУКТУРУ МИНИМИЗИРОВАННЫХ АРГУМЕНТОВ ЛОГИЧЕСКИХ НАПРЯЖЕНИЙ [m]f(+/-) И ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) 2012
  • Петренко Лев Петрович
RU2502184C1
СПОСОБ ПРЕОБРАЗОВАНИЯ [m]f(+/-)→Uf([m]) МИНИМИЗИРОВАННОЙ СТРУКТУРЫ ПОЗИЦИОННО-ЗНАКОВЫХ АРГУМЕНТОВ [m]f(+/-) ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) В АРГУМЕНТ АНАЛОГОВОГО НАПРЯЖЕНИЯ Uf([m]) (ВАРИАНТ РУССКОЙ ЛОГИКИ) 2012
  • Петренко Лев Петрович
RU2501160C1
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА МЛАДШЕГО РАЗРЯДА СУММАТОРА f(Σ) ДЛЯ АРГУМЕНТОВ СЛАГАЕМЫХ [n]f(2) и [m]f(2) ФОРМАТА "ДОПОЛНИТЕЛЬНЫЙ КОД RU" (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) 2012
  • Петренко Лев Петрович
RU2524562C2
СПОСОБ ПРЕОБРАЗОВАНИЯ «-/+»[m]f(+/-) → [m]f(+/-) СТРУКТУРЫ АРГУМЕНТОВ АНАЛОГОВЫХ ЛОГИЧЕСКИХ СИГНАЛОВ «-/+»[m]f(+/-) - "ДОПОЛНИТЕЛЬНЫЙ КОД" В УСЛОВНО МИНИМИЗИРОВАННУЮ ПОЗИЦИОННО-ЗНАКОВУЮ СТРУКТУРУ АРГУМЕНТОВ [m]f(+/-) ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) 2012
  • Петренко Лев Петрович
RU2503123C1
ФУНКЦИОНАЛЬНАЯ ВТОРАЯ ВХОДНАЯ СТРУКТУРА УСЛОВНО РАЗРЯДА "j" СУММАТОРА f(Σ) С МАКСИМАЛЬНО МИНИМИЗИРОВАННЫМ ТЕХНОЛОГИЧЕСКИМ ЦИКЛОМ ∆t ДЛЯ АРГУМЕНТОВ СЛАГАЕМЫХ [n]f(2) И [m]f(2) ФОРМАТА "ДОПОЛНИТЕЛЬНЫЙ КОД RU" С ФОРМИРОВАНИЕМ ПРОМЕЖУТОЧНОЙ СУММЫ [S]  ВТОРОГО СЛАГАЕМОГО В ТОМ ЖЕ ФОРМАТЕ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) 2012
  • Петренко Лев Петрович
RU2480816C1
ФУНКЦИОНАЛЬНАЯ ПЕРВАЯ ВХОДНАЯ СТРУКТУРА УСЛОВНО "j" РАЗРЯДА СУММАТОРА f(Σ) С МАКСИМАЛЬНО МИНИМИЗИРОВАННЫМ ТЕХНОЛОГИЧЕСКИМ ЦИКЛОМ ∆t ДЛЯ АРГУМЕНТОВ СЛАГАЕМЫХ [n]f(2) И [m]f(2) ФОРМАТА "ДОПОЛНИТЕЛЬНЫЙ КОД RU" С ФОРМИРОВАНИЕМ ПРОМЕЖУТОЧНОЙ СУММЫ (S)  "УРОВНЯ 2" И (S)  "УРОВНЯ 1" ПЕРВОГО СЛАГАЕМОГО В ТОМ ЖЕ ФОРМАТЕ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) 2012
  • Петренко Лев Петрович
RU2480815C1
СПОСОБ ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА ФОРМИРОВАНИЯ ИНФОРМАЦИОННЫХ АНАЛОГОВЫХ СИГНАЛОВ ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ АРГУМЕНТОВ СОМНОЖИТЕЛЕЙ [n] И [m] - "ДОПОЛНИТЕЛЬНЫЙ КОД" УСЕЧЕННОЙ ПИРАМИДАЛЬНОЙ СТРУКТУРЫ УМНОЖИТЕЛЯ f(Σ) ДЛЯ ПОСЛЕДУЮЩЕГО НАКАПЛИВАЮЩЕГО СУММИРОВАНИЯ В СУММАТОРЕ f(Σ) И ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) 2011
  • Петренко Лев Петрович
RU2475813C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ВТОРОГО МЛАДШЕГО РАЗРЯДА, АКТИВИЗИРУЮЩАЯ РЕЗУЛЬТИРУЮЩИЙ АРГУМЕНТ (S)f(2) "УРОВНЯ 2" И (S)f(2) "УРОВНЯ 1" СУММАТОРА f(Σ) ДЛЯ АРГУМЕНТОВ СЛАГАЕМЫХ [n]f(2) И [m]f(2) ФОРМАТА "ДОПОЛНИТЕЛЬНЫЙ КОД RU" (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) 2012
  • Петренко Лев Петрович
RU2484518C1

Реферат патента 2011 года ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ПРОЦЕДУРОЙ ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ d/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ МИНИМИЗИРОВАННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ ±[n]f(+/-) И ±[m]f(+/-) (ВАРИАНТЫ РУССКОЙ ЛОГИКИ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия процесса преобразования аргументов. В одном из вариантов изобретения “i”-ый разряд функциональной структуры сумматора выполнен в виде положительного и условного каналов суммирования. При этом каждый канал содержит элементы, реализующие логические функции И, ИЛИ, ИЛИ-НЕ, И-НЕ и НЕ. 4 н.п. ф-лы.

Формула изобретения RU 2 427 028 C2

1. Функциональная входная структура сумматора с процедурой логического дифференцирования d/dn первой промежуточной суммы минимизированных структур аргументов слагаемых ±[n i]f(+/-)min и ±[m i]f(+/-)min, условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов суммирования слагаемых и каждый канал «i» разряда включает входные логические функции f1({)-ИЛИ и f1(&)-И-НЕ, две функциональные входные связи которых являются функциональными входными связями каналов для приема положительных входных аргументов +n i и +m i или входных условно отрицательных аргументов -n i и -m i в соответствующих каналах, а выходные функциональные связи этих логических функций, которые формируют преобразованные положительные аргументы первой промежуточной суммы +S 1i или условно отрицательные аргументы -S 1i и измененные по уровню аналогового сигнала положительные аргументы + S 2i или условно отрицательные аргументы - S 2i второй промежуточной суммы в соответствующих каналах являются функциональными выходными связями каналов и функциональными входными связями логической функции f7(&)-И, каналы сумматора включают также логические функции f1( & )-НЕ и f2({)-ИЛИ, отличающаяся тем, что в каждый канал дополнительно введены логические функции f1({& )-ИЛИ-НЕ, f2({& )-ИЛИ-НЕ, f1(&)-И - f6(&)-И и f8(&)-И - f10(&)-И, при этом функциональные связи логических функций в положительном канале сумматора выполнены в соответствии с математической моделью вида

где - логическая функция f1(})-ИЛИ; - логическая функция f1(&)-И;
где - логическая функция f1(}& )-ИЛИ-НЕ; - логическая функция f1(&)-И-НЕ;
«= & 1=» - логическая функция f1( & )-НЕ изменения активности аргумента аналогового сигнала; а в условно отрицательном канале сумматора выполнены в соответствии с математической моделью вида

2. Функциональная входная структура сумматора с процедурой логического дифференцирования d/dn первой промежуточной суммы минимизированных аргументов слагаемых ±[n i]f(+/-)min и ±[m i]f(+/-)min, условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов суммирования слагаемых и каждый канал «i» разряда включает входные логические функции f1({)-ИЛИ и f1(&)-И-НЕ, две функциональные входные связи которых являются функциональными входными связями каналов для приема входных положительных аргументов +n i и +m i и входных условно отрицательных аргументов -n i и -m i в соответствующих каналах, а выходные функциональные связи этих логических функций формируют соответственно преобразованные положительные аргументы второй промежуточной суммы + S 2i с измененным уровнем аналогового сигнала и условно отрицательные аргументы - S 2i с измененным уровнем аналогового сигнала второй промежуточной суммы и являются функциональными выходными связями каналов и функциональными входными связями логической функции f8(&)-И-НЕ, в соответствующих каналах, отличающаяся тем, что в каждый канал дополнительно введены логические функции f1({& )-ИЛИ-НЕ, f2({& )-ИЛИ-НЕ, f2(&)-И-НЕ - f7(&)-И-НЕ и f9(&)-И-НЕ - f12(&)-И-НЕ, при этом функциональные связи логических функций в положительном канале сумматора выполнены в соответствии с математической моделью вида

а в условно отрицательном канале сумматора выполнены в соответствии с математической моделью вида

3. Функциональная входная структура сумматора с процедурой логического дифференцирования d/dn первой промежуточной суммы минимизированных аргументов слагаемых ±[n i]f(+/-)min и ±[m i]f(+/-)min, условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов суммирования слагаемых и каждый канал «i» разряда включает входные логические функции f1({& )-ИЛИ-НЕ и f1(&)-И, две функциональные входные связи которых являются функциональными связями каналов сумматора для приема входных положительных аргументов +n i и +m i или входных условно отрицательных аргументов -n i и -m i в соответствующих каналах, а выходные функциональные связи этих логических функций, которые формируют преобразованные положительные аргументы первой промежуточной суммы + S 1i или условно отрицательные аргументы - S 1i с измененным уровнем аналогового сигнала и положительные аргументы +S 2i или условно отрицательные аргументов -S 2i второй промежуточной суммы в соответствующих каналах являются функциональными выходными связями каналов и функциональными входными связями логической функции f9({)-ИЛИ, отличающаяся тем, что в каждый канал дополнительно введены логические функции f1( & )-НЕ, f1({)-ИЛИ - f8({)-ИЛИ, f10({)-ИЛИ - f12({)-ИЛИ и f1(&)-И-НЕ, при этом функциональные связи логических функций в положительном канале сумматора выполнены в соответствии с математической моделью вида

а в условно отрицательном канале сумматора выполнены в соответствии с математической моделью вида

4. Функциональная входная структура сумматора с процедурой логического дифференцирования d/dn первой промежуточной суммы минимизированных аргументов слагаемых ±[n i]f(+/-)min и ±[m i]f(+/-)min, условно «i» разряд которой выполнен в виде двух эквивалентных по структуре логических функций положительного и условно отрицательного каналов суммирования слагаемых и каждый канал «i» разряда включает входные логические функции f1({& )-ИЛИ-НЕ и f1(&)-И, две функциональные входные связи которые являются функциональными связями каналов для приема входных положительных аргументов +n i и +m i или входных условно отрицательных аргументов -n i и -m i в соответствующих каналах, а выходные функциональные связи этих логических функций, которые формируют преобразованные положительные аргументы первой промежуточной суммы + S 1i или условно отрицательные аргументы - S 1i с измененным уровнем аналогового сигнала и положительные аргументы +S 2i или условно отрицательные аргументов -S 2i второй промежуточной суммы в соответствующих каналах являются функциональными выходными связями каналов и функциональными входными связями логической функции f8({& )-ИЛИ-НЕ, каналы также включают логическую функцию f3({)-ИЛИ и логическую функцию f2({& )-ИЛИ-НЕ, в которой функциональная выходная связь является функциональной входной связью логической функции f3({)-ИЛИ, в которой функциональная выходная связь является функциональной выходной связью канала для формирования результирующего положительного аргумента (+S i)1 или условно отрицательного аргумента (-S i)1 в соответствующем канале, отличающаяся тем, что в каждый канал дополнительно введены логические функции f1({)-ИЛИ, f2({)-ИЛИ, f3({& )-ИЛИ-НЕ - f7({& )-ИЛИ-НЕ и f9({& )-ИЛИ-НЕ - f11({& )-ИЛИ-НЕ, при этом функциональные связи логических функций в положительном канале сумматора выполнены в соответствии с математической моделью вида

а в условно отрицательном канале сумматора выполнены в соответствии с математической моделью вида

Документы, цитированные в отчете о поиске Патент 2011 года RU2427028C2

RU 2007146288 A, 27.06.2009
Устройство для параллельного сложения чисел, представленных в двоичной знакоразрядной системе счисления 1989
  • Довгаль Виктор Митрофанович
  • Корольков Олег Филиппович
  • Леонов Евгений Иванович
  • Старков Федор Александрович
  • Тютюнов Дмитрий Николаевич
  • Шевелев Сергей Степанович
SU1727120A1
Последовательный сумматор в избыточной двоичной системе счисления 1988
  • Телековец Марина Валериевна
SU1619251A1
JP 9016378 A, 17.01.1997
JP 1304532 A, 08.12.1989.

RU 2 427 028 C2

Авторы

Петренко Лев Петрович

Даты

2011-08-20Публикация

2009-11-10Подача