Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах.
Известен логический элемент ИЛИ-НЕ на полевых транзисторах [Шило В.Л. Популярные цифровые микросхемы. - М.: Радио и связь, 1987, стр. 207, рис. 2.10, а], содержащий четыре полевых транзистора: два транзистора с индуцированными каналами р-типа и два транзистора с индуцированными каналами n-типа, а также источник постоянного напряжения.
Недостаток его заключается в том, что у него малая нагрузочная способность, так сила электрического тока внешней нагрузки в итоге (в эквиваленте) определяется силой электрического тока только одного транзистора. Электрический ток внешней нагрузки здесь определяется транзисторами с индуцированными каналами р-типа, а эти два транзистора включены между собой последовательно, поэтому сила тока нагрузки по существу определяется силой тока одного транзистора. Если бы удалось получить, что сила электрического тока нагрузки равнялась сумме силы токов двух транзисторов, то это повысило бы нагрузочную способность логического элемента.
Наиболее близким по технической сущности является выбранный в качестве прототипа логический элемент ИЛИ-НЕ на полевых транзисторах [1 ГусевВ.Г., Гусев Ю.М. Электроника и микропроцессорная техника. - М.: Высшая школа, 2004, стр. 610, рис. 8.14, в], содержащий шесть полевых транзисторов: ярусно включенных три транзистора с индуцированными каналами р-типа и параллельно включенных три транзистора с индуцированными каналами n-типа, а также источник постоянного напряжения.
Недостаток его заключается в том, что у него малая нагрузочная способность, так как сила электрического тока внешней нагрузкиопределяется силой электрического тока одного полевого транзистора. В ярусной части схемы полевые транзисторы включены последовательно, тогда сила электрического тока одного транзистора равна силе электрического тока всех других транзисторов в этом ярусном включении, а эквивалентная сила электрического тока по существу равна силе электрического тока одного транзистора. И этот ток замыкается на внешнюю нагрузку. Если бы удалось получить, что сила электрического тока нагрузки равнялась сумме силы электрических токов двух или более транзисторов, то это повысило бы нагрузочною способность логического элемента.
Задача, на решение которой направлены изобретения, состоит в повышении нагрузочной способности триггерного логического элемента И на полевых транзисторах.
Это достигается тем, что в триггерный логический элемент И на полевых транзисторах, содержащий источник питающего постоянного напряжения, минусовой вывод которого соединен с общей шиной и заземлен, первый и второй полевые транзисторы с индуцированными каналами n-типа, истоки и подложки которых образуют общий вывод, третий полевой транзистор тоже с индуцированным каналом n-типа, подложка которого подключена к его истоку, а сток соединен со стоком первого полевого транзистора, четвертый полевой транзистор с индуцированным каналом р-типа, подложка которого подсоединена к его истоку, введены два дополнительных полевых транзистора с индуцированными каналами n-типа, шесть резисторов, источник опорного постоянного напряжения и изменено включение элементов, последовательно между собой включены первый и второй дополнительные полевые транзисторы, затворы которых образуют относительно "земли" первый и второй входы логического элемента, сток первого дополнительного полевого транзистора подсоединен к плюсовому выводу источника питающего постоянного напряжения, подложка первого дополнительного полевого транзистора подключена к его истоку и их общий вывод соединен со стоком второго дополнительного полевого транзистора, подложка последнего полевого транзистора подключена к его истоку и их общий вывод соединен с одним из выводов первого резистора, другой его вывод заземлен,второй резистор включен между стоком первого полевого транзистора и общим выводом выхода источника питающего постоянного напряжения и стока первого дополнительного полевого транзистора, третий резистор включен между "землей" и общим выводом истоков и подложек первого и второго полевых транзисторов, затвор первого полевого транзистора подсоединен к общему выводу первого резистора, истока и подложки второго дополнительного полевого транзистора, четвертый резистор включен между стоком второго полевого транзистора и общим выводом второго резистора, стока первого дополнительного полевого транзистора и выхода источника питающего постоянного напряжения, выход (плюсовой вывод) опорного постоянного напряжения подключен к затвору второго полевого транзистора, минусовой вывод этого источника заземлен, пятый резистор включен между общим выводом истока и подложки третьего полевого транзистора и выводом выхода относительно "земли" логического элемента, общий вывод истока и подложки четвертого полевого транзистора подсоединен к общему выводу четвертого резистора и стока второго полевого транзистора, затвор четвертого полевого транзистора подключен к общему выводу второго резистора, стоков первого и третьего полевых транзисторов, сток четвертого полевого транзистора соединен с затвором третьего полевого транзистора и их общий вывод соединен с одним из выводов шестого резистора, другой вывод этого резистора подключен к общему выводу пятого резистора и выхода логического элемента.
Сущность изобретения поясняется схемой триггерного логического элемента И на полевых транзисторах (фиг. 1) и таблицей истинности (фиг. 2).
В триггерном логическом элементе И на полевых транзисторахминусовой выводисточника 1 питающего постоянного напряжения соединен с общей шиной и заземлен. Последовательно между собой включены полевые транзисторы 2 и 3, с индуцированными каналами n-типа. Сток полевого транзистора 2 подсоединен к плюсовому выводуисточника1 питающего постоянного напряжения.Затворыполевых транзисторов 2 и 3 образуют относительно "земли" два входа х1 и х2 логического элемента.Подложка полевого транзистора 2подключенак его истоку и их общий вывод соединен со стоком полевого транзистора 3. Подложка этого последнего полевого транзистора подключена к его истоку и их общий вывод соединен с одним из выводов резистора 4, другой вывод этого резистора заземлен.
Последовательно включены резистор5, полевой транзистор 6 с индуцированным каналом n-типа и резистор 7. Свободный вывод резистора 5подсоединен к общему выводу стока полевого транзистора 2 и выхода источника 1 питающего постоянного напряжения. Затвор полевого транзистора 6 подключен к общему выводу резистора 4 и истока и подложки полевого транзистора 3. Подложка полевого транзистора 6 подсоединена к его истоку, и их общий вывод соединен с одним из выводов резистора 7, другой вывод этого последнего резистора заземлен.
Последовательно включены резистор 8 и полевой транзистор 9 с индуцированным каналом n-типа. Свободный вывод резистора 8 подсоединен к общему выводу резистора 5, стока полевого транзистора 2 и выхода источника 1 питающего постоянного напряжения. Подложка полевого транзистора 9 подключена к его истоку и их общий вывод соединен с общим выводом резистора 7, истока и подложки полевого транзистора 6. Затвор полевого транзистора 9 подключен к положительному выводу источника 10 опорного постоянного напряжения, минусовой вывод этого источника заземлен.
Последовательно включены полевой транзистор 11 с индуцированным каналом n-типа и резистор 12. Сток полевого транзистора 11 подсоединен к общему выводу резистора 5 и стока полевого транзистора 6. Подложка полевого транзистора 11 подключена к общему выводу резистора 12 и истока транзистора 11. Свободный вывод резистора 12 образует относительно "земли" вывод выхода y логического элемента.
Последовательно включены полевой транзистор 13 с индуцированным каналом р-типа и резистор 14. Подожка полевого транзистора 13 подсоединена к его истоку и их общий вывод подключен к общему выводу резистора 8 и стока полевого транзистора 9. Затвор полевого транзистора 13 соединен с общим выводом резистора 5 и стоков полевых транзисторов 6 и 11. Общий вывод резистора 14 и стока полевого транзистора 13 подсоединен к затвору полевого транзистора 11. Свободный вывод резистора 14 подключен к общему выводу резистора 12 и вывода выхода у логического элемента. На фиг. 1 часть схемы на полевых транзисторах 11 и 13 является триггером на транзисторах противоположного типа проводимости, а часть схемы на полевых транзисторах 6 и 9 представляет собой переключатель тока. Резисторы 5 и 8 входят и в состав триггера на транзисторах противоположного типа проводимости и в состав переключателя тока. На фиг. 1 также приведен пунктирными линиями резистор Rн, условно отображающий внешнюю нагрузку логического элемента.
Триггерный логический элемент И на полевых транзисторах работает следующим образом. В цифровой электронике используются входные и выходные электрические сигналы низкого и высокого уровней. Низкий уровень – уровень логического нуля соответствует значениям напряжения в районе нуля или ближе к нулю, высокий уровень - уровень логической единицы соответствует значениям напряжения в районе единиц вольт (нередко в районе четырёх вольт).
Триггер на полевых транзисторах 11 и 13 противоположного типа проводимости имеет два состояния равновесия. В первом (условно) состоянии оба полевых транзистора закрыты и не проводят электрический ток. Тогда в том числе на резисторах 5 и 14нулевые значения напряжения. Они прикладываются к затворам транзисторов 11 и 13, меньше пороговых напряжений этих транзисторов по абсолютной величине и в итоге поддерживают этитранзисторы в закрытом состоянии. Во втором (условно) состоянии полевые транзисторы 11 и 13 открыты, их электрические токи создают напряжения в том числе на резисторах 5 и 14 по абсолютной величине и по значениям больше пороговых напряжений полевых транзисторов и поддерживают транзисторы 11 и 13 в открытом состоянии. Триггер натранзисторах противоположного типа проводимости, как и другие распространённые триггеры, переходит из первого состояния во второе и наоборот, когда управляющие входные напряжения по своим значениям превышают значения напряжений соответствующих порогов срабатывания триггера.
Работа логического элемента И на полевых транзисторах отражается таблицей истинности (фиг. 2), где х1 и х2 - условное отображение входных сигналов, у- условное отображение сигнала на выходе логического элемента и N - номер строки по порядку. В соответствии с первыми тремя строками таблицы истинности на один или оба входа х1, и х2логического элемента поступают напряжения уровня логического нуля и в худшем случае состоянияпоследовательно соединенных транзисторов 2 и 3 находятся в районе их пороговых напряжений или закрыты. Тогда значение силы электрического тока через резистор 4в районе нуля, на затвор полевого транзистора 6 поступает напряжение уровня логического нуля и этот транзистор закрыт или его состояние в районе порогового напряжения. Значение падения напряжения на резисторе 5 на столько мало, что не влияет на состояние триггера на полевых транзисторах 11, 13 противоположного типа проводимости. Значение напряжения источника 10 опорного напряжения должно быть таким, чтобы падение напряжения на резисторе 8 поддерживало триггер на транзисторах противоположного типа проводимости в первом состоянии. Падение напряжения на резисторе 8 минусом приложено к истоку полевого транзистора 13, а плюсом через резистор 5 к затвору этого транзистора. По полярности и по значению напряжение на резисторе 8 поддерживает полевой транзистор 13 в закрытом состоянии или в районе порогового напряжения, а триггер на транзисторах противоположного типа проводимости в первом состоянии. Сила электрических токов полевых транзисторов 11, 13 триггера на транзисторах противоположного типа проводимости в первом состоянии стремится к нулю и в соответствии с этим напряжение на выходе у логического элемента соответствует уровню логического нуля (фиг. 2).
В соответствии с четвертой строкой таблицы истинности (фиг. 2) на оба входах1, х2 поступают напряжения уровня логической единицы. Оба последовательно включенных полевых транзистора 2, 3 открыты, напряжение на резисторе 4 и на затворе полевого транзистора 6 обеспечивают силу электрического тока этого полевого транзистора и падение напряжения на резисторе 5 достаточное для обеспечения открытого состояния полевого транзистора 13 и второе состояние триггера на транзисторах противоположного типа проводимости. Падение напряжения на резисторе 5 минусом приложено к затвору полевого транзистора 13, а плюсом через резистор 8 к истоку этого транзистора и этим обеспечивается второе состояние триггера на транзисторах противоположного типа проводимости. Сила электрических токов транзисторов 11, 13 этого триггера обеспечивает на внешней нагрузке Rн и на выходе у логического элемента напряжение уровня логической единицы (фиг. 2). Возросшая сила тока полевого транзистора 6 повышает напряжение на резисторе 7, тогда уменьшается напряжение затвор- исток полевого транзистора 9 и его состояние приближается к пороговому. Сила электрического тока полевого транзистора 9 весьма мала и мало ее влияние через резистор 8 на состояние триггера на транзисторах противоположного типа проводимости.В итоге приведенное последнее положение не изменяет приведенное перед этим состояние схемы и выходное напряжение логического элемента.
При переходе от уровня логического нуля одного или двух входных х1, х2 сигналов (первые три строки 1-3 таблицы истинности) к уровню логической единицы обоих входных сигналов (4 строка таблицы истинности) в переключателе тока возрастает сила электрического тока полевого транзистора 6 в резисторе 7 и уменьшается в этом резисторе сила электрического тока полевого транзистора 9. При переходе от уровня логической единицы двух входных х1, х2сигналов к уровню логического нуля одного или двух входных х1, х2 сигналов в переключателе тока уменьшается сила электрического тока полевого транзистора 6 в резисторе 7 и увеличивается в этом резисторе сила электрического тока полевого транзистора 9. Известно, что переключатели тока имеют повышенное быстродействие [Гольденберг Л.М. Импульсные устройства. - М.: Радио и связь, 1981, стр. 57, в разделе "Динамические характеристики" абзацы 1,2, ..., 6].
Таким образом, в триггерном логическом элементе Ина полевых транзисторах сила электрического тока внешней нагрузки и на выходе у логического элемента равна сумме силы токов двух транзисторов 11 и 13, что повышает нагрузочную способность этого логического элемента. В прототипе сила электрического тока нагрузки определяется только однимполевым транзистором.
название | год | авторы | номер документа |
---|---|---|---|
Триггерный логический элемент И-НЕ на полевых транзисторах | 2023 |
|
RU2817236C1 |
Триггерный логический элемент И-НЕ/ИЛИ-НЕ на полевых транзисторах | 2023 |
|
RU2813863C1 |
Триггерный логический элемент И/ИЛИ на полевых транзисторах | 2023 |
|
RU2813862C1 |
Триггерный асинхронный D триггер на полевых транзисторах | 2022 |
|
RU2789081C1 |
Триггерный логический элемент ИЛИ на полевых транзисторах | 2023 |
|
RU2797037C1 |
Триггерный логический элемент И/И-НЕ на полевых транзисторах | 2021 |
|
RU2763585C1 |
Триггерный синхронный D триггер на полевых транзисторах | 2018 |
|
RU2693301C1 |
Триггерный асинхронный D триггер на полевых транзисторах | 2018 |
|
RU2689197C1 |
Триггерный логический элемент ИЛИ-НЕ на полевых транзисторах | 2022 |
|
RU2795046C1 |
Триггерный логический элемент НЕ/ИЛИ/И/ИЛИ-НЕ/И-НЕ на полевых транзисторах | 2021 |
|
RU2763152C1 |
Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат: повышение нагрузочной способности триггерного логического элемента И на полевых транзисторах. Для этого предложен триггерный логический элемент И на полевых транзисторах, который содержит шесть полевых транзисторов, шесть резисторов, источник питающего постоянного напряжения и источник опорного постоянного напряжения. 2 ил.
Триггерный логический элемент И на полевых транзисторах, содержащий источник питающего постоянного напряжения, минусовой вывод которого соединенный с общей шиной заземлен, первый и второй полевые транзисторы с индуцированными каналами n-типа, истоки и подложки которых образуют общий вывод, третий полевой транзистор тоже с индуцированным каналом n-типа, подложка которого подключена к его истоку, а сток соединен со стоком первого полевого транзистора, четвертый полевой транзистор с индуцированным каналом р-типа, подложка которого подсоединена к его истоку, отличающийся тем, что в него введены два дополнительных полевых транзистора с индуцированными каналами n-типа, шесть резисторов, источник опорного постоянного напряжения и изменено включение элементов, последовательно между собой включены первый и второй дополнительные полевые транзисторы, затворы которых образуют относительно "земли" первый и второй входы логического элемента, сток первого дополнительного полевого транзистора подсоединен к плюсовому выводу источника питающего постоянного напряжения, подложка первого дополнительного полевого транзистора подключена к его истоку и их общий вывод соединен со стоком второго дополнительного полевого транзистора, подложка последнего полевого транзистора подключена к его истоку и их общий вывод соединен с одним из выводов первого резистора, другой его вывод заземлен, второй резистор включен между стоком первого полевого транзистора и общим выводом плюсового вывода источника питающего постоянного напряжения и стока первого дополнительного полевого транзистора, третий резистор включен между "землей" и общим выводом истоков и подложек первого и второго полевых транзисторов, затвор первого полевого транзистора подсоединен к общему выводу первого резистора, истока и подложки второго дополнительного полевого транзистора, четвертый резистор включен между стоком второго полевого транзистора и общим выводом второго резистора, стока первого дополнительного полевого транзистора и плюсового вывода источника питающего постоянного напряжения, плюсовой вывод опорного постоянного напряжения подключен к затвору второго полевого транзистора, минусовой вывод этого источника заземлен, пятый резистор включен между общим выводом истока и подложки третьего полевого транзистора и выводом выхода относительно "земли" логического элемента, общий вывод истока и подложки четвертого полевого транзистора подсоединен к общему выводу четвертого резистора и стока второго полевого транзистора, затвор четвертого полевого транзистора подключен к общему выводу второго резистора, стоков первого и третьего полевых транзисторов, сток четвертого полевого транзистора соединен с затвором третьего полевого транзистора и их общий вывод соединен с одним из выводов шестого резистора, другой вывод этого резистора подключен к общему выводу пятого резистора и выхода логического элемента.
ГУСЕВ В.Г., ГУСЕВ Ю.М., "Электроника и микропроцессорная техника", Москва, Высшая школа, 2004, стр | |||
ШАХТНАЯ ТОПКА ДЛЯ МНОГОЗОЛЬНОГО ТОРФА | 1922 |
|
SU610A1 |
Топка с несколькими решетками для твердого топлива | 1918 |
|
SU8A1 |
Триггерный логический элемент И на полевых транзисторах | 2019 |
|
RU2715178C1 |
Триггерный логический элемент И | 2019 |
|
RU2728954C1 |
US 4680484 A1, 14.07.1987. |
Авторы
Даты
2023-11-09—Публикация
2023-04-18—Подача