Изобретение относится к связи и может использоваться в приемных уст ройствах синхронизации по циклам систем передачи дискретной информации. По основному авт.св. 1 873445 известно устройство для синхронизации по циклам, содержащее последова тельно соединенные дешифратор синхр группы, элемент ИЛИ, регистр сдвига и дешифратор заданного состояния, счетчик циклов, при этом выход регистра сдвига подключен к Другому входу элемента ИЛИ, выход дешифрато ра заданного состояния подключен к входам Сброс регистра сдвига и счетчика циклов, причем на счетные входы дешифратора синхрогруппы и счетчика циклов и на тактовый вход регистра сдвига подана последователь ность тактовых импульсов. Однако известное устройство для цикловой синхронизации имеет сравнительно невысокую помехоустойчивость так как все ложные отклики, генерируемые дешифратором синхрогруппы, поступают на вход регистра сдвига и циркулируя в нем вместе с истинными откликами, могут дать на выходах первых разрядов регистра сдвига тре буемое число единиц, расположенг .ных в порядке и количестве, определяемамя решающим правилом вхождения в синхронизм, что приводит к сбоям. Цель изобретения - повышение поме хоустойчивости путем исключения ложных откликов-. I Поставленная цель достигается тем что в устройство для цикловой синхро низации, содержащее последовательно соединенные дешифратор синхрогруппы, элемент ИЛИ, регистр сдвига и дешифратор заданного состояния, счетчик циклов, при этом выход регистра сдви га подключен к другому входу элемента ИЛИ, выход дешифратора заданного состояния подключен к входам Сброс регистра сдвига и счетчика циклов, причем на счетные входы дешифратора синхрогруппы и счетчика циклов и на тактовый вход регистра сдвига подана последовательность тактовых импульсов, введены дополнительный регистр сдвига идва элемента И, при siTOM выход дешифратора синхрогруппы подсоединен к входу элемента ИЛИ через последовательно соединенные дополнительный регистр сдвига и первый элемент И, второй вход.которого объединен с первым входом второго элемента И и подключен ко второму выходу дополнительного регистра сдвига, тре тий выход которого подсоединен к второму входу второго элемента И, выход которого подсоединен к дополнительному входу элемента ИЛИ, приче второй вход дополнительного регистра сдвига подключен к тактовой шине устройства. На чертеже представлена структурно-электрическая схема устройства для синхронизации по циклам. Устройство для синхронизации по циклам содержит дешифратор 1 синхрогруппы, дополнительный регистр 2 сдвига, элементы И 3, 4 элемент ИЛИ 5, регистр 6 сдвига, дешифратор 7 заданного состояния, счетчик 8 циклов. Устройство для синхронизации по циклам работает следующим образом. Импульсно-кодовый сигнал, поступающий на вход дешифрируется дешифратором 1, который при получении комбинаций типа синхрогруппы генерирует на выходе отклик в виде: единичного импульса, поступающего на вход дополнительного регистра 2 и записывающегося в .его первом разрЯЕДе. На тактовый вход регистра 2 поступает последовательность тактовых импульсов, которые продвигают записанную в регистр 2 единицу. При одновременном появлении единиц на выходах первого, П+1-ГО, 2П+1-ГО или первого и 2п+1го, п+1-ГО и 2П+1-ГО разрядов регистра 2, а это произойдет только в том случае, если на вход регистра 2 поступям отклики, интервал между которыми равен h или 2п тактам, единичный импульс поступит через элемент ИЛИ 5 на вход регистра 6 и эа;писывается в его первом разряде. Записанная в регистре 6 единица продвигается тактовыми импульсами, поступающими на его тактовый вход. Поскольку длина цикла синхронизации равна п разрядам, а длина регистра 6 равна п-1 разрядёол, то через цикл первая записанная в регистр б единица , пройдя с выхода регистра б через элемент ИЛИ 5 на его вход, оказывается во втором разряде регистра б, а в первый разряд его записывается единица, соответствующая отклику, следующему через п тактов. Теперь по регистру б двигаются две единицы подряд. Дешифратор 7 выдает сигнал, когда на выходах первых разрядов регистра б появляется требуемое число единиц, расположенных в порядке и количестве, определяемыми решающим правилом вхождения в синхронизм. Сигнал с выхода дешифратора 7 поступает на вход Сброс регистра б и на вход Сброс счетчика 8, на счетный вход которого поступают тактовые импульсы. В результате действия этого сигнала регистр б обнуляется и накопление единиц начинается в нем сначала, а счетчик 8 фазируется, после чего на выход уст3 1085005
ройства для синхронизации по циклам Технико-экономическая эффективначинают регулярно поступать импуль-ность устройства для синхронизации
сы цикловой синхронизации. Последую-по циклам заключается в повышении
щие сигналь с выхода дш ифратора 7п 1ехоустойчивости за счет исключеподтверждают фазу начальной уставов-ния ложных откликов, которые привоки счетчика 8.5 дят к сбоим
название | год | авторы | номер документа |
---|---|---|---|
Приемное устройство циклового фазирования | 1983 |
|
SU1085006A1 |
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ | 2003 |
|
RU2231228C1 |
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ | 2002 |
|
RU2239953C2 |
УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ | 2021 |
|
RU2782473C1 |
УСТРОЙСТВО ДЛЯ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ | 2005 |
|
RU2284665C1 |
СПОСОБ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ ДЛЯ СИГНАЛОВ С СОСРЕДОТОЧЕННОЙ ИЛИ РАСПРЕДЕЛЕННОЙ ПО ЦИКЛУ СИНХРОГРУППОЙ | 2021 |
|
RU2780048C1 |
Устройство для синхронизации по циклам | 1979 |
|
SU873445A1 |
Устройство для цикловой синхронизации цифрового видеомагнитофона | 1987 |
|
SU1529284A1 |
УСТРОЙСТВО ДЛЯ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ | 2007 |
|
RU2348117C1 |
Устройство цикловой синхронизации | 1979 |
|
SU843273A1 |
Устройство для цикловой синхро-г нйзацйй .св. 873445, -о т л ич а-ю щ е е с я тем, что, с целью повыиения помехоустойчивости путем исключеиия ложных откликов, в него введены дополнительный регистр сдвига и два элемента К, при этом выход дешифратора синхрогруппы подсоединен к входу элемента ИЛИ через последовательно соединенные дополнительный регистр сдвига и первый элемент И, второй вход которого объединен с первым входом второго элемента И и под ключен к второму выходу дополнительного регистра сдвига, третий выход которого подсоединен к второму входу второго элемента И, выход которого подсоединен к дополнительному входу элемента ИЛИ, причем второй вход дополнительного регистра сдвига подключен к тактовой шине устройства. Q л tltf. LR-St эо У1 С7Г
Авторы
Даты
1984-04-07—Публикация
1982-12-20—Подача