Устройство для контроля синхронизаторов Советский патент 1985 года по МПК G06F11/30 

Описание патента на изобретение SU1196872A1

первого элемента задержки и информационным входом первого триггера, выходы .элементов И группы соединены с входами элементов задержки с второго поИ-и и с информационными входами соответствующих триггеров,выходы элементов задержки с пятого по

-и соединены с установочными входами соответствующих триггеров,, выходы которых являются выходами устройства, вторые выходы первых (fl/2-l) контролируемых синхронизаторов соединены с вторыми входами первых И/2 сумматоров по модулю два группы, первые выходы остальных И/2 контролируемых синхронизаторов соединены с соответствующими первыми входами остальных 1/2 сумматоров по модулюдва группы, первый и второй выходы первого контролируемого синхронизатора соединены соответственно с третьими и четрертыми входами . сумматоров по модулю два труппы, выходы дешифратора являются выходами устройства, вход Сброс устройства соединенс входами установки в нулевое состояние всех триггеров.

Похожие патенты SU1196872A1

название год авторы номер документа
Устройство для ввода информации 1984
  • Великан Валерий Дмитриевич
  • Язневич Виктор Иосифович
SU1171800A1
Устройство для контроля цифровых узлов 1983
  • Фомич Владимир Иванович
  • Кузьмин Николай Николаевич
SU1111171A1
Устройство для моделирования конечных автоматов 1980
  • Плахтеев Анатолий Павлович
  • Харченко Вячеслав Сергеевич
  • Тимонькин Григорий Николаевич
  • Приходько Владимир Моисеевич
  • Ткаченко Сергей Николаевич
SU955080A1
Устройство для сопряжения вычислительного комплекса накопителей на магнитной ленте 1983
  • Анскайтис Антанас Антанович
  • Бакутис Ионас Пятрович
  • Малунавичюс Пятрас Стасевич
SU1142839A1
Устройство для контроля синхронизаторов 1978
  • Пьянков А.Г.
  • Сороколетов А.И.
  • Торопова Н.Е.
  • Уробушкин Е.И.
SU730133A1
Устройство для диагностики группы линейных последовательностных машин 1977
  • Бритов Георгий Семенович
  • Иванов Николай Михайлович
  • Мироновский Леонид Алексеевич
SU708354A1
Устройство для синтеза тестов 1980
  • Баранов Игорь Алексеевич
  • Васильев Борис Евгеньевич
SU886003A1
Устройство для контроля многовыходных цифровых узлов 1988
  • Ярмолик Вячеслав Николаевич
  • Фомич Владимир Иванович
  • Шмарук Николай Владимирович
  • Подгорский Александр Иванович
  • Дайновский Михаил Гиршевич
SU1566353A1
Устройство для контроля логических блоков 1991
  • Латыпов Рустам Хафизович
  • Нурутдинов Шамиль Рамилович
  • Столов Евгений Львович
SU1833879A1
Устройство для контроля распределителя импульсов 1987
  • Язневич Виктор Иосифович
  • Кондратов Николай Николаевич
  • Матвеев Виктор Николаевич
SU1411751A1

Иллюстрации к изобретению SU 1 196 872 A1

Реферат патента 1985 года Устройство для контроля синхронизаторов

УСТРОЙСТВО ДЛЯ КОНТ-РОЛЯ СИНХРОНИЗАТОРОВ, содержащее первый . и второй элементы И, первый и второй элементы ИЛИ, дешифратор, группу изП-1 сумматоров по модулю два, где У - количество контролируемых синхронизаторов, четыре элемента задержки и четыре триггера,причем прямой выход первого элемента И соединен с первым входом второго элемента И, первый, второй, третий и четвертый входы .дешифратора соединены соответственно с первым и вторым выходами первого контролируемого синхронизатора и выходами первого и элементов ИЛИ, выходы элементов задержки соединены с входами устано1вки соответствующих триггеров, выходы которых являются выходами устройства, первые вьЬсоды первых (П/2-1) конт эолируемых синхронизаторов соединены с первыми входами Л/2 сумматоров по модулю два группы, выходы остальных и /2 контролируемых синхронизаторов соединены с вторыми входами И/2 сумматоров по модулю два группы, отличающееся тем, что, с целью повышения информативности контроля за счет возмож.ности локализации неисправного синхронизатора и определения характера неисправности, в него введены- пёр-г вая и вторая группы из (м-1) усилителей, третий, четвертый, пятый и . шестой элементы И, группа.из (и-1) элементов И, третий элемент ШИ, (и-4) элемедта задержки, (и-4)-триггера, причем первые выходы , контролируе 1ых синхронизаторов, кроме первого, соединены с входами соответст-. вующих усилителей первой группы, прямые и инверсные выходы которых соединены соответственно с входами с S третьего и четвертого элементов И, первый и второй входы первого эле(Л мента ИЛИ соединены соответственно с выходами третьего и четвертого элементов И, вторые выходы контролируемых синхронизаторов, кроме первого, соединены с входами соответствующих усилителей второй группы, прямые и инверсные выходы которых со соединены соответственно с входами Од пятого и щестого элементов И, пер00 вый и второй входы второго элемента ИЛИ соединены соответственно с вы ю .ходами пятого и шестого элементов И, выходы первого и второго элементов ИЛИ соединены соответственно с первым и вторым входами первого элемента И, инверсный выход которого соединен с первыми входами элементов И группы, вторые входы которых соединены с выходами соотве-рствующих сумматоров по модулю два группы и с соответствующими входами третьего элемента ИЛИ, выход которого соединен с вторым входом второго элемента И, выход которого соединен с входом

Формула изобретения SU 1 196 872 A1

Изобретение относится к вычислительной технике и может быть, исполь зовано для контроля синхронных посл довательностей импульсов. Цель изобретения - повышение информативности контроля за счет возможности локализации неисправного синхронизатора и определения характера неисправности. На фиг. 1 изображена структурная схема устройства; на фиг. 2 - временная диаграмма работы устройства при правильной работе контролируемы синхронизаторов; на фиг.З - то же, при неисправности в одном из контролируемых синхронизаторов. Устройство для контроля синхронизаторов (фиг. 1) состоит из первой группы 1-2 из и -1 усилителей, второй группы 3-4 из 1 -1 усилителей первого - Шестого элементов И 5-10, группы 11-12 из «-1 элементов И, первого - третьего элементов ИЛИ 13-15, дешифратора 16, группы 17-18 из и -1 сумматоров по модулю два, первого элемента 19 задержки, группы 20-21 из 1-1 элементов задержки, первого.триггера 22, группы из и-1 триггеров 23 и 24, входа 25 в устройство, группы из и входов 26-28, в устройство, соединенных с первыми выходами соответствующих контролируемых синхронизаторов, группы из и входов 29-31 в устройство, соединенных с вторыми выходами соответствующих контролируемых синхрониза. , 2 . торов, первой группы выходов 32-35 устройства, второй группы из |л выходов 36-38 устройства; Устройство работает следующим образом. На входы 26-28 с выходов кон.тролируемых синхронизаторов поступают сигналы XI (фиг. 2), на входы 29-31 сигналы Х2. Сигналы XI с первых-выходов группы 1-2 усилителей поступают на входы элемента И 7, а с вторых (инвертированных) - на входы элемента И 8. Сигналы Х2 с первых выходов группы 3-4 усилителей поступают на входы элемента И 9, а с вторых (инвертированных) - на входы элемента И 10. Поэтому при правильной работе контролируемых синхронизаторов с выходов элементов ИЛИ 13 и 14 постоянно поступают сигналы, разрешаюй ие работу дешифратора. В этом случае в зависимости от сигналов, поступающих от первого контролируемого синхронизатора на входы 26 и 29, на выходах 32-35 дешифра.тора 16 формируются поочередно сигналы В1-В4, соответствующие последовательности синхросигналов 00; 10; 11 и 01, При этом отсутствуют сигналы на выходах группы 17-18 сумматоров по модулк два (на фиг. 2 показан сигнал М2, на выходе одного из сумматоров по модулю два) и на втором (инвертированном) выходе элемента И 5 (на фиг. 2 показан сигнал ИЗ на первом выходе элемента И 5), что не позво3ляет установить в единичное значение какой-нибудь из триггеров 22-24 (на фиг. 2 показан сигнал Т на вы ходе одного из триггеров). Таким-об разом, правильная работа контролиру мых синхронизаторов характеризуется последовательным появлением сигн лов на выходах 32-35 и отсутствием, сигналов йа выходах 36-38 устройств . В общем неисправность синхрониза тора может быть типа ОБРЫВ (Х1 с 1 и (или) X2S1) или ЗАМЫКАНИЕ (XI и (или) Х2 0), и при неверной раб те контролируемых синхронизаторов возможны следующие случаи: неисправен один или более синхронизаторов (кроме первого), неисправен только первый синхронизатор, неисправны дв и более синхронизаторов,в том числе и первый. В первом случае в то время, когд состояние на выходах контролируемых синхронизаторов отлично от правильного, с элементов ИЛИ 13 или (и) 14 не поступают сигналы на входы элеме та И 5 и дешифратора 16, запрещая тем самым появление сигналов на некоторых, его выходах. В это же время с. инвертированного выхода элемента И 5 поступает сигнал .на первые входы группы элементов И, ив момент отличия состояния на выходах неисправных контролируемых синхронизаторов от состояния на выт ходах-первого контролируемого синхронизатора с выходов соответствующих неисправным синхронизатором сумматоров по модулю два из группы 17-18 поступают сигналы на вторые входы соответствующих элементов И из.,группы 11-12, с выходов которых поступают сигналы установки соответ ствующих триггеров из группы-23-24 (группа 20-21 элементов задержки вв дена для -надежной установки триггеров) . На фиг.. 3 приведена временная диаграмма работы устройства, когда i-го синхронизатора постоянно отсут ствует сигнал на первом его выходе (сигнал XIi - неисправность типа ЗАМЫКАНИЕ). Из-за этого на выходах дешифратора 16 появляются только сигналы В1 и В4, на выходе сумматора по модулю два появляется сигнал М2,, , по которому при наличии сигнала с. инвертированного выхода элемента И 5 производится (после за держки) установка I -го триггера из 24 группы 23-24 (на фиг.З показан сиг-; нал Tj на выходе L-го триггера).. Во втором случае с выходов элементов ИЛИ 13 и- 14 постоянно поступают сигналы на входы элемента И 5 и дешифратора 16, поэтому всегда есть сигнал на одном из выходов дешифратора 16, но только на тех выходах, для которых есть соответствующие комбинации сигналов навыходах первого контролируемого синхронизатора, поступающие на входы 26 и 29. При этом на первый вход элемента И 6 всегда поступает сигнал с выхода элемента И 5 и, во время, когда сигналы на Ьыходах первого контролируемого синхронизатора отличаются от сигналов на выходах остальных синхронизаторов, с выходов сумматоров по модулю два : из группы 17-18 через элемент ИЛИ 15 на второй вход элемента И 6 поступает сигнал, по которому с выхода эле- . мента И 6 поступает сигнал установки триггера 22 через элемент 19 задержки. -. . : В третьем случае получается результат, являющийся сочетанием-результатов первого и второго случаев. Таким образом, при неправильной работе контролируемых синхронизаторов о. характере неисправностей можно судить, по сигналам на выходах 32-35 устройства , при этом неисправный син-. хронизатор отмечается установкой соответствующего ему триггера. Выходы 32-38 устройства соединяются с входами ламп накаливания, которые располагаются на пульте управления. По сигналу, поступающему на вход 25 устройства, происходит сброс триггеров 22-24 в нулевое состояние. Предлагаемое устройство, также как и известные, при осуществлении контроля- группы синхронизаторов позволяет обнаружить наличие неисправностей и определить их характер. Кроме того, предлагаемое устройство установкой соответствующего синхро низатору триггера позволяет автоматически определить неисправный сйнхронизатор и характер неисправности (ОБРЫВ или ЗАМЫКАНИЕ). Это повышает информативность контроля и позволяет получить положительный эффект при применении в сложных цифровых устройствах, так как оно позволяет ускорить процесс наладки схем синхронизации и оперативно локализовать неисправность при их эксплуатации.

Документы, цитированные в отчете о поиске Патент 1985 года SU1196872A1

Устройство для контроля синхронизаторов
Регулятор для вертикальных ветряных двигателей 1925
  • Поляков Н.К.
SU2060A1
Веникодробильный станок 1921
  • Баженов Вл.
  • Баженов(-А К.
SU53A1
Устройство для контроля синхронизаторов 1978
  • Пьянков А.Г.
  • Сороколетов А.И.
  • Торопова Н.Е.
  • Уробушкин Е.И.
SU730133A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 196 872 A1

Авторы

Великан Валерий Дмитриевич

Язневич Виктор Иосифович

Даты

1985-12-07Публикация

1984-04-10Подача