Изобретепи.е относится к импульсной технике, в частности к микроэлектронике, и может быть использовано в качестве усилителя считывания для заиоминаюищх устройств.
.Целью изобретения является снижение потребляемой мощности, упрощение схемы и расширение функциональных возможностей за счет обеспечения запоминания считанной информации.
На чертеже представлена принципиальная электрическая схема усилителя считывания,
Схема содержит транзисторы 1 и 2, диоды 3 и 4, транзистор 5, первый ти ристор 6, резисторы 7 г- 10, тиристор 11, информационный вход 12, резистор 13, двухз№1ттерный транзистор 14, управляюи1;ие входы 15 и 16, выход 17. Коллектор транзистора 1 соединен с шиной питания, эмиттер - с базой транзистора 2, коллектор которого соединен с катодом первого из двух последовательно соединенных д,иодов 3 и 4, а SND-iTTep - с общей иапюй и эмиттером транзистора 5, коллектор которого соединен с базой первого транзистора, -базой первого тиристора 6, которая соединена -с анодом второго диода 4 и с резистором 7 второй конец которого соединен с анодом тиристора 6, катод которого через резистор 8 соединен с базой транзистора 5 и одним выводом резистора 9 BTopoii вывод которого соединен с общей шиной и одним концом резистора 1 BTopoii вывод зшторого и свою очередь соединен с эмиттером транзистора 1. Схема содержит также тиристор 11, анод которого соединен с шиной питания, егоh-база является информационным входом 12 схемы, J-база. соединена с резистором 13, второй вывод которого соединен с катодом тиристора 11 и анодом тиристора 6. р-база тиристора 11 соединена с базой и кол лекторог- двухэмиттерного транзистора 14, оба уиравляю Ц1-1е входы 15 и 16 которого являются унравляющими входами усилителя. Коллектор транзистора 2 является выходом 17 схемы.
Усилитель считывания работает сле ДУЮ1ДИМ образом.
Если в цени (л-базы тиристора 11 (вход 12) даже кратковременно протекает ток и на управляющие входы 15 и 16 транзистора 14 подано напряжение, соответствующее логической 1 , то тиристоргз 6 и 1 1 вкJHOчaютcя и на
коллекторе транзистора 5 устанавливается уровень напряжения, определяемый как
и
К5
и л -25-(R,+Ra)+
тиристора 6,
0
5
s
0
5
0
5
0
5
где
U
U,
5зЕ падение напряжения на переходе база - эмиттер транзистора 5;
- база-катод тиристора 6-падение напряжения на переходе р-база - катод тиристора 6 (равно примерно
Ь).
Напряжепие U,. не зависит от напряжения питания. Это обеспечивает ностоянство напряжения на переходах база - эмиттер транзисторов 1 и 2. Постоянство напряжения на выходе схемы 17 при токе нагрузки обеспечивает отрицательная обратная связь по току с р-базы тиристора 6 через диоды 3 и 4 на выход 17 схемы.. При этом выходной транзистор 2 усилителя открыт ,
Таким образом, кратковременное протекание тока в цепи и-базы тиристора 11 вызывает его включение и, как следствие, включение выходного транзистора 2, т.е. реализуется функция запоминания считанной информации.
При этом резистор 13 шунтирует переход р-база - катод тиристора 11 и определяет минимальную величину тока в цепи; и-база -. вход 12 тиристора 11, при которой он включается, т.е. резистор определяет порог чувствительности усилителя по информационному входу 12. Резистор 7 определяет величину тока в р-базу тиристора 6 во включенном состоянии. При этом тиристор 6 находится в активном режиме за счет действия отрицательной обратной связи по току. Цепь обратной связи - тиристор 6, коллектор-эмиттер транзистора 5, шина нулевого потенциала. Это обеспечивает экономию потребляемой мощности.
Резист-ор 10 шунтирует переход база - эмиттер выходного транзистора 2, обеспечивая рассасывание избыточного заряда из базы этого транзистора при его выключении.
Если в цепи h-базы тиристора 11 (вход 12) ток отсутствует или хотя
бы на одном из управляющих входов 15 или 16 схемы,напряжение соответствует уровню логического нуля, то тиристор 11 закрыт. При этом закрыт и тиристор 6, из-за чего ток в базе транзистора 1 отсутствует а следовательно, закрыт и выходной транзистор 2.
Так как для включения усилителя необходимо появление достаточной величины тока по информационному входу 12, то отсутствует необходимость в блокировании управляющих входов 15 и 16 усилителя и во время переходного процесса, что приводит к значительному упрощению схемы усилителя.
Формула изо.бретения
Усилитель считывания, содержащий первый транзистор, коллектор которого соединен с шиной питания, а эмиттер - с базой второго транзистора, коллектор которого через два последовательно соединенных диода соединен с базой первого транзистора, с Р-базой первого тиристора, первым выводом первого резистора и коллектором третьего транзистора, эмиттеры эторого
Составитель Г.Крапина Редактор Т.Парфенова Техред И.Попович Корректор -Самборская
--
Заказ 2660/57 Тираж 816Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная, 4
и третьего транзисторов соединены с общей шиной, эм1ттер первого транзистора через второй резистор соединен с общей шиной, второй вывод первого резистора соединен с анодом первого тиристора, которого третий резистор соединен с базой третьего транзистора и первым выводом четвертого резистора, второй вы- 1вод которого соединен с общей шиной, коллектор второго транзистора соединен с выходной шиной, отличающийся тем, что, с целью снижения потребляемой мощности, упрощения схемы и расширения функциональных возможностей, в него введены второй тиристор, пятый резистор и двухэмит- терный транзистор, причем анод это-, рого тиристора соединен с шиной питания, его и-база - с информационным входом, а Р-база - с базой двyxэмliт- терного транзистора, первый и второй эмиттеры которого соединены с соответствующими управляющими входами
схемы, а коллектор - с его базой и первым выводом пятого резистора, второй вывод которого соединен с катодом второго тиристора и анодом первого тиристора.
название | год | авторы | номер документа |
---|---|---|---|
Усилитель считывания | 1983 |
|
SU1132364A1 |
Усилитель записи - считывания | 1989 |
|
SU1674250A1 |
Усилитель считывания | 1989 |
|
SU1658209A1 |
Усилитель считывания | 1983 |
|
SU1104581A1 |
Формирователь сигналов записи и считывания | 1983 |
|
SU1113852A1 |
Оперативное запоминающее устройство | 1982 |
|
SU1111204A1 |
Эмиттерно-связанный элемент | 1988 |
|
SU1629985A1 |
УСТРОЙСТВО ФОРМИРОВАНИЯ ИМПУЛЬСОВ НАПРЯЖЕНИЯ | 1990 |
|
RU2025038C1 |
Интегральный ЭСЛ-элемент | 1988 |
|
SU1531209A1 |
Преобразователь уровня сигнала для усилителя считывания | 1983 |
|
SU1134966A1 |
Изобретение может быть использовано в качестве усилителя считывания запоминающих устройств. Цель изобретения - снижение потребляемой мощности, упрощение схемы и расширение функциональных возможностей. Усилитель содержит транзисторы 1 и 2, диоды 3 и 4, транзистор 5, тиристор 6, резисторы 7-10, тиристор 11, информационный вход 12, резистор 13, двух- эмиттерный транзистор 14, управляющие входы 15 и 16, выход 17, Введение тиристора 6, резистора 13 и двух- змиттерного транзистора 14 позволило исключить блокировку управляющих входов 15 и 16, что привело к упрощению усилителя; экономия потребляемой мощности достигается за счет использо- ва-ния цепи обратной связи - тиристора 6, коллектора-эмиттера транзистора 5, 1Ш-Й1Ы нулевого потенциала; расширение функциональных возможностей достигается за счет реализации дополнительной функции усилителя - функции запоминания считанной информации. 1 ил, i (Л С (ч; САЗ Gi:
Каталог фирмы Faivchild Bipolav Memovy data Book, 1977, Авторское свидетельство СССР № 1132364, кл | |||
Переносная печь для варки пищи и отопления в окопах, походных помещениях и т.п. | 1921 |
|
SU3A1 |
Авторы
Даты
1986-05-15—Публикация
1984-10-22—Подача