Многоканальное мажоритарно-резервированное запоминающее устройство Советский патент 1986 года по МПК G11C29/00 

Описание патента на изобретение SU1234885A2

Изобретение относится к запоминающим устройствам с контролем, может быть использовано при построении высоконадежных вычислительных систем и является дополнительным к основцо- му авт. св. № 1182581.

Цель изобретения - повышение надежности устройства за счет o6eciie- чения контроля его работоспособности

На чертеже приведена функциональная схема многоканального мажоритарно-резервированного запоминающего устройства, когда число каналов устройства равно трем.

Устройство состоит из трех канат лов 1 и дешифратора 2, причем каждый из каналов 1 содержит основной 3 и резервный 4 блоки памяти, первьй 5 и второй 6 сумматоры, блок 7 сравнения и мажоритарньй элемент 8.

Устройство работает следующим образом.

Пусть в основных блоках 3 памяти записана информация: а - в первом канале; в - во втором канале; с в третьем канале. Тогда в резервных блоках 4 памяти записана следующая информация (равная поразрядной сумме по модулю два информации основных 3 блоков памяти данного и последуюПри наличии неисправностей в основном блоке 3 памяти первого канала на входы дешифратора 2 nocTynatoT сиг налы несравнения от блоков 7 сравнения первого и третьего каналов. При неисправности основного блока 3 памяти второго или третьего каналов на входы депшфратора 2 поступают сигналы несравнения от блоков 7 сравнения соответственно первого и второго или второго и третьего канаггов. При неисправности резервного блока 4 памяти первого Kaiiajia на входь дешифратора 2 поступает сигнал несравнения только от блока 7 сравнения первого канала. Аналогично при неисправ ности резервного блока 4 памяти второго или третьего каналов на входы . де дифратора 2 поступает сигнал неисправности от блока сравнения соответ ственно второго или третьего каналов В соответствии с этими сигналами 30 дешифратор 2 формирует на контрольны выходах устройства сигналы неисправФормула изобретения

щего каналов): в первом канале; в+с - во втором канале; с+а - ности соответствующего блока памяти, в третьем канале.

При обращении к устройству в случае отсутствия неисправности на входы jjj мажоритарного элемента 8 первого канала попадает информация: а - с выхода основного 3 блока памяти;(а@в)@ - с выхода первого 5 сумматора; (с@а) - с выхода второго сумма- 40 тора.

Аналогично на входы мажоритарных элементов 8 остальных каналов поступает информация в и с. Одновременно на соответствующее входы бло- 45 ков сравнения 7 поступает одинаковая информация с вькодов основного блока 3 памяти и первого сумматора 5. На входы дешифратора в этом случае поступают сигналы сравнения от блоков 7 сравнения всех каналов. Б ито50

Многоканальное мажоритарно-резервированное запоминающее устройство по авт. св. № 1182581, отличающееся тем, что, с целью повышения надежности устройства за счет обеспечения контроля его работоспособности, оно содержит дешифратор и в ка;кдом канале блок сравнения, причем первьй вход блока сравнения каждого канала подключен к выходу основного блока памяти,, а второй вход к выходу первого сумматора данного канала, вьТходы блоков сравнения соединены с входами дешифратора, выходы которого являются контрольными выходами устройства.

0

5

ге на информационных выходах устройства через мажоритарные элементы 8 появляется достоверная информация а, в, с, а на контрольных выходах (выходы дешифратора 2) - инфор- мапдя об отсутствии неисправностей в устройстве.

При наличии неисправностей в основном блоке 3 памяти первого канала на входы дешифратора 2 nocTynatoT сигналы несравнения от блоков 7 сравнения первого и третьего каналов. При неисправности основного блока 3 памяти второго или третьего каналов на входы депшфратора 2 поступают сигналы несравнения от блоков 7 сравнения соответственно первого и второго или второго и третьего канаггов. При неисправности резервного блока 4 памяти первого Kaiiajia на входь дешифратора 2 поступает сигнал несравнения только от блока 7 сравнения первого канала. Аналогично при неисправности резервного блока 4 памяти второго или третьего каналов на входы . де дифратора 2 поступает сигнал неисправности от блока сравнения соответственно второго или третьего каналов. В соответствии с этими сигналами 0 дешифратор 2 формирует на контрольных выходах устройства сигналы неисправ0

5

ности соответствующего блока памяти,

Формула изобретения

Многоканальное мажоритарно-резервированное запоминающее устройство по авт. св. № 1182581, отличающееся тем, что, с целью повышения надежности устройства за счет обеспечения контроля его работоспособности, оно содержит дешифратор и в ка;кдом канале блок сравнения, причем первьй вход блока сравнения каждого канала подключен к выходу основного блока памяти,, а второй вход к выходу первого сумматора данного канала, вьТходы блоков сравнения соединены с входами дешифратора, выходы которого являются контрольными выходами устройства.

Составитель О.Кулаков Редактор В.Ковтун Техред л.Олейник .

Заказ 2988/54 Тираж 543Подписное

ВНИИПИ Государственного комитета СССР

по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно

-полиграфическое предприятие, г.Ужгород, ул.Проектная,4

Похожие патенты SU1234885A2

название год авторы номер документа
Многоканальное мажоритарно-резервированное запоминающее устройство 1985
  • Шастин Вадим Александрович
  • Клепиков Игорь Иванович
  • Петровский Валерий Петрович
SU1317483A1
Резервированное запоминающее устройство 1984
  • Шастин Вадим Александрович
  • Клепиков Игорь Иванович
  • Петровский Валерий Петрович
  • Семаков Валерий Игоревич
SU1239751A2
Резервированное запоминающее устройство 1987
  • Шастин Вадим Александрович
  • Клепиков Игорь Иванович
  • Петровский Валерий Петрович
SU1510012A1
Трехканальная резервированная вычислительная система 1980
  • Самсонов Евгений Васильевич
  • Субботин Николай Николаевич
  • Овчинников Игорь Анатольевич
SU949864A1
Трехканальная резервированная вычислительная система 1983
  • Самсонов Евгений Васильевич
  • Субботин Николай Николаевич
  • Овчинников Игорь Анатольевич
SU1156273A1
Трехканальная резервированная вычислительная система 1983
  • Пьянков Евгений Константинович
  • Кенин Анатолий Михайлович
SU1156274A1
Трехканальное мажоритарно-резервированное импульсное устройство 1974
  • Ватару Юрий Семенович
  • Горбич Ким Федорович
SU598278A1
Резервированное запоминающее устройство 1982
  • Шастин Вадим Александрович
  • Петровский Валерий Петрович
  • Обухов Юрий Петрович
SU1080217A1
Мажоритарное трехканальное устройство ввода 1975
  • Клепиков Игорь Иванович
  • Машкин Алексей Михайлович
  • Блохин Борис Владимирович
SU608150A1
Резервированное запоминающее устройство 1985
  • Шастин Вадим Александрович
  • Клепиков Игорь Иванович
  • Петровский Валерий Петрович
SU1354250A1

Иллюстрации к изобретению SU 1 234 885 A2

Реферат патента 1986 года Многоканальное мажоритарно-резервированное запоминающее устройство

Изобретение относится к области вычислительной техники, а именно к запоминающим устройствам с контролем и может быть использовано при построении высоконадежных вычислительных систем. Цель изобретения состоит в повьшении надежности устройства за счет обеспечения контроля его работоспособности. Устройство состоит из трех каналов, дешифратора, причем каждый из каналов содержит основной и ре- зервньй блоки памяти, первьй и второй сумматоры, блок сравнения, мажоритарный элемент. Сигналы с блоков сравнения каждого канала поступают на входы дешифратора, которьш формирует на своих выходах сигналы неисправности соответствующего блока памяти. Изобретение является дополнительным к основному авт. св. № 1182581. 1 ил. S (Л te F 00 00 СП

Формула изобретения SU 1 234 885 A2

Документы, цитированные в отчете о поиске Патент 1986 года SU1234885A2

Многоканальное мажоритарно-резервированное запоминающее устройство 1983
  • Клепиков Игорь Иванович
  • Шастин Вадим Александрович
  • Петровский Валерий Петрович
SU1182581A1
Походная разборная печь для варки пищи и печения хлеба 1920
  • Богач Б.И.
SU11A1

SU 1 234 885 A2

Авторы

Шастин Вадим Александрович

Клепиков Игорь Иванович

Петровский Валерий Петрович

Дворецкий Геннадий Вячеславович

Даты

1986-05-30Публикация

1984-02-20Подача