1
Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств высоконадежных вычислительных систем.
Целью изобретения является сокращение аппаратурных затрат.
На чертеже приведена функциональная схема мажоритарно-резервного запоминающего устройства, когда число каналов устройства .
Устройство состоит из трех каналов 1, каждый из которых содержит основной 2 и резервный 3 блоки памяти, мажоритарный блок 4, выход которого соединен с выходом устройства, один из входов соединен с выходом основного блока 2 памяти данного канала, а два других входа - с выходами первого 5 и второго 6 сумматоров.
СВходы первого сумматора 5 соединены с выходом резервного блока 3- памяти данного канала и основного блока 2 памяти последующего канала, а входы второго 6 сумматора соединены с выходами основного 2 и резервного 3 блоков памяти предьщущего канала.
Разрядность выходной информации устройства т, разрядность основного 2 и резервного 3 блока памяти, разрядность/ первого 5 и второго 6 сумматоров и разрядность мажоритарного блока 4 равны между собой и равны t.
182581
m
III п
Для рассматриваемого случая .
Работа устройства происходит следующим образом.
Пусть в основных блоках 2 памяти записана информация: а - в первом,
Ъ - во втором, с в третьем каналах.
Тогда в резервных блоках 3 памяти будет следующая информация (равная поразрядной сумме по модулю 2 информации основных блоков 2 памяти данного и последующего канала): « + Ъ - в первом, Ъ + с - во втором,- с + W - в третьем каналах.
При обращении к устройству на входы мажоритарного элемента 4 первого Iканала попадет следующая информация: с( - с выхода основного блока 2 памяти, (о1 + Ь) выхода первого сумматора 5, (с+м) +С « с выхода второго сумматора 6,
Аналогично на входы мажоритарного элемента 4 второго канала попадет информация b , на входы мажоритарного элемента 4 третьего канала - информация с , а на выходы устройства мажоритированная информация d , Ъ и с.
Таким образом, устройство постоянно выдает на свои выходы высокодостоверную информацию.
название | год | авторы | номер документа |
---|---|---|---|
Многоканальное мажоритарно-резервированное запоминающее устройство | 1985 |
|
SU1317483A1 |
Многоканальное мажоритарно-резервированное запоминающее устройство | 1984 |
|
SU1234885A2 |
Резервированное запоминающее устройство | 1983 |
|
SU1141454A1 |
Резервированная система | 1982 |
|
SU1084802A1 |
Резервированное запоминающее устройство | 1989 |
|
SU1711237A1 |
Резервированное запоминающее устройство | 1987 |
|
SU1510012A1 |
Резервированное запоминающее устройство | 1983 |
|
SU1129658A1 |
Резервированное запоминающее устройство | 1984 |
|
SU1239751A2 |
Мажоритарно-резервированный интерфейс памяти | 1980 |
|
SU953639A1 |
Трехканальная резервированная микропроцессорная система | 1985 |
|
SU1378287A1 |
МНОГОКАНАЛЬНОЕ МАЖОРИТАРНОРЕЗЕРВИРОВАННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее в каждом канале основной блок памяти и мажоритарный блок, причем выходы мажоритарных блоков являются выходами устройства. первые входы мажоритарных блоков соединены с выходами основных блоков памяти, отличающееся тем, что, с целью сокращения аппаратурных затрат, в каждый канал устройства введены резервный блок памяти, первый и второй сумматоры, выходы которых подключены ко вторым и третьим входам мажоритарных блоков, входы первых сумматоров каждого канала соединены с выходами резервного блока памяти и основного блока памяти последующего канала, входы вторых сумматоров каждого канала соединены с выходами основного и резервного о блоков памяти предьщущего канала. (Л 00 to ел 00
Запоминающее устройство с самоконтролем | 1980 |
|
SU940241A1 |
Походная разборная печь для варки пищи и печения хлеба | 1920 |
|
SU11A1 |
Резервированное запоминающее устройство | 1976 |
|
SU585549A1 |
Печь для непрерывного получения сернистого натрия | 1921 |
|
SU1A1 |
Авторы
Даты
1985-09-30—Публикация
1983-11-24—Подача