сие, который поступает в дешифратор 1Д. Это означает, что все зарегистрированные на данном такте фронты посьшок принимаемого сигнала урав1
Изобретение относится к технике телеграфной связи и может использоваться при приеме дискретной информации .
Цель изобретения - повьпление помехоустойчивости и уменьшение времени вхождения в синхронизм.
На чертеже представлена структур но-электрическая схема устройства синхронизации двоичных сигналов в приемной аппаратуре системы связи.
Устройство синхронизации двоичных сигналов в приемной аппаратуре системы связи содержит линию 1 задержки, узел 2 определения фронтов, блок 3 подсчета фронтов, дополнительную линию 4 задержки, блоки 5 весовых множителей, первый, второй, третий и четвертьй сумматоры 6-9, компаратор 10, делитель 11, пороговый блок 12, блок 13 регистрации смены состояния, дешифратор- 14, формирователь 15 сброса, блок 16 запомнания фазы, формирователь 17 синхросигнала.
Устройство синхронизации двоичных сигналов в приемной аппаратуре системы связи работает следующим образом.
Телеграфный сигнал поступает на вход линии 1 задержки и продвигается по ней с тактовой частотой f-,., , которая определяется из соотношения: т, nV, где п - число отсчетов на длительности элементарной посьшки V - скорость телеграфирования. Вод.
При появлении фронтов посьшок на контролируемых отводах линии 1, задершси на выходах узла 2 формируются импульсы, количество которых подсчитывается в блоке 3 с тактовой частотой
Чт.
новешивают друг друга относительно центрального разряда ЛЗ А, Что соответствует поэлементной синхронизации, 1 ил.
где in - максимальное количество
фронтов в кодовой комбинации. Полученное двоичное К-разрядное
число (2 5. т) записывается в 1-ый разряд дополнительной линии 4 задержки и продвигается по ней с частотой f-i-, ,
С выходов отводов дополнительной линии 4 задержки двоичные числа поступают параллельно в блоки 5, где умножаются на определенные коэффициенты а;, значения которых симметричны относительно центрального
(п/2+1) отвода дополнительной линии 4 задержки и увеличиваются от крайних (1-й и (п+1)-й) разрядов к середине. Полученные произведения складываются в первом и втором сумматорах 6 и 7 отдельно по каждой половине, а суммы результатов сравниваются в компараторе 10, при этом, если знак неравенства оказывается противоположным полученному на пре- дьщущем такте кпя зафиксируется равенство значений, в блоке 13 сформируется сигнал Равновесие, который поступает в дешифратор 14.
Сигнал Равновесие означает,что
все зарегистрированные на данном
такте работы устройства фронты посьшок принимаемого телеграфного сигнала определенным образом уравнове- шивают -друг друга относительно центрального разряда дополнительной линии 4 задержки. Момент появления такого состояния соответствует поэлементной (тактовой) синхронизации, при этом сигнал равновесие по времени приходится на усредненную, общую для всех хранящихся в линии 1 задержки элементарных посьшок середину.
Расстановка весовых коэффициентов
указанным вьппе образом ориентирует формирование сигнала Равновесие
ближе к серединам посылок, имеющим большие телеграфные искажения, фрон ты которых находятся ближе к центральному (п/2+1) разряду дополнительной линии 4 задержки.
В пороговом блоке 12 осуществляется усредненная оценка совокупности принимаемых посылок по степени телеграфных искажений. Для этого в делителе 11 вычисляется отношение суммы, поступающей из третьего сумматора 8, фронтов взятых с весовыми коэффициентами к общему количеству фронтов, регистрируемых четвертым сумматором 9.
Получаемое отношение
Za-b;
С
n+i
где а; - весовой множитель 1-го
отвода, Ь; - число зарегистрированных
фронтов, содержащихся в
i-M отводеJ
3 округление до целого большего числа, сравнивается в пороговом блоке 12 с заданными порогами. По результатам сравнения на одном из выходов порогового блока 12 формируется сигнал, характеризующий степень телеграфных искажений посылок, который поступает в дешифратор 14. Число С тем меньше, чем меньше краевые искажения посылок. При отсутствии телеграфных искажений.
С а, а„,
В дешифраторе 14 после поступления на его входы сигналов с .определенных отводов узла 2 формируется одна из оценок качества синхро- низации (отлично, хорошо, удовлетворительно), которая поступает в формирователь 15. R основу работы формирователя 15 заложен принцип приоритета лучшей оценки, В момент выработки сигналов цикловой и тактовой синхронизации осуществляется запоминание оценок их качества в элементах памяти (триггерах) , При этом выходы запоминающих триггеров скоммутированы через схем совпадения таким образом, что при поступлении сигналов синхронизации
20
2562254
с оценкой качества ниже, чем ранее запомненные, последние не пропускаются на выход формирователя 15, вследствие чего при ухудшении условий свя5 зи или частичных перерывах в работе, когда оценки качества имеют тенденцию к снижению, выработанные в этих условиях сигналы сброса не имеют возможности переустановить ранее запом 0 ненную фазу делителя частоты блока . 16. Период поступления сигнала с выхода блока 16 равен длине кодового слова, при этом коэффициент деления делителя блока Z Т fonopK ;где Т длина кодового слова; fonopB. опорная частота.
Сигнал с выхода блока 16 поступает в формирователь 17, в котором формируется синхросигнал для работы оконечной аппаратуры.
Формула изобретения
Устройство синхронизации двоичных сигналов в приемной аппаратуре системы связи, содержащее последовательно соединенные линию задержки, узел определения фронтов и блок подсчета фронтов, последовательно соединенные дешифратор, формирователь сброса, блок запоминания фазы и формирователь синхросигнала, а также дополнительную линию задержки и пороговый блок, причем первый вход линии задержки является информационным входом устройства, объединенные первый вход дополнительной линии задержки и второй вход линии задержки являются первым тактовым входом устройства, соответствующий -вход блока подсчета фронтов является вторым тактовым входом устройства,первый и последний выходы узла определения фронтов подключены соответственно к первому и второму входам дешифратора, при этом соответствующие входы порогового блока являются вxoдa и многоуровневых сигналов, а второй вход блока запоминания фазы - входом сигнала опорной частоты, при этом выход формирователя синхросигнала является выходом устройства, отличающееся тем, что, с целью повьш1ения помехоустойчивости и уменьшения времени вхождения в синхронизм в него введены блоки весовых множителей, выходы которых соединены с соответствующими входами
5 1256225
первого и второго сумматоров, выходытора, выход которого через делитель
которых подключены к объединеннымподключен к соответствунлцему входу
первым и вторым входам третьего сум-порогового блока, п выходов которого
матора и компаратора, выход которогоподключены к соответствующим п вхочерез блок регистрации смены состоя-j дешифратора, при этом выход
ния подключен к третьему входу да-третьего сумматора подключен к второшифратора, причем входы блоков весо-му входу делителя, выход блока подвых множителей подключены к объеди-счета фронтов подключен к второму
ненным выходам дополнительной линиивходу дополнительной линии за задержки и входам четвертого сумма-10 держки.
название | год | авторы | номер документа |
---|---|---|---|
Устройство синхронизации двоичных сигналов в приемной аппаратуре многоканальной системы связи | 1981 |
|
SU1083389A1 |
Устройство тактовой синхронизациии РЕгЕНЕРАции | 1979 |
|
SU809620A1 |
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ | 2002 |
|
RU2239953C2 |
Устройство для приема сигналов относительной фазовой телеграфии | 1983 |
|
SU1138954A1 |
Устройство для синхронизации по циклам | 1983 |
|
SU1172052A1 |
СТАРТСТОПНАЯ СИСТЕМА СВЯЗИ | 2003 |
|
RU2252489C2 |
Приемное старт-стопное устройство | 1983 |
|
SU1142899A1 |
Устройство для передачи и приема основного и дополнительного сигналов | 1986 |
|
SU1390809A1 |
Устройство сложения разнесенныхТЕлЕгРАфНыХ СигНАлОВ | 1979 |
|
SU832744A2 |
УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ | 2003 |
|
RU2231228C1 |
Изобретение относится к телеграфной связи и мож1ет быть использовано при приеме дискретной информации. Целью изобретения является повышение помехоустойчивости и умень- .шение времени вхождения в синхронизм. Устройство содержит линию 1 задержки ,(ЛЗ), узел 2 определения фронтов, блок 3 подсчета фронтов, дополни- тельную ЛЗ 4, блоки 5 весовых множиЯ№И1 Х /мтцн1 fn телей, четыре сумматора 6-9, компаратор (К) 10, делитель 11, пороговый блок 12, блок 13 регистрации смены состояния, дешифратор 14, формирователь 15 сброса, блок 16 запоминания фазы, формирователь 17 синхросигнала. С отводов ЛЗ 4 двоичные числа поступают параллельно в блоки 5, где умножаются на коэффициенты aj , значения которых симметричны относительно центрального п/2+1 отвода ЛЗ 4 и увеличиваются от крайних l-й и (п+1)-й разрядов к середине. Полученные произведения складьгоают- ся в сумматорах 6 и 7 отдельно по каждой половине, а суммы результатов сравниваются в К 10. Если знак неравенства противоположен полученному на предьодущем такте или зафиксируется равенство значений, в блоке 13 формируется сигнал Равнове§ (Л
Устройство синхронизации двоичных сигналов в приемной аппаратуре многоканальной системы связи | 1981 |
|
SU1083389A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Кипятильник для воды | 1921 |
|
SU5A1 |
Авторы
Даты
1986-09-07—Публикация
1984-10-09—Подача