Сигнатурный анализатор Советский патент 1986 года по МПК G06F11/25 

Описание патента на изобретение SU1270773A1

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностирования цифровых устройств. Целью изобретения является увеличение достоверности контроля. На фиг.1 приведена функциональная схема предлагаемого сигнатурного анализатора; на фиг.2 - функциональная схема формирователя сигнатур; на фиг.З - временные диаграммы, поясняю щие принцип работы. Сигнатурный анализатор (фиг.1) содержит триггер 1, формирователь 2 сигнатур, блок 3 индикации, элемент НЕ 4, элемент ИЛИ 5, формирователь 6 Импульсов, элемент 2 И-ИЛИ 7, счетчи 8, управляющие входы Пуск 9 и Стоп 10, информационный вход 11, вход Режим 12, синхровход 13. Формирователь 2 сигнатур (фиг,2) содержит сдвиговый регистр 14 и сумматорЬ по модулю два 15-1-15--М по числу разрядов регистра. На временных диаграммах (фиг.З) приведены следующие обозначения: синхросигналы 16 на входе 13; сигнал 17 на входе 9 сигнал 18 на входе 10 сигнал 19 на информационном входе 11 в отсутствие помех; сигнал 20 на информационном входе 11 при наличии помех. Числа под временными диаграммами показывают состояние информационных входов параллельной записи формирователя 2 сигнатур (сдвигового регистра 14) в соответствующие моменты времени. Сигнатурньй анализатор работает в двух режимах. При работе в релсиме контроля данных на вход 12 поступает нулевой уровень. По приходу сигнала Пуск счетчик 8 и сдвиговый регистр 14 сбрасываются (цепи сброса условно не показаны), триггер 1 уста навливается в единичное состояние. Единичный уровень с выхода триггера 1 разрешает синхрош-шульсом с входа 1.3 поступать на синхровход сдвигового регистра 14. С входа 11 анализируемы данные без помех (позиция 19 на фиг.3) или с помехами (позиция 20 на фиг,3) поступают через сумматор 15-1 по модулю два на вход регистра 14, которы работает в режиме сдвига записываемо в него информации. Запись информации в сдвиговый регистр 14 с обратными связями производится в моменты време ни, соответствующие пepeднe гy фронту импульсов синхронизации. Ввиду того, что выборки, полученные при контроле . данных без помех или с помехами совершенно одинаковы (при воздействии помех в промежутках между синхроимпульсами) , то короткие помеховые импульсы на формирование сигнатуры не влияют. По приходу сигнала Стоп триггер 1 устанавливается в нулевое состояние. Ну.гевой уровень с выхода триггера 1 запрещает прохождение синхроимпульсов на вход формирователя 2 сигнатур. Цикл анализа в режиме контроля данных закончен. Сформированная в сдвиговом регистре 14 с обратными связями сигнатура отображается блоком 3 индикации. В режиме контроля данных и помех на вход 12.поступает единичный уровень. По приходу сигнала Пуск счетчик 8 и сдвиговый регистр 14 сбрасываются, триггер 1 устанавливается единичное состояние, единичный уровень с выхода триггера 1 разрешает анализируемому цифровому сигналу без помех (позиция 19, фиг.З) или с помехами (позиция 20, фиг.З) с входа 11 поступать через элемент ИЛИ 5 и через формирователь 6 импульсов, через элемент 2И-ИЛИ 7 на синхровход сдвигового регистра 14. Формирователь 6 импульсов выдает импульсы по заднему фронту входного сигнала, а совокупность формирователя 6 .импульсов и элемента ИЛИ 5 позволяет обеспечивать запись информации в сдвиговьй регистр .14 как по переднему, так и по заднему фронту. Сдвиговый регистр 14 работает в режиме параллельной записи информа-. . ции, поступающей со счетчика 8 и с выходов сумматоров по модулю два 15-2-15-и. После сброса счетчика 8, с приходом очередного синхроимпульса, на выходе счетчика 8 формируется параллельный код, однозначно соответствую- щий данному временному интервалу. Каждый передний и задний фронт импульсов анализируемого цифрового сигнала осуществляет запись текущего состояния счетчика 8 и сигнала с входа 11 в формирователь 2 сигнатур, каждый выходной разряд которого, кроме первого, представляет собой сумму по модулю два соответствующего входного разряда и наперед выбранных об ратных связей. Параллельный поток данных, посту пающих на формирователь сигнатур, однозначно определяется временным п ложением передних и задних фронтов импульсов контролируемого сиг1дала. Входные массивы данных, полученные при анализе сигнала без помех и сигнала с помехами отличаются, что приводит к формированию различных сигнатур для одного и того же сигна в зависимости от наличия в нем поме По приходу с входа 10 сигнала Стоп триггер 1 устанавливается в нулевое состояние и запрещает посту ление анализируемых данных на синхр вход сдвигового регистра 14. Цикл анализа в режиме,контроля данных и помех на этом заканчивается. Сформи рованная формирователем 2 сигнатура отображается на блоке индикации. Формула изобретени Сигнатурный анализатор, содержащий формирователь сигнатур, блок ин дикации, формирователь импульсов, триггер и элемент ИЛИ, причем инфор мационный вход последовательной зап /си формирователя сигнатур является информационным входом анализатора, группа выходов формирователя сигна . Режим iz° HHipopM. 3 Синхро тур соединена с группой входов блока индикации, выход формирователя импульсов соединен с первым входом элемента ИЛИ, управляющие входы Пуск и Стоп анализатора соединены соответственно с единичным и нулевым входами триггера, отличающийс я тем, что, с целью увеличения достоверности контроля, анализатор содержит счетчик, элемент-НЕ и элемент 2И-Ш1И, первые входы первого и второго элементов И которого соединены с выходом триггера,вторые входы первого и второго элементов И элемента 2И-ИЛИ соединены соответственно с выходами элемента ИЛИ и элемента НЕ, вход которого соединен с третьим входом первого элемента И элемента 2И-ИЛИ, с входом установки режима формирователя сигнатур и явд.яется входом Режим анализатора, третий вход второго элемента И элемента 2И-ИЛИ соединен со счетным входом счетчика и является синхровходом анализатора, выход элемента 2И-ИЛИ соединен с синхровходом формирователя сигнатур, информационный вход последовательной записи и первый информационньш вход параллельной записи которого объединены и соединены с входом формирователя импульсов и вторым входом элемента ИЛИ, группа выходов счетчика соединена с группой информационных входов параллельной записи формирователя сигнатур.

Похожие патенты SU1270773A1

название год авторы номер документа
Сигнатурный анализатор (его варианты) 1984
  • Новик Григорий Хацкелевич
  • Старчихин Сергей Иванович
  • Шацкий Михаил Вячеславович
  • Кудряшов Владимир Иванович
SU1252784A1
Сигнатурный анализатор для поиска перемежающихся неисправностей 1986
  • Зверева Татьяна Михайловна
  • Белов Евгений Иосифович
SU1495799A1
Сигнатурный анализатор для контроля цифровых блоков 1984
  • Кулида Виталий Алексеевич
  • Кулида Валентина Михайловна
  • Косинов Николай Васильевич
  • Куценко Виктор Нестерович
SU1309026A1
Сигнатурный анализатор 1986
  • Бакай Георгий Витальевич
  • Зубашич Владимир Федорович
  • Рейзин Владимир Лейбович
  • Рубинштейн Григорий Львович
  • Силина Нэлля Герасимовна
SU1383360A1
Сигнатурный анализатор 1988
  • Вишняков Александр Платонович
  • Давиденко Юрий Павлович
  • Решетняк Игорь Эмильевич
  • Антощенко Лидия Петровна
  • Перепелица Вячеслав Владимирович
  • Павлив Дмитрий Иванович
SU1649543A1
СИГНАТУРНЫЙ АНАЛИЗАТОР 1991
  • Детянцев В.А.
RU2017209C1
Сигнатурный анализатор 1987
  • Андреев Александр Николаевич
  • Белов Михаил Юрьевич
  • Водовозов Александр Михайлович
  • Лабичев Виктор Николаевич
  • Сачков Алексей Александрович
SU1427370A1
Сигнатурный анализатор 1984
  • Костюкевич Владимир Михайлович
  • Толочанов Сергей Владимирович
SU1262501A1
Многоканальный сигнатурный анализатор 1987
  • Тарасенко Александр Николаевич
  • Львов Геннадий Михайлович
  • Дяченко Олег Николаевич
  • Уткин Александр Иванович
  • Антипова Наталья Леонидовна
  • Кунашев Григорий Владимирович
SU1430956A1
Сигнатурный анализатор 1986
  • Волков Валерий Павлович
  • Прохоров Александр Иванович
  • Чернышов Владислав Максимович
SU1383358A1

Иллюстрации к изобретению SU 1 270 773 A1

Реферат патента 1986 года Сигнатурный анализатор

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностирования цифровых устройств. Целью изобретения является увеличение достоверности контроля за счет обеспечения фиксации кратковременных помех, действующих на информационном входе в период между импульсами синхронизации. Сигнатурный анализатор содержит формирователь сигнатур, блок индикации, формирователь импульсов, счетчик, триггер, элемент НЕ, элемент ИЛИ и элемент И-ИЛИ. Сигнатурный анализатор работает в двух режимах. В режиме контроля данных без помех кратковременные помехи, возникающие в период между синхроимпульсами, не воздействуют на процесс формирования сигнатуры. В режиме контроля данных с помехами параллельный поток данных, поступающих на формирователь сигнатур, однозначно определяется временным положением передних и задних фронтов импульсов контролируемого сигнала. При этом входные массивы данных, полученные при анализе сигнала без помех и сигнала с помехами, отличаются, что приводит к формированию различных сигнатур для одного и того же сигнала в зависимости от наличия в нем помех. 3 ил.

Формула изобретения SU 1 270 773 A1

Документы, цитированные в отчете о поиске Патент 1986 года SU1270773A1

Электроника, 1977, № 5, с
Прибор для равномерного смешения зерна и одновременного отбирания нескольких одинаковых по объему проб 1921
  • Игнатенко Ф.Я.
  • Смирнов Е.П.
SU23A1
Авторское свидетельство СССР № 1146677, кл
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 270 773 A1

Авторы

Кулида Виталий Алексеевич

Кулида Валентина Михайловна

Косинов Николай Васильевич

Куценко Виктор Нестерович

Даты

1986-11-15Публикация

1984-04-28Подача