to
f1252784
Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных устройств, преимущественно в случаях, когда требуется повышенная надеж- 5 ность контролирующего оборудования.
Цель изобретения - расширение функциональных возможностей за счет обеспечения самоконтроля в процессе работы.
На фиг.1 приведена функциональная схема сигнатурного анализатора, первый вариант; на фиг.2 - то же, второй вариант; на фиг.З то же, третий вариант; на фиг.4 - функциональная схема формирователя сигнатур; на фиг.5 - функциональная схема блока умножения.
Сигнатурный анализатор по первому варианту (фиг.1 содержит формирователь 1 сигнатур, регистр 2 индикации, блок 3 сравнения, блоки 4 и 5 индика1Д1и, распределитель 6 импульсов, счетчик 7, триггеры 8 и 9, элементы И 10-12, элемент НЕ 13, эле- 25 ны) в формирователь 1 сигнатур, ресброса, группу информационных выходов 62.
Блок 15 умножения содержит D-три геры 63.1-63.4, двухвходовые сумматоры 64.1 и 64 .2 по -(одулю два, информационный вход 65, синхровход 66, выход 67.
Блок 15 умножения реализует посл довательное потактовое умножение входной информационной последовател ности на постоянный полином, в каче ве которого выбирается полином, инверсный по отношению к характерис тическому полиному сдвигового регис 5 ра формирователя сигнатур. На фиг.З приведен пример функциональной схем блока умножения, реализующего фукк(X)
Х
20
цию умножения на полином
хЧ .
Сигнатурный анализатор работает следую1 1им образом.
В исходном состоянии цепи установки исходного состояния ие показа
гистр 2 индикации и в блок 15 умнож ния записьгоается нулевая информация триггер 8 устанавливается в нулевое состояние, состояние триггера 9 без различно (при дальнейшем рассмотрен будем для определенности полагать, что он первоначально устанавливается в единичное состояние). Синхросигналы с входа 16 поступают постоянно на синхровходы счетчика 7, блока 15 умножения, формирователя 1 сигнатур и распределителя 6 импульсов. При этом работа счетчика 7 запрещена нулевым потенциалом с выхода элемента И 11, в блоке 15 умножения по синхроимпульсам осуществляется потактовое умножение на постоянный полином нулевой инфор мации с выхода элемента И 10, т.е. его состояние не изменяется, работа формирователя 1 сигнатур запрещена нулевым потенциалом с выхода тригге ра 8, работа распределителя 6 ИМПУЛЬСОВ 6 разрешена на три такта и он по первым трем импульсам поочередно выдает на трех своих выходах управляющие сигналы, которые обеспе чивают последовательную реализацию следуюг1их функций:
мент 14 коммутации, блок 15 умножения, синхровход 16, управлягадий вход 17 задания окна измерения, информационный вход 18.
По второму варианту сигнатурный анализатор (Лиг.2 содержит формирователь 19 сигнатур, регистр 20 индикации, блок 21 сравнения, блоки 22 и 23 индикации, распределитель 24 импульсов, счетчик 25, триггеры 26 и 27, элементы И 28 - 30, элемент НЕ 31, элемент 32 коммутации, блок 33 постоянной памяти, синхровход 34, управляющий вход 35 задания окна измерения, информационный вход 36.
Сигнатурный анализатор по третьем варианту (Фиг.З) содержит формирователь 37 сигнатур, регистр 38 индикации, блок 39 сравнения, блоки 40 и 41 индикации, распределитель 42 импульсов, счетчик 43, триггеры 44 и 45, элементы И 46 и 47, элемент НЕ 48, элемент ИЛИ 49, элемент 50 коммутации, одновибратор 51, синхро- вход 52, управляющий вход 53 задани окна измерения, информационный вход 54.
Формирователь сигнатур содержит регистр 55 сдвига, многовходовой сумматор 56 по модулю два, информационные входы 57 и 58, синхровход 59, управлянтдий вход 60, вход 61
ны) в формирователь 1 сигнатур, ресброса, группу информационных выходов 62.
Блок 15 умножения содержит D-триггеры 63.1-63.4, двухвходовые сумматоры 64.1 и 64 .2 по -(одулю два, информационный вход 65, синхровход 66, выход 67.
Блок 15 умножения реализует последовательное потактовое умножение входной информационной последовательности на постоянный полином, в качестве которого выбирается полином, инверсный по отношению к характеристическому полиному сдвигового регист- ра формирователя сигнатур. На фиг.З приведен пример функциональной схемы блока умножения, реализующего фукк(X)
Х
цию умножения на полином
хЧ .
Сигнатурный анализатор работает следую1 1им образом.
В исходном состоянии цепи установки исходного состояния ие показаны) в формирователь 1 сигнатур, ре
гистр 2 индикации и в блок 15 умножения записьгоается нулевая информация, триггер 8 устанавливается в нулевое состояние, состояние триггера 9 безразлично (при дальнейшем рассмотрении будем для определенности полагать, что он первоначально устанавливается в единичное состояние). Синхросигналы с входа 16 поступают постоянно на синхровходы счетчика 7, блока 15 умножения, формирователя 1 сигнатур и распределителя 6 импульсов. При этом работа счетчика 7 запрещена нулевым потенциалом с выхода элемента И 11, в блоке 15 умножения по синхроимпульсам осуществляется потактовое умножение на постоянный полином нулевой информации с выхода элемента И 10, т.е. его состояние не изменяется, работа формирователя 1 сигнатур запрещена нулевым потенциалом с выхода триггера 8, работа распределителя 6 ИМПУЛЬСОВ 6 разрешена на три такта и он по первым трем импульсам поочередно выдает на трех своих выходах управляющие сигналы, которые обеспечивают последовательную реализацию следуюг1их функций:
сравнение в блоке 3 сравнения содержимого формирователя 1 сигнатур и регистра 2 индикации;
запись в регистр 2 индикации содержимого формирователя 1 сигнатур;
3
обнуление формирователя 1 сигнатур.
Так как в исходном состоянии в. формирователь 1 сигнатур и в регистр 2 индикации записана нулевая информация, то функционирование распределителя 6 импульсов не изменяет состояния указанных блоков. На второй и первый информационные входы ормирователя 1 сигнатур подается нулевая информация соответственно с выхода элемента И IО и с выхода элемента И 12, на второй вход которого подается нулевой потенциал с выхода Влока 15 умножения.
По переднему фронту управляющего сигнала задания окна измерения, поступающего на вход 17, триггер 8 устанавливается в единичное состояние, разрешая работу формирователя 1 сигнатур и запрещая работу распределителя 6 импульсов. Одновременно на информационный вход 18 анализато ра начинает поступать контролируемая информация. Она через элемент И 10 поступает на второй информационный вход формирователя I сигнатур и по синхроимпульсам с входа 16 сворачивается по закону полинома, образующего регистр сдвига с обратными связями формирователя I сигнатур. Одновременно контролируемая информация с выхода элемента И 10 поступает на информационный вход блока 15 умножения. Результата умножения входной информации на постоянный полином, инверсный по отношению к образующему регистру сдвига формирователя 1 сигнатур, поступает на второй вход элемента И 12. Однако по переднему фронту сигнала с входа 17 триггер 9 установился в нулевое состояние и элемент И 12 закрыт нулевым потенциалом на первом входе. Таким образом, на первый информационный вход формирователя 1 сигнатур поступает нулевая информащчя.
Ло заднему фронту управляющего сигнала задания окна измерения (закрытие окна измерения) на управляющий вход формирователя 1 сигнатур продолжает поступать разрешающий сигнал с выхода триггера 8. С выхода элемента И 10 при этом на второй информационный вход формирователя I сигнатур поступает нулевая информация. Нулевой потенциал с входа 17, инвертируясь элементом НЕ 13,
527844
открывает элемент И II и разрешает работу счетчика 7 с коэффициентом пересчета, где h - разрядность сдвигового регистра, на базе которо- 5 го реализован формирователь I сигнатур. По приходу и -го синхроимпульса после закрытия окна измерения сигналом с выхода переполнения счетчик 7 устанавливает триггер 8 в гулевое
10 состояние. При этом запрещается работа формирователя I сигнатур и разрешается работа распределителя 6 импульсов, который осуществляет поочередную выдачу трех управляющих
15 сигналов в блок 3 сравнения, регистр 2 индикации и формирователь 1 сигнатур, в результате чего предыдущее / состояние формирователя сигнатур сравнивается с текущим состоянием, в
20 случае их несовпадения с помощью
блока 5 индикации индицируется ошибка, текущее состояние формирователя сигнатур переписывается в регистр 2 индикация и индицируется блоком 4
25 индикахщи, а формирователь 1 сигнатур обнуляется.
Работа рассмотренной схемы основана на том, что контролируемые последовательности являются, как прави
30 ло, циклически повторяющимися, что и позволяет не только формировать сигнатуры этих последовательностей, но и сравнивать между собой две следующие друг за другом сигнатуры, об- 5 наруживая так называемую нестабильность сигнатур.
До описанного момента работа анализатора не отличается от работы известного устройства.
Перед приходом следующего переднего фронта сигнала с входа 17 сос- тояния элементов схемы следующие: триггер 8 находится в нулевом состоянии, формирователь I сигнатур
5 обнулен, в регистре 2 индикации записано предьщущее состояние формирователя 1 сигнатур, счетчик 7 заперт, триггер 9 находится в нулевом состоянии. По приходу переднего
0 фронта сигнала с входа 17 триггер 9 устанавливается в единичное состояние, и устройство работает аналогично с той разницей, что в данном случае элемент И 12 открыт и инфор- 5 мация с его выхода поступает на первый информационный вход формировате-- ля I сигнатур. При этом осуществляется ее сложение по модулю два с
информацией, поступающей на второй информационный вход формирователя 1 сигнатур.
После окончания окна измерения на фор фователь 1 сигнатур,как и в перрон случае, дополнительно пройдут +1 синхроимпульсов. При этом по второму информационному входу поступает нулевая информация, а по первому - п последних бит произведения входной информации на постоянный полином. После окончания свертки данной суммарной информаг ии получившаяся сигнатура сравнивается с предыдущей, и в случае их несовпадения на блоке 5 индикации индицируется ошибка. Далее работа анализатора повторяется.
При исправной схеме анализатора полученные сигнатуры будут совпадать, и, в то же время, значительный класс неисправностей анализатора будет приводить к несовпадению сиг- г.атур. Для оператора данное несовпадение индицируется блоком 5 индикации как нестебильность сигнатуры. Контролируемая последовательность может иметь временную нестабильность что также будет приводить к индикации нестабильности сигнатуры. Для того, чтобы отличить эти два случая, анализатор содержит элемент 14 коммутапяи, при переключении кото рого элемент И 12 закрывается и схема самоконтроля отключается. Если при этом продолжает индицироваться нестабильность, то она обусловлена нестабильностью контролируемой последовательности, в противном же случае в анализаторе присутствует неисправность.
Принцип работы предлагаемого сигнатурно1 о анализатора основан на том, что регистр сдвига с обратными связям через сумматор по модулю два являющийся основой формирователя сигнатур, является линейной системой и для него справедлив принцип суперпозиции , т . е .
S(AetB)S(7)@S(B),
где S(A),R(B) и S () - сигнатуры пос;и длм.те.;1ыюстей А ,
R Vh, ГА d) Ё-)
m
(а,(} Ь„ ) . (а,С.) h, ) . . . (а„® Ь) ; & - знак сло :ения по модулю два. В данном случае в качестве последовательности используется последовательность
А . . .Х(,,00. . .0
где XX,
.X - входная контролируемая последовательность длиной Р ;
и- разрядность сдвигового регистра.
Как известно, регистр сдвига с обратными связями через сумматор по модулю два производит операцию вычисления остатка от деления многочлена входной последовательности на многочлен, инверсный по гтиогаению к образующему регистр сдвига.
Так,если сдвиговый регистр образован многочленом
Ф.Гх) х% а,.,,
а.
20
«к O.lj , К О, п-1
и инверсный многочлен имеет вид
9„М ,ф,то
А.(х) ) V. (X) -ь S,(x).
25 В данном случае в качестве последовательности В выбирается последовательность
В А У(Х), где А ХрХ,...х.
Тогда имеем
S() S(A®A Vn(x)) S(A)0S(A - W (x)) S(A).
35
50
55
так как многочлен последовательности В / А /(,) делится на у,(х) без остатка и, следовательно, сигнатура этой последовательности равна нулю. 4Q Если в сигнатурном анализаторе появится неисправность, такая, как например, обрыв, константные Ноль пи Единица в формирователе сигнатур и т.д., то это приведет к тому, 45 соотношения нарушатся и следующие одна за другой сигнатуры не будут совпадать.
В табл.1 приведен пример формирования сигнатур входной последова- тельности Л 10011101110001110000 формирователем сиг-натур, реализованном на полиноме (х)х + х + 1.
Первый столбец табл. показывает процесс формирования сигнатуры исходной последовательности. Сигнатура равна 010). Но втором столбце показано Аормиропание сигнатуры произведения А у х)
где V(x) X f ф- x(,+ + I)
x - x I.
A (|i(x)
1 1011010111 1 lOOOini .
Сигнатура этой последовательности равна 0000.
В третьем столбце вычислена сигнатура суммарной последовательности А®А V(x). А®А (-(х)
« 0100011100111111 И 11. Ее сигнатура равна 0101, т.е. совпадает с сигнатурой последовательности А.
Пусть появилась какая-либо конкретная неисправность сигнатурного анализатора, например обрыв обратной связи со старшего разряда сдвигового регистра. Четвертый столбец таблицы показывает формирон ание сигнатуры последовательности А, а пятый - последовательности A®S ((x Их сигнатуры равны соответственно 0000 и 0101, т.е. не совпадают, что и указывает на наличие неисправности в схеме.
Блок 33 постоянной памяти по второму варианту представляет собой постоянное запоминающее устройство с организацией (п+1) х 1 бит. Информация, записанная в нем, последовательно снимается с его выхода при подаче на адресные входы с выхода счетчика 25 последовательности чисел от О до (n+l) и представляет собой (n+l)-разрядный вектор, сигнатура которого равна нулю.
Работа анализатора аналогична описанной для анализатора по первому варианту.
Самопроверка в данном случае основывается на следующих соотношениях.
Если А ХрХ(...XgOO...0, а
В Ь„Ь. ...Ь„,,
и S/B/ О, то можно записать S(A®R)
S(XoX,..., ...b, )«
- SCA)® S(B) S(A). Устройство работает следующим образом.
В первом окне измерения работа устройства аналогична описанному выше. Отличием является то, что для
8
формирователя сигнатур окно измерения удлиняется не на п тактов, а на (п-t-l) такт. В следующем измерения на первый 1шформационный вход формирователя сигнатур из блока постоянной памяти подается до закрытия окна нулевая информация, а после закрытия - в течение (п+1) такта счета счетчика 25 постоянная
кодовая последовательная комбинация имеющая нулевую сигнатуру. Эта комбинация зависит лишь от вида характеристического полинома сдвигового регистра формирователя сигнатур и является постоянной для данного сигнатурного анализатора.
В случае наличия какой-либо неисправности последовательные сигнатуры, как и в первом варианте, различаются между собой.
В табл.2 приведены примеры формирования сигнатур для той же входной последовательности и той же неисправности, что и в табл.1. В
табл.2 столбец 1 показьтает сигнатуру 1010 входной последовательности. Столбец 2 - сигнатура постоянной кодовой последовательности 11001, которая для полинома (х) х + I
равна 0000. Столбец 3 - сигнатура суммарной последовательности 1010, равна сигнатуре исходной последовательности. Столбцы 4 и 5 - сигнатуры исходной и суммарной последовательностей соответственно при обрьше обратной связи со старшего разряда сдвигового регистра. Они равны 0000 и 1011, т.е. не равны между собой, что указывает на нал11чие неисправности в схеме сигнатурного анализатора.
Сигнатурный анализатор по третьему варианту работает следующим образом.
По переднему фронту сигнала с входа 53 задания окна измерения триггер 44 устанавливается в единичное состояние, разрещая работу формирователя 37 сигнатур. Задним фрон -
том сигнала с входа 53 устанавлива ется в единичное состояние триггер 45, положительный перепад напряжения на выходе которого вызывает срабатывание одновибратора 51. Импульс с выхода одновибратора 51, пройдя через элемент liTO 49, устанавливает триггер 44 в нулевое состояние, прекращая тем самым форми
рование сигнатуры. Таким образом, длительность управляющего сигнала, поступающего на управлягаций вход фо мирователя 37 сигнатур для первого окна измерения, совпадает с длительностью сигнала с входа 53 задания окна измерения.
По следующему переднему фронту сигнала с входа 53 схема работает аналопгчно, при приходе заднего фронта данного сигнала триггер 45 устанавливается в нулевое состояние выработки сигнала одновибратором 51 не происходит и триггер 4Д продожает оставаться в единичном состоя - НИИ. При этом элемент И 46 заперт нулевым потенциалом с входа 53 и на информа1шонный вход формировател 37 сигнатур поступает нулевая информация. На обоих входах элемента И 47 появляются единичные потенциалы и сигнал с его выхода разрешает работу счетчика 43. Счетчик подсчитывает синхроимпульсы, поступающие по входу 52, и при поступлении (2-) импульсов выдает сигнал переполнения, который через элемент ИЛИ 49 опрокидывает триггер 44, устанавливая его в нулевое состояние и прекращая тем самым формирование сигнатуры.
Таким образом, для самопроверки в данном варианте используется то, что сдвиговый регистр формирователя сигнатур при подаче на его вход во втором окне измерения последовательности кулей работает в режиме генератора псевдослучайной последовательности, при этом он циклически перебирает все возможные состояния и при подаче подряд (2 -1) нулей вовращается в исходное состояние.
Ряд неисправное гей сигнатурного анализатора нарушает это свойство и последовательные во времени сигнатуры в этом случае не совпадают между собой, что видно из табл.3, в которой для той же исходной контролируемой последовательности, что и в табл.1 и 2, даны:
первый столбец - сигнатура входной последовательности 1110;
второй столбец - сигнатура входной последовательности, к которой д баялено 15 нулей - 1110, равна сигнатуре исходной последовательности ;
1520 25 зо
5278410
третий и столбцы - то ж(, что riepHbiii и пторой, но при наличии той же неисправности - обрыва обратной связи со старшего разряда. 5 Сигнатуры равны соо1;ветственно 0101 и 0000, т.е. не равны между собой, что указывает на наличие неисправности.
10 Формула изобретения
5 0 5 о
5 0
5
5
1.Сигнатурный анализатор, содержащш { формирователь сигнатур, регистр индикаг ии, блок сравнения, первый и второй блоки индикации и распределитель импульсов, первый, второй и третий выходы которого соединены соответственно с управляющим входом блока сравнения, с входом разрешения записи регистра индикации и входом сброса формирователя . сигнатур, группа информационных выходов которого соединена с группой информационных входов регистра индикации и с первой группой информационных входов блока сравнения, вторая группа информационных входов которого соединена с группой выходов регистра индикации и с группой информационных входов первого блока индикации, причем выход блока сравнения соединен с входом второго блока индикации, а синхровход формирователя сигнатур соединен с аинхро- входом распределителя импульсов и является синхровходом сигнатурного анализатора, отличающийся тем, что, с целью расщирения функциональных возможностей за счет обес печения самоконтроля в процессе работы, в него введены счетчик с коэфсЬициентом пересчета и , где h - разрядность формирователя сигнатур, два триггера, три элемента И, элемент НЕ, элемент коммутации и блок умножения, причем управляющий вход задания окна измерения анализатора соединен с единичным входом первого триггера, со счетным входом второго триггера, первым входом первого элемента И и с входом элемента НЕ, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с выходом первого триггера с управляицим входом формирователя сигнатур и с разрешающим входом распределителя импульсов, выход второго элемента И соединен с разрещаюгцим входом счетчика.
выход переполнения которого соединен с нулевым входом первого триггера, выход второго триггера соединен с первым входом третьего элемента И второй вход которого соединен с вы- ходом блока умножения, третий вход третьего элемента И соединен с подвижным контактом элемента коммугацн размыкающий и замыкающий контакты которого соединены соответственно с шинами единичного и нулевого потенциалов сигнатурного анализатора, выход третьего элемента И соединен с первым инЛормационным входом формирователя сигнатур, второй информа- ционный вход которого соединен с выходом первого элемента И и с информационным вхрдом блока умножения, второй вход первого элемента И является информационным входом сиг- натурного анализатора, счетный вход счетчика и синхровход блока умножения объединены и являются синхро- входами сигнатурного анализатора.
2. Сигнатурный анализатор, содержащий формирователь сигнатур, регистр индикации, блок сравнения, первый и второй блоки индикации и распределитель импульсов, первый, второй и третий виходы которого соединены соответственно с управляющим входом блока сравнения, с управляющим входом регистра индикации и входом сброса формирователя сигнатур, группы выходов которого соеди- нены с группой информационных входов регистра индикации и с первой гругтпой информационных входов блока сравнения, вторая группа информационных входов которого соединена с группой выходов регистра индикаци и с группой информационных входов первого блока индикации, причем выход блока сравнения соединен с входом второго блока индикации, а синхровход формирователя сигнатур соединен с синхровходом распределителя импульсов и является синхровходом сигнатурного анализатора, отличающийся тем, что, с целью расширения функциональных возможностей за счет обеспечения самоконтроля в процессе работы, в него введены счетчик с коэффициентом пересчета (п+1), где П - раз- рядность формирователя сигнатур, два триггера, три элемента И, элемент НЕ, элемент коммутации и блок
5
5 10 15 20
5 0 5 0 5
0
первым вховторой
выходом
постоянной памяти, пр1тчем упрап-тяю- щий вход задания окна измерения анализатора соединен с единичным входом первого триггера, счетным входом второго триггера, первым входом первого элемента И, с входом элемента Т,, выход которого соединен с первым входом второго элемента И, второй вход которого соеди нен с выходом первого триггера, с управляющим входом формирователя сигнатур и с разрешающим входом распределителя импульсов, выход второго элемента И соединен с разрешающим входом счетчика, выход переполнения которого соединен с нулевьм входом первого триггера, группа информационных выходов счетчика соединена с группой адресных входов блока постоянной памяти, выход второго триггера соединен с дом третьего элемента И, вход которого соединен с блока постоянной памяти, третий вход третьего элемента И соединен с подвижным контактом элемента коммутации, размыкающий и замыкающий контакты которого соединень соответственно с шинами единичного и нулевого потенциалов, выход третьего элемента И соединен с первьгм информационным входом формирователя сигнатур, вто- рои информационньо вход которого соединен с выходом первого элемента И, второй вход первого элемента И является информацион1тым входом сигнатурного анализатора, счетный вход счетчика соединен с синхровходом сигнатурного анализатора.
3. Сигнатурный анализатор, содержащий формирователь сигнатур регистр индикации, блок сравнения, первый и второй блоки индикации и распределитель импульсов, первый, второй и третий выходы которого соединены соответственно с управляющим входом блока сравнения, с управляющим входом регистра индикации и входом сброса формирователя сигнатур, группа информагшонных выходов которого соединена с группой информационных входов регистра индикации и с первой группой информационньгх входов блока сравнения, вторая группа информационных входов которого соединена с группой выходов регистра индикации и с группой информационных входов первого блока индикации, выход блока
13125278А,4
сравнения соединен с входом второгоэлемента И, второй вход которого
блока индикации, синхровход формиро-,соединен с выходом первого триггера,
вателя сигнатур соединен с синхро-с управляющим входом формирователя
входом распределителя импульсов исигнатур и с разрешающим входом расявляется синхровходом сигнатурного $пределителя импульсов, выход второго
анализатора, отличающий-элемента И соединен с разрешающим
с я тем, что, с целью расширениявходом счетчика, выход переполнения
функциональных возможностей за счеткоторого соединен с первым входом
обеспечения самоконтроля в процессеэлемента ИЛИ, выход второго триггера
ра.Зоты, в него введены счетчик с Очерез последовательно соединенные
коэффициентом пересчета (), гдеразмыкающий и подвижный контакты
h - разрядность формирователя сигна-элемента коммутации и одновибратор
тур, два триггера, два элемента И,соединен с вторым входом элемента
элемент НЕ, элемент ИЛИ, элемент ком-ИЛИ, выход которого соединен с нумутации и одновибратор, причем управ-15левым входом первого триггера, втоляющий вход задания окна измеренияРОЙ вход первого элемента И явЛяетанализатора соединен с единичнымся информационным входом сигнатурновходом первого триггера, со счетнымго анализатора, выход первого
входом второго триггера, с первымэлемента И соединен с информа входом первого элемента И, с замыкаю-20ционным входом формирователя сигщим контактом элемента коммутациинатур, синхровход счетчика соеи с входом элемента НЕ, выход кото-динен с синхровходом анализато рого соединен с первым входом второгора.
.Таблица 1
17125278 18
ТаблицяЗ
т:::::1 :1::::: п::т::::::1:т ::;:
1000 1100011000 11000
1100 0110001100 01100
1110 0111001110 01110
0111 inilllOlll lOIII
0011 1001111011 IIOII
0001 1000110101 10101
1000 0100000010 00010
01001010011001 11001
1010IIOIOlOlOO 10100
0101I 0101- 11010 11010 1010 0101001101 01101 1101 OIIOI01110 OIIIO 0110 0011001111 01111
10111101110111 10111 1101 1110111011 I I 0 1 1 IIIO 1111010101 lOlOl
0111100010
0011100001
0 I 0 I 100000
0010100000
0101000000
0110100000
0011000000
000110000
0100100000
.0010000000
0001000000
название | год | авторы | номер документа |
---|---|---|---|
Сигнатурный анализатор | 1985 |
|
SU1312576A2 |
Устройство для контроля логических схем | 1986 |
|
SU1365087A2 |
Сигнатурный анализатор | 1987 |
|
SU1434437A1 |
Многоканальный сигнатурный анализатор | 1984 |
|
SU1262500A1 |
Устройство для контроля логических блоков | 1986 |
|
SU1401462A1 |
Сигнатурный анализатор | 1984 |
|
SU1270773A1 |
Сигнатурный анализатор | 1984 |
|
SU1171797A1 |
Многоканальный сигнатурный анализатор | 1987 |
|
SU1430956A1 |
Сигнатурный анализатор | 1985 |
|
SU1367016A1 |
Сигнатурный анализатор | 1984 |
|
SU1223231A1 |
Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных устройств, преимущественно в случаях, когда требуется повышенная надежность контролирукщего оборудования. Отличительной особенностью анализатора является то, что он позволяет обеспечить автоматический самоконтроль непосредственно в процессе работы, т.е. при снятии сигнатур произвольных контролируемых последовательностей. Целью изобретения является расггирение функциональных возможностей за счет обеспе- чен11я самоконтроля в процессе работы. Поставленная цель достнгается за счет введения счетчика, двух триггеров, трех элементов И, элемента НЕ, элемента коммутации н блока умножения. 3 с.п.ф-лы, 5 ип, 3 табл. г (/)
9иг5
Электроника, Мир, 1977, 5, с.23-33 | |||
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1986-08-23—Публикация
1984-11-27—Подача