Изобретение относится к вычислительной технике и может быть использовано при построении интегральных микросхем обработки хдафровой информации в многозначной логике.
Цель изобретения - расширение области применения одноразрядного сумматора за счет суммирования операндов, представленных в прямом коде.
На чертеже изобр ажена принципиальная схема одноразрядного сумматора на йнжекционньк элементах.
Одноразрядный су матор содер:кит входы 1,2 и 3 многозначных аргумен- .тов (k-значных)Jпричем вход 3 предназначен для подачи двухзначного входного переноса,токовые отражатели 4-6, пороговые детекторы 7 и 8, выход 9 ,, выход 10 инверсного значения переноса. Контрольные точки обозначены позициями 11-21. Пороговые детекторы и токовые отражатели вьшолнены в виде п-р-п-транзисторов с инжекционным питанием в цепь базы.
При в базы транзисторов, образующих токовые отражатели 4-6 и пороговые детекторы 7 и 8, инжектируются токи, соответствующие 7, Sj 4, 4 и 1 единицам.
При произвольном k в базы транзис- является выходом переноса одноразторов должны инжектироваться токи, соответствующие 2k-1, k-1, k, k и 1 единицам
, насыщения соответствуюи;его транзистора необходим входной ток в одну е .диницуг При этом токовый отражатель своим выходом может отводить инжекционный ток с входа после- дующего элемента5 равный току, поступающему на его вход, а открытый пороговый детектор может отводить весь инжекционный ток с входа последующего элемента,
Одноразрядньш сумматор для k-4 работает следушв им образом.
На входах 1 и 2 операнды принимают все возможные значения из множества Е {о, 1, 2, 3}, а на входе 3 I
770962
из множества Е {0,, 1, следовательно,, входной вектор может быть представлен набором значений -О, 1, 2, З; 4, 5, 6, 7 .
g Тогда работу одноразрядного сумматора можно проиллюстрировать с помощью таблицы, где каждому значению входного тока поставлено в соответствие значение тока в соответ- Q ствующей точке.
При этом на выходе 10 переноса формируется инверсное значение переноса, где О соответствует открытое состояние токового отражателя 6 15 (протекает ток в 4 единицы), а 1 - закрытое;
Формула изобретения
Одноразрядный сумматор на инжек- ционных элементах, содержащий первый пороговьм детектор, первый и второй токовые отражатели, причем вход первого порогового детёктора соединен с первой группой входов операндов одноразрядного сумматора, вход первого токового отражателя является выходом cyi/iMbi, а первый выход второго токового отражателя
рядного сумматора,, отличающийся тем, что, с целью расширения области применения иа счет суммирования операндов, представленных в прямом коде, он дополнительно содержит второй пороговый детектор .и третий токовьй отражатель, причем выход первого порогового детектора соединен с входом второго порогового детектора, выход которого подключен к входу второго токового отражателя, второй выход которого соединен с входом третьего токового отражателя к с второй группой входов операндов одноразрядного сумматора, выход третьего токового отражателя соединен с входом первого токового отражателя.
Продолжение таблицы
название | год | авторы | номер документа |
---|---|---|---|
Одноразрядный сумматор на инжекционных элементах | 1985 |
|
SU1275430A1 |
Четырехуровневый однозарядный сумматор | 1984 |
|
SU1236463A1 |
Одноразрядный К-значный сумматор | 1985 |
|
SU1312566A1 |
Сумматор | 1985 |
|
SU1275429A1 |
Четырехуровневый одноразрядный сумматор | 1987 |
|
SU1501042A1 |
Многозначный сумматор | 1984 |
|
SU1251319A1 |
Одноразрядный К- значный сумматор | 1987 |
|
SU1499336A1 |
Умножитель четверичный инжекционного типа | 1980 |
|
SU928651A1 |
Устройство для вычисления полинома | 1983 |
|
SU1179323A1 |
Одноразрядный сумматор-вычитатель | 1987 |
|
SU1424013A1 |
Изобретение относится к области вычислительной техники и предназначено для суммирования операндов в многоуровневой логике. Делью изобретения является расширение области применения за счет суммирования операндов, представленных в прямом коде. Это достигается введением в состав одноразрядного сумматора дополнительно токового отражателя и порогового детектора. Это позволяет исключить необходимость подачи на входы сумматора одновременно прямых и инверсных значений входных аргументов. 1 ил. со О)
1
2
3
1L
10
Редактор Е.Копча
Заказ 6667/42Тираж 671 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
Составитель А.Степанов
Техред И.Попович Корректор Л.Патай
Четырехуровневый одноразрядный сумматор | 1982 |
|
SU1095174A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Многозначный сумматор | 1984 |
|
SU1213476A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1986-12-15—Публикация
1985-04-15—Подача