Сигнатурный анализатор Советский патент 1987 года по МПК G06F11/25 

Описание патента на изобретение SU1287162A1

112

Изобретение относится к вычислительной технике и может быть использовано в устройствах контроля и диагностики дискретных объектов.

Целью изобретения является по- вьпиение-достоверности контроля.

На фиг.1 изображена функциональная схема предлагаемого сигнатурного анализатора; на фиг.2 - временные диаграммы работы анализатора.

Сигнатурный анализатор .1) содержит блок 1 индикации, формирователь 2 сигнатур, формирователь 3 управляющих сигналов. Позицией 4 обозначен блок фиксации ложных срабатываний, который содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5, счетчик 6, элемент И 7, триггеры 8 и 9, первый элемент НЕ 10, элемент 11 задержки, второй элемент НЕ 12. Внешними входами анализатора являются информационный вход 13, шина 14 логического нуля, шина 15 логической единицы, синхровход 6 и управляющий вход 17 окна измерения.

Временные диаграммыj приведенные на фиг.2, имеют следующие позиционные обозначения: синхроимпульсы 18 на входе 16; выход 19 второго элемента НЕ 12; сигналы 20 на информационном входе 13; выход 21 первого триггера 8; выход 22 второго триггера 9; выход 23 элемента И 7; выход 24 элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5.

Анализатор работает следующим образом.

Запись данных со входа 13 в анализатор происходит по переднему фронту синхроимпульсов. Данные поступают на первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5 и проходят на информационный вход формирователя 2 сигнатур без изменений, если на втором входе элемента 5 присутствует уровень логичес кого нуля. Если на этом входе поя вится уровень логической единицы, то на информационный вход формирователя 2 сигнатур будут поступать не истинные данные, а инвертированные, т.е. искаженные, и если эти искажен ные данные продержатся до прихода синхроимпульса, то искаженная информация запишется в формирователь сигнатур.

Схема блока 4 фиксации ложных срабатываний расценивает постоянство данных или однократные их изменения в интервале времени между двумя так

10

15

20

25

7162

2

тами как истинные дан)1ые, а двухкратные Т- многократные изменения данных в этом интервале расцениваютт ся как ложное срабатывание. Такая селекция производится следующим образом.

Данные одновременно с поступлением на элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5 поступают на синхровходы первого 8 и второго 9 триггеров, причем на второй триггер через элемент НЕ 10. Таким образом, первый триггер 8 ера- батьшает от положительного перепада данных (передний фронт) , а второй 9 - от отрицательного (задний фронт). Оба триппера устанавливаются в единицу в каждом такте задержанными инвертированными синхроимпульсами. Величина задержки этих импульсов определяется временем, необходимым для запи1;и данных в формирователь 2 сигнатур, который производит запись данных по переднему фронту синхроимпульса. Если в течение времени между тактами не было никаких изменений данн ых, то триггеры находятся в сбропшннэм состоянии - установлены в 1, при этом на входы элемента И 7 поступают логические нули, на выходе этой схемы - нуль, и данные, проходя через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5, не искажаются (фиг.2, такт 1)

Если в одном такте произошло однократное изменение данных, например, ИЗ состояния логического нуля в состояние логической единицы, то по перепаду данных произойдет запись нуля с шины 14 логического нуля в первый триггер 8. В этом случае на одном из входов элемента И 7 появит - ся логическая единица, однако это не приведет к изменению логического уровня на его выходе и в формирователь сигнатур по-прежнему будут поступать истинные данные (фиг.2, - такт 3) .

Если в одном такте произошло двухкратное изменение данных, например „ проскочил короткий импульс (фиг.2, такт 5), то передний фронт этого импульса зафиксируется первым триггером 8, а задний фронт зафиксируется вторым триггером 9. При этом на обоих входах элемента И 7 установятся единичные логические уровни, что приведет к появлению единищз на его выходе и на входе элемента ИСКЛК1- ЧАЮЩЕЕ ИЛИ 5, что повлечет за собой.

30

35

40

45

55

инвертирование данных. При этом в счетчике 6, подсчитывающем количество сбойных ситуаций, прибавляется единица.

Так как запись в формирователь 2 происходит по переднему фронту синхроимпульсов, а сброс триггеров производится теми же импульсами, но задержанными элементом i1 задержки с последующей инверсией на время, гарантирующее запись в формирователь 2, то сначала произойдет запись инвертированных данных, а затем триггеры установятся в исходное единичное состояние, подготовив тем самым схему к новому циклу измерений.

Формула изобретения

Сигнатурный анализатор, содержащий формирователь сигнатур, формирователь управляющих сигналов и блок индикации, группа входов которого соединена с группой выходов формиро- вателя сигнатур, синхровход и управляющий вход окна измерения анализатора являются соответствующими входами формирователя управляющих сигна

JO

20

- 15

624

лов, выход которого соединен с син- хровходом формирователя сигнатур, отличающийся тем, что, с целью повыиения достоверности контроля, анализатор содержит два триггера, элемент И, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, счетчик, элемент задержки и два элемента НЕ, причем информационный вход анализатора подключен к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, синхровходу первого триггера и через первый элемент НЕ - к синхровходу второго триггера, ир- формационные входы и входы установки в О триггеров попарно объединены и подключены к шинам логического НУЛЯ и логической единицы соответ ственно, входы установки в l триггеров объединены и через последовательно соединенные элемент задержки и второй элемент НЕ подключены к синхровходу анализатора, инверсные выходы триггеров соединены с входами элемента И, выход которого подключен к второму входу элемента ЙСКЛЮЧАЮ1ЦЕЕ ИЛИ и к входу счетчика, - выход элемента ИСКЛЮЧАЮЩЕЕ KLTH соединен с информационным входом формирователя сигнатур.

ГЗ

Ю

Ю

I

w

11

Похожие патенты SU1287162A1

название год авторы номер документа
Сигнатурный анализатор 1988
  • Вишняков Александр Платонович
  • Давиденко Юрий Павлович
  • Решетняк Игорь Эмильевич
  • Антощенко Лидия Петровна
  • Перепелица Вячеслав Владимирович
  • Павлив Дмитрий Иванович
SU1649543A1
Многоканальный сигнатурный анализатор 1987
  • Тарасенко Александр Николаевич
  • Львов Геннадий Михайлович
  • Дяченко Олег Николаевич
  • Уткин Александр Иванович
  • Антипова Наталья Леонидовна
  • Кунашев Григорий Владимирович
SU1430956A1
СИГНАТУРНЫЙ АНАЛИЗАТОР 1991
  • Детянцев В.А.
RU2017209C1
Сигнатурный анализатор 1986
  • Сюрдяев Виктор Васильевич
SU1343413A1
Многоканальный сигнатурный анализатор 1989
  • Дяченко Олег Николаевич
  • Журавель Александр Павлович
SU1797118A1
Сигнатурный анализатор 1987
  • Ванжула Юрий Александрович
  • Кувшинов Константин Владимирович
  • Розен Юрий Владимирович
  • Тупкало Виталий Николаевич
  • Усенко Константин Михайлович
SU1444776A1
Многоканальный сигнатурный анализатор 1990
  • Лосев Михаил Юрьевич
  • Рысованый Александр Николаевич
  • Тимченко Александр Иванович
  • Молотков Николай Иванович
SU1795459A1
Устройство для контроля цифровых блоков 1986
  • Борщевич Виктор Иванович
  • Жданов Владимир Дмитриевич
  • Бодян Геннадий Константинович
  • Сидоренко Вячеслав Васильевич
  • Филимонов Сергей Николаевич
  • Морщинин Евгений Викторович
SU1383368A1
Сигнатурный анализатор 1984
  • Карасев Юрий Григорьевич
SU1183970A1
Сигнатурный анализатор (его варианты) 1984
  • Новик Григорий Хацкелевич
  • Старчихин Сергей Иванович
  • Шацкий Михаил Вячеславович
  • Кудряшов Владимир Иванович
SU1252784A1

Иллюстрации к изобретению SU 1 287 162 A1

Реферат патента 1987 года Сигнатурный анализатор

Изобретение относится к вычислительной технике и может быть использовано в устройствах контроля и диагностики дискретных объектов. Целью изобретения является повышение достоверности контроля за счет обнару женин ложных срабатываний объекта контроля в течение измерительного цикла. Сигнатурный анализатор содержит формирователь сигнатур, блок индикации, формирователь управляющих сигналов, а также блок фиксации ложных срабатываний, содержащий два триггера, элемент И, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, счетчик, элемент задержки и два элемента НЕ. Обнаружение ложных срабатьгоаний осуществляется по следующему алгоритму: постоянство данных или однократные их изменения в интервале времени между двумя тактами расцениваются как истинные данные, а двухкратные и многократные изменения данных в этом интервале расцениваются как ложное срабатывание, 2 ил. с СЛ

Формула изобретения SU 1 287 162 A1

to

o

I

00

cr

Составитель С.Старчихин Редактор Ю.Середа Техред л.Олёйник Корректор в. Бутяга

Заказ 7718/52 Тираж 694Подписное

ВНИИПИ Государственного комитета СССР

по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, г.Ужгород, ул. Проектная, 4

M

Q

::з е

J CM

J

evi

CM

Документы, цитированные в отчете о поиске Патент 1987 года SU1287162A1

Устройство для контроля цифровых систем 1980
  • Ажоткин Дмитрий Ильич
  • Гаврилов Сергей Александрович
SU900286A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Электроника, 1977, № 5, с.23-33
:

SU 1 287 162 A1

Авторы

Антощенко Лидия Петровна

Вдовиченко Анатолий Алексеевич

Вишняков Александр Платонович

Перепелица Вячеслав Владимирович

Даты

1987-01-30Публикация

1985-09-30Подача